完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12939個(gè) 瀏覽:636413次 帖子:8005個(gè)
基于XILINX Vivado平臺(tái)的GTX收發(fā)器的開發(fā)
此選項(xiàng)根據(jù)你所用的FPGA型號(hào)確定GT類型,我所用的是7k325t系列,故GT類型為GTX。
【PCIE702-2】PCIe 開發(fā)板- XCKU115 FPGA開發(fā)板- 高性能數(shù)據(jù)預(yù)處理板
PCIE702-2 是一款基于 PCIE 總線架構(gòu)的 XCKU115 FPGA 高性 能數(shù)據(jù)預(yù)處理 平臺(tái),該平臺(tái)具有 1 個(gè) FMC+(HPC)接口,1...
2026-03-02 標(biāo)簽:FPGA開發(fā)板FPGA開發(fā)板 81 0
在現(xiàn)代異構(gòu)計(jì)算架構(gòu)中,F(xiàn)PGA的可編程邏輯陣列以其高度靈活性著稱。但僅靠查找表(LUT)和觸發(fā)器構(gòu)成的標(biāo)準(zhǔn)邏輯單元處理復(fù)雜算法時(shí),往往面臨資源開銷大、時(shí)...
基于FPGA和雙路AD9288 ADC的便攜式示波器項(xiàng)目
之前推薦的基于FPGA+ADC的示波器,大家都反饋ADC比較難買,那今天帶來(lái)一個(gè)較簡(jiǎn)單的方案,值得愛好者深度體驗(yàn)!
Xilinx FPGA中IDELAYCTRL參考時(shí)鐘控制模塊的使用
IDELAYCTRL 是 Xilinx FPGA(特別是支持高速 I/O 的系列,如 Virtex-5/6/7、Kintex-7、Artix-7、Spa...
學(xué)會(huì)用Signal Tap邏輯分析儀查看信號(hào)波形
Signal Tap Logic Analyzer是Quartus Prime設(shè)計(jì)軟件中自帶的系統(tǒng)級(jí)調(diào)試工具,它可以在FPGA設(shè)計(jì)中采集和顯示實(shí)時(shí)的信號(hào)...
如今,工業(yè)、汽車、服務(wù)器、電信和數(shù)據(jù)通信應(yīng)用都需要先進(jìn)的片上系統(tǒng)(SoC)、FPGA和微處理器解決方案。這些解決方案需要多個(gè)低壓電源,包括1.1 V(用...
基于AMD FPGA的HDMI2.1接口實(shí)現(xiàn)
隨著超高清視頻與高幀率顯示需求的提升,大帶寬視頻接口被廣泛應(yīng)用,其中HDMI是使用最廣泛的音視頻傳輸接口。AMD?FPGA憑借其高性能的邏輯資源和穩(wěn)定的...
從網(wǎng)絡(luò)接口到 DMA,一套面向工程師的 FPGA 網(wǎng)絡(luò)開發(fā)框架
在高性能網(wǎng)絡(luò)、數(shù)據(jù)中心和智能網(wǎng)卡加速領(lǐng)域,硬件與軟件協(xié)同設(shè)計(jì)已成為提升網(wǎng)絡(luò)處理效率的關(guān)鍵。Liberouter 提供的 Network Developm...
2026-02-12 標(biāo)簽:FPGA網(wǎng)絡(luò)接口dma 319 0
NDT工業(yè)無(wú)損檢測(cè) | 瑞蘇盈科FPGA核心板讓工業(yè)從此不會(huì)“看走眼”!
一片微小裂紋,足以讓價(jià)值千萬(wàn)的工業(yè)設(shè)備瞬間崩潰。一架客機(jī)正在進(jìn)行例行維護(hù),檢修人員手持傳統(tǒng)檢測(cè)設(shè)備滑過(guò)機(jī)翼表面,顯示屏上的波形平穩(wěn)如常。三個(gè)月后,這架飛...
FPGA硬件加速卡設(shè)計(jì)原理圖:1-基于Xilinx XCKU115的半高PCIe x8 硬件加速卡 PCIe半高 XCKU115-3-FLVF1924-E芯片
FPGA硬件加速, PCIe半高卡, XCKU115, 光纖采集卡, 信號(hào)計(jì)算板, 硬件加速卡
Vivado時(shí)序約束中invert參數(shù)的作用和應(yīng)用場(chǎng)景
在Vivado的時(shí)序約束中,-invert是用于控制信號(hào)極性的特殊參數(shù),應(yīng)用于時(shí)鐘約束(Clock Constraints)和延遲約束(Delay Co...
做 USB 開發(fā)、逆向工程總被工具功能單一卡殼,這款USB 多功能工具直接拿捏痛點(diǎn),集協(xié)議分析、設(shè)備創(chuàng)建、MitM 攻擊、安全研究于一體,趕緊碼住!FP...
2026-02-05 標(biāo)簽:FPGAusb協(xié)議分析儀 313 0
Altera FPGA的Avalon MM總線接口規(guī)范介紹
Avalon總線是一種協(xié)議較為簡(jiǎn)單的片內(nèi)總線,主要用于連接片內(nèi)處理器與外設(shè),以構(gòu)成片上可編程系統(tǒng)(SOPC)。使用Avalon接口能夠輕松連接Intel...
基于FPGA VHDL的FSK調(diào)制與解調(diào)設(shè)計(jì)
VHDL誕生于1982年。在1987年底,VHDL被IEEE和美國(guó)國(guó)防部確認(rèn)為標(biāo)準(zhǔn)硬件描述語(yǔ)言。
通過(guò)vivado HLS設(shè)計(jì)一個(gè)FIR低通濾波器
Vivado HLS是一款強(qiáng)大的高層次綜合工具,可將C/C++代碼轉(zhuǎn)換為硬件描述語(yǔ)言(HDL),顯著提升FPGA開發(fā)效率。
ZYNQ 的程序固化是指將程序代碼永久存儲(chǔ)到非易失性存儲(chǔ)器中,使系統(tǒng)上電后能自動(dòng)加載運(yùn)行的過(guò)程。主要固化方式:QSPI Flash固化:常用方式,容量小...
FPGA 入門必看:Verilog 與 VHDL 編程基礎(chǔ)解析!
很多開發(fā)者第一次接觸FPGA,都會(huì)有同樣的疑問(wèn):FPGA是硬件,不是軟件,怎么寫程序?答案就是用硬件描述語(yǔ)言(HDL),最常用的就是Verilog和VH...
使用DE10-Nano的HDMI方塊移動(dòng)案例的整體實(shí)現(xiàn)
在FPGA上生成1280x720@60分辨率的視頻信號(hào),通過(guò)DE10-Nano的 HDMI輸出到顯示屏上進(jìn)行顯示,顯示的內(nèi)容是一個(gè)黑色方塊每隔10ms移...
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無(wú)人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |