2022-6-1 中國,上海 上海合見工業(yè)軟件集團(tuán)有限公司(簡稱“合見工軟”)近日推出多款EDA產(chǎn)品和解決方案,以更好地解決芯片開發(fā)中的功能驗(yàn)證、調(diào)試和大規(guī)模測試管理,以及先進(jìn)封裝系統(tǒng)級設(shè)計(jì)協(xié)同
2022-06-01 17:38:47
3621 
Cadence宣布業(yè)內(nèi)首個DDR4 Design IP解決方案在28納米級芯片上得到驗(yàn)證
2012-09-10 09:53:24
1949 楷登電子(NASDAQ:CDNS)今日宣布,發(fā)布增強(qiáng)型 Cadence? Voltus?IC 電源完整性解決方案,其面向先進(jìn)工藝節(jié)點(diǎn)的電網(wǎng)簽核,其大規(guī)模并行(XP)算法選項(xiàng)采用了分布式處理技術(shù)。
2018-07-26 15:59:22
7890 2022年6月28日,國微思爾芯面向全球客戶正式發(fā)布芯神瞳自動原型編譯軟件Player Pro-7(PPro-7)。新版本針對大規(guī)模芯片設(shè)計(jì)提供了有效的解決方案,擁有更高的編譯效率和更好的分割性能
2022-06-28 10:21:59
1269 
限制,以及一些現(xiàn)有通信系統(tǒng)中存在的挑戰(zhàn),諸如網(wǎng)絡(luò)的可靠性、覆蓋率、能效性、和延遲性等。大規(guī)模MIMO作為5G技術(shù)的一種實(shí)現(xiàn)方案,通過在基站收發(fā)信機(jī)(BTS)上使用大量的天線(超過64根)實(shí)現(xiàn)了更大的無線
2014-12-24 14:13:12
其測試方案。最后分析了國內(nèi)毫米波終端可能的商用計(jì)劃。【關(guān)鍵詞】毫米波終端,大規(guī)模天線技術(shù),空中下載技術(shù)
2019-07-18 08:04:55
的數(shù)據(jù)庫架構(gòu),使用模型和庫為Cadence OrCAD和Allegro產(chǎn)品線提供完全可升級的PCB解決方案,加速你的設(shè)計(jì)速度并擴(kuò)大設(shè)計(jì)規(guī)模,從而提高了設(shè)計(jì)效率,縮短了設(shè)計(jì)周期,以及更快地實(shí)現(xiàn)
2018-08-30 10:49:16
平臺是更廣泛的 Cadence 3D-IC 解決方案組合的一部分,該組合超越了數(shù)字,包括系統(tǒng)和驗(yàn)證以及I??P 功能。更廣泛的解決方案通過由 Palladium? Z2 和 Protium? X2
2021-10-14 11:19:57
Cadence設(shè)計(jì)系統(tǒng)有限公司宣布推出業(yè)界第一套完整的能夠推動SiPIC設(shè)計(jì)主流化的EDA產(chǎn)品。Cadence解決方案針對目前SiP設(shè)計(jì)中依賴‘專家工程’的方式存在的固有局限性,提供了一套自動化
2008-06-27 10:24:12
IEEE Transactions on Information Forensics and Security上的一篇論文探討了這種類型的攻擊。他們發(fā)現(xiàn),在某些情況下,當(dāng)使用大規(guī)模多入多出技術(shù)
2019-06-18 07:54:32
軌跡產(chǎn)生的容量斜坡仍然比需求線平坦。面對此挑戰(zhàn),3GPP 標(biāo)準(zhǔn)實(shí)體近來提出了數(shù)據(jù)容量“到2020 年增長1000 倍”的目標(biāo),以滿足演進(jìn)性或革命性創(chuàng)意的需要。這種概念要求基站部署極大規(guī)模的天線陣
2019-07-17 07:54:10
大規(guī)模區(qū)域監(jiān)控與通信系統(tǒng)的SOPC芯片組,看完你就懂了
2021-05-26 06:46:11
作為提升5G系統(tǒng)頻譜效率最直觀的物理層技術(shù)之一,大規(guī)模天線技術(shù)自問世以來,受到了來自學(xué)術(shù)界、工業(yè)界的廣泛關(guān)注。樣機(jī)測試為了克服信道信息獲取困難、解決導(dǎo)頻污染、以及計(jì)算復(fù)雜度大幅提升等問題,測試驗(yàn)證
2019-06-13 07:49:29
解讀5G通信的殺手锏大規(guī)模天線陣列
2021-01-06 07:11:35
是Mailbox的工作方式。 TDA4VM的IPC方案,基于Mailbox的實(shí)現(xiàn)的方式的不同,常用的核間通信方式有兩種。 基于RPMSG的核間通信解決方案,適合小塊數(shù)據(jù)消息傳遞。基于Share Memory
2022-11-03 07:26:19
隨著現(xiàn)代集成電路技術(shù)的發(fā)展,尤其是IP的大量使用,芯片的規(guī)模越來越大,系統(tǒng)功能越來越復(fù)雜,普通的EDA和FPGA仿真在速度和性能上已經(jīng)無法勝任芯片仿真驗(yàn)證的要求,功能驗(yàn)證已經(jīng)成為大規(guī)模芯片設(shè)計(jì)的一個
2010-05-28 13:41:35
挑戰(zhàn)海嘯模擬將物理過程模擬與大量深海數(shù)據(jù)相結(jié)合。這些計(jì)算通常在大規(guī)模并行超級計(jì)算機(jī)上完成,但具有硬件利用率低和性能差的缺陷。解決方案通過硬件浮點(diǎn) FPGA 加速模擬內(nèi)循環(huán)可實(shí)現(xiàn)高達(dá) 383
2018-07-27 15:04:13
些功能原本是用簡單C語言在處理器或DSP中實(shí)現(xiàn)的。人們希望能夠找到一種方法,在更高的層次下設(shè)計(jì)更復(fù)雜,更高速的系統(tǒng),并希望將軟件設(shè)計(jì)和硬件設(shè)計(jì)統(tǒng)一到一個平臺下。解決方案C/C++語言是軟件工程師在開發(fā)商
2015-01-13 16:34:40
期,產(chǎn)品形態(tài)和方案等各有不同。本文作者根據(jù)多年的研究成果,提出一種工作于Sub-6G的5G大規(guī)模天線的系統(tǒng)架構(gòu),并對其各系統(tǒng)組成部分進(jìn)行介紹。
2019-07-16 08:12:54
什么是WiMAX物理層信號測試解決方案?有什么作用?
2019-08-08 08:04:19
本文提出了一種基于FPGA的適合大規(guī)模數(shù)字信號處理的并行處理結(jié)構(gòu)。
2021-04-30 07:16:52
回收Agilent/Keysight86115D大規(guī)模/并行光收發(fā)信機(jī)測試模塊全國長期回收Agilent/Keysight86115D收購大規(guī)模/并行光收發(fā)信機(jī)測試模塊聯(lián)系人:陳先生:***《微信
2020-08-21 11:06:14
ADI公司提供基于單硅芯片的電池化成控制系統(tǒng)綜合解決方案 AD8452。憑借準(zhǔn)確的化成工藝性能,可優(yōu)化每個電池的化成時(shí)間。高效的能量回收特性能夠明顯節(jié)省大規(guī)模電池制造的能耗。
2021-01-21 06:27:38
如何去推進(jìn)FTTH大規(guī)模建設(shè)?影響FTTH大規(guī)模建設(shè)的原因有哪些?
2021-05-27 06:58:13
描述此 TI 驗(yàn)證設(shè)計(jì)采用各種運(yùn)算放大器,以絕緣電阻驅(qū)動 100pF 至 1uF 的電容負(fù)載。OPA192 的亮點(diǎn)在于其能夠以小型絕緣電阻驅(qū)動大規(guī)模電容負(fù)載。主要特色電源電壓:30 V (+/-15
2018-11-15 11:40:22
大規(guī)模電動汽車生產(chǎn)需要先進(jìn)的電池化成和測試系統(tǒng)
2021-01-27 06:59:50
如何去設(shè)計(jì)一款合理的電子硬件解決方案,從而實(shí)現(xiàn)經(jīng)濟(jì)有效的大規(guī)模生產(chǎn)與部署?怎樣去驗(yàn)證可部署目標(biāo)硬件與軟件算法模型之間的算法性能一致性?System Generator是什么?有什么功能?
2021-04-08 06:25:48
的運(yùn)算,實(shí)現(xiàn)物理時(shí)間和仿真時(shí)間的同步更新。第二是大規(guī)模,即整個系統(tǒng)在各部分各個時(shí)間尺度上都能覆蓋,而不是被簡化。在此要求下,必須對系統(tǒng)進(jìn)行劃分,對每一個劃分出來的小型子系統(tǒng)采用多核處理器進(jìn)行并行計(jì)算仿真
2016-12-03 20:42:42
構(gòu)建大規(guī)模MIMO的難點(diǎn)在哪?高功率硅開關(guān)的應(yīng)用案列分析
2021-03-11 07:05:03
我要如何發(fā)布我的HarmonyOS組件或解決方案?
2022-06-02 15:55:36
請教大神如何去管理大規(guī)模數(shù)據(jù)?
2021-05-11 06:56:54
大規(guī)模MIMO的原型怎么制作?
2021-05-24 06:25:09
輪胎壓力監(jiān)測(TPM)系統(tǒng)有望獲得大規(guī)模應(yīng)用。
2021-05-12 06:02:56
基于基因電腦克隆軟件SiClone 和可變剪接分析軟件AltSplice 的并行優(yōu)化工作,提出一種基于大規(guī)模序列比對軟件的并行優(yōu)化方案。該方案對所要進(jìn)行比對分析的大規(guī)模序列庫按某種策
2009-03-29 09:43:40
17 摘要:在使用傳統(tǒng)的動態(tài)仿真方法對通用微處理器這樣大規(guī)模的設(shè)計(jì)進(jìn)行功能驗(yàn)證時(shí)仿真速度成為了瓶頸,而使用FPGA物理原型驗(yàn)證又不能提供很好的可調(diào)試性。本文主要介紹了基于
2010-06-07 11:20:54
0 服務(wù)范圍大規(guī)模集成電路芯片檢測標(biāo)準(zhǔn)●JESD22-A103/ A104/ A105/ A108/ A110●J-STD-020●JS-001/002●JESD78檢測項(xiàng)目(1)芯片級可靠性驗(yàn)證試驗(yàn)
2024-03-14 16:28:30
能源公司采用McDATA大規(guī)模IT整合解決方案
權(quán)威的多功能存儲網(wǎng)絡(luò)解決方案供應(yīng)商McDATA公司宣布,在PPL公司實(shí)施了一套基于McDATA的IT整合和數(shù)據(jù)保護(hù)解決
2009-07-06 08:51:30
674 Cadence推出首個TLM驅(qū)動式設(shè)計(jì)與驗(yàn)證解決方案
Cadence設(shè)計(jì)系統(tǒng)公司今天推出首個TLM驅(qū)動式協(xié)同設(shè)計(jì)與驗(yàn)證解決方案和方法學(xué),使SoC設(shè)計(jì)師們可以盡享事務(wù)級建模(TLM)的好處。
2009-08-07 07:32:00
931 Cadence推出首個TLM驅(qū)動式設(shè)計(jì)與驗(yàn)證解決方案提升基于RTL流程的開發(fā)效率
Cadence設(shè)計(jì)系統(tǒng)公司推出首個TLM驅(qū)動式協(xié)同設(shè)計(jì)與驗(yàn)證解決方案和方法學(xué),使SoC設(shè)計(jì)師們可以盡
2009-08-11 09:12:18
756 Cadence為PCI Express 3.0推出首款驗(yàn)證解決方案
Cadence設(shè)計(jì)系統(tǒng)公司宣布其已經(jīng)開發(fā)了基于開放驗(yàn)證方法學(xué)(OVM)的驗(yàn)證IP(VIP)幫助開發(fā)者應(yīng)用最新的PCI Express Base Specification
2009-11-04 16:59:59
1531 海思半導(dǎo)體大規(guī)模采用SpringSoft的驗(yàn)證與定制設(shè)計(jì)解決方案
在高效能ASIC設(shè)計(jì)流程中部署Verdi自動偵錯、Siloti能見度自動增強(qiáng)科技以及Lak
2010-03-17 16:45:20
1242 全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計(jì)系統(tǒng)公司日前宣布TSMC已選擇Cadence解決方案作為其20納米的設(shè)計(jì)架構(gòu)。Cadence解決方案包括Virtuoso定制/模擬以及Encounter RTL-to-Signoff平臺。
2012-10-22 16:48:03
1286 電子設(shè)計(jì)創(chuàng)新企業(yè)Cadence設(shè)計(jì)系統(tǒng)公司,今天宣布使用ARM AMBA協(xié)議類型的Cadence驗(yàn)證IP(VIP)實(shí)現(xiàn)多個成功驗(yàn)證項(xiàng)目,這是業(yè)界最廣泛使用的AMBA協(xié)議系列驗(yàn)證解決方案之一。頂尖客戶,包括
2012-11-07 08:21:52
1357 光刻物理分析器成功完成20納米系統(tǒng)級芯片(SoC)測試芯片流片。雙方工程師通過緊密合作,運(yùn)用Cadence解決方案克服實(shí)施和可制造性設(shè)計(jì)(DFM)驗(yàn)證挑戰(zhàn),并最終完成設(shè)計(jì)。
2013-07-09 15:53:24
1053 Workbench搭配Cadence Interconnect Validator,組成了一套完整的功能驗(yàn)證與性能檢驗(yàn)解決方案。
2013-11-07 09:34:14
1477 日益增長的驗(yàn)證復(fù)雜性正推動著包括形式分析的多種互補(bǔ)驗(yàn)證方法的需求,而 Jasper是快速增長形式分析行業(yè)的領(lǐng)導(dǎo)者,目標(biāo)針對各種復(fù)雜驗(yàn)證的挑戰(zhàn),Cadence與Jasper的結(jié)合將擴(kuò)大產(chǎn)業(yè)最強(qiáng)與最廣泛的系統(tǒng)驗(yàn)證產(chǎn)品的差異性優(yōu)勢。
2014-04-25 18:32:48
2930 完整性簽核量身打造。Cadence? Sigrity 產(chǎn)品組合的全新功能中,Allegro? PowerTree? 拓?fù)錂z視器及編輯器脫穎而出,助客戶快速評估設(shè)計(jì)流程初期的功率輸出方案。全新發(fā)布
2017-02-07 15:39:26
1614 2017年3月1日,上海——楷登電子(美國 Cadence 公司,NASDAQ: CDNS)今日發(fā)布業(yè)界首款已通過產(chǎn)品流片的第三代并行仿真平臺Xcelium? 。基于多核并行運(yùn)算技術(shù),Xcelium
2017-03-01 15:57:05
5718 此方案可簡化,無電纜的設(shè)計(jì)分割,最多允許四個用戶同時(shí)使用。S2C公司,業(yè)內(nèi)領(lǐng)先的 FPGA 快速原型驗(yàn)證系統(tǒng)供應(yīng)商,發(fā)布了適用于超大規(guī)模設(shè)計(jì)的基于賽靈思Virtex UltraScale(VU
2018-06-29 08:09:00
6021 簽密思想是將簽名和加密融為一體的構(gòu)想,相比傳統(tǒng)的先簽名后加密的體制,它的計(jì)算量小和運(yùn)算速度快。自認(rèn)證免去了公鑰證書的管理,能為系統(tǒng)節(jié)約成本。鑒于兩者的優(yōu)點(diǎn),提出了一個基于自認(rèn)證的并行多重簽密方案
2017-11-21 09:31:23
1 大規(guī)模問題,HOBBIES軟件的千核規(guī)模電磁并行計(jì)算效率達(dá)到90%。 2)高效的核外求解技術(shù):對于艦船、飛機(jī)編隊(duì)等大型電磁目標(biāo),其電磁特性計(jì)算量很大,任務(wù)不可能在內(nèi)存完成,HOBBIES核外求解技術(shù)的效率可以達(dá)到物理內(nèi)存的90%以上,而其它軟件的虛擬內(nèi)存效率
2017-11-23 16:58:54
808 為解決已有基于身份的簽密算法效率不高的問題,考慮低端設(shè)備計(jì)算能力弱的特點(diǎn),引入服務(wù)器輔助驗(yàn)證思想,提出一種服務(wù)器輔助驗(yàn)證簽密方案,通過服務(wù)器完成驗(yàn)證過程中的一些復(fù)雜運(yùn)算,減少算法驗(yàn)證階段的計(jì)算量
2018-03-20 14:25:22
0 Cadence Palladium Verification Computing Platform是全集成、高性能的超大規(guī)模集成電路功能仿真驗(yàn)證系統(tǒng)平臺。這種高度可擴(kuò)展的集成電路功能仿真驗(yàn)證硬件平臺
2018-11-06 11:37:36
4765 RS CMW100 通信制造測試裝置 針對大規(guī)模生產(chǎn)、無線測試、5G NR的全新解決方案,是通用非信令測試套件,可用于6 GHz以下的5G NR測試。 主要特點(diǎn):- 連續(xù)頻率范圍(最高達(dá) 6 GHz) - 多技術(shù)解決方案 - 可在最多八個射頻端口上并行測試 - 高測量性能
2020-04-13 11:47:00
3041 FACE-VUP:大規(guī)模FPGA原型驗(yàn)證平臺 FACE-VUP大規(guī)模FPGA原型驗(yàn)證平臺是FACE系列的最新產(chǎn)品。FACE-VUP同時(shí)搭載16nm工藝的Virtex UltraScale+系列主器件
2020-05-19 10:50:05
3371 新思科技(Synopsys)近日宣布推出最新版本IC Validator物理驗(yàn)證解決方案,該解決方案包含多項(xiàng)創(chuàng)新技術(shù),可加快前沿應(yīng)用推向市場的時(shí)間。IC Validator獨(dú)特的彈性CPU調(diào)配技術(shù)
2020-11-24 14:42:52
3103 雙方合作包括多個簽核域和跨庫特征提取,以加速設(shè)計(jì)收斂 簽核解決方案的創(chuàng)新能夠解決從5納米到3納米的獨(dú)特挑戰(zhàn),以確保簽核準(zhǔn)確性,并將運(yùn)行速度提高20倍、內(nèi)存消耗減少50% ECO迭代減少5倍、提高硬件
2021-01-11 18:21:15
2065 超過 10%。 Cadence 與 GF 的合作讓采用 GF 12LP 和 12LP+ 解決方案的簽核工程師可以加速芯片設(shè)計(jì)和生產(chǎn),為 AI、數(shù)據(jù)中心、超大規(guī)模、航空航天和工業(yè)市場開發(fā)產(chǎn)品。 中國上海
2021-03-30 15:42:47
2209 針對超深亞微米工藝下超大規(guī)模通信集成電路所面臨的物理設(shè)計(jì)難點(diǎn),IBM提出了相應(yīng)的解決方案,具體介紹如下。
2021-06-21 11:01:46
4605 
的演示。是德科技提供先進(jìn)的設(shè)計(jì)和驗(yàn)證解決方案,旨在加速創(chuàng)新,創(chuàng)造一個安全互聯(lián)的世界。? 高速以太網(wǎng)生態(tài)系統(tǒng)中的網(wǎng)絡(luò)設(shè)備制造商(NEM)正在努力滿足超大規(guī)模數(shù)據(jù)中心對更快速度、更高流量密度的要求。為應(yīng)對高速網(wǎng)絡(luò)解決方案的功耗和性能需求,QSFP-DD 多源協(xié)議
2021-06-23 14:40:38
1916 Cadence Safety Solution 包括新的 Midas Safety Platform,為模擬和數(shù)字流程提供基于 FMEDA 功能安全設(shè)計(jì)和驗(yàn)證的統(tǒng)一方案 該安全流程方案為汽車、工業(yè)
2021-10-26 14:24:34
5615 Liberate Characterization 和 Tempus 解決方案已經(jīng)通過 Samsung Foundry 老化模型驗(yàn)證,使客戶能夠快速、安心地完成高可靠性的設(shè)計(jì)簽核 Tempus 解決方案的全新
2021-11-19 11:00:13
3839 Integrity 3D-IC 是 Cadence 新一代多芯片設(shè)計(jì)解決方案,它將硅和封裝的規(guī)劃和實(shí)現(xiàn),與系統(tǒng)分析和簽核結(jié)合起來,以實(shí)現(xiàn)系統(tǒng)級驅(qū)動的 PPA 優(yōu)化。 原生 3D 分區(qū)流程可自動智能
2021-11-19 11:02:24
4231 隨著SoC設(shè)計(jì)規(guī)模呈指數(shù)級增長,芯片設(shè)計(jì)團(tuán)隊(duì)原型驗(yàn)證需求也變的越來越復(fù)雜。單通過增加系統(tǒng)容量的方式,還是會遇到諸多困難和挑戰(zhàn)。設(shè)計(jì)團(tuán)隊(duì)需要有一個成熟的面向大規(guī)模SoC設(shè)計(jì)的高密原型驗(yàn)證系統(tǒng)的軟硬件通用解決方案,來解決關(guān)鍵困難點(diǎn)的突破,降低項(xiàng)目風(fēng)險(xiǎn)。
2021-12-08 10:54:32
2433 作為新思科技光電子統(tǒng)一設(shè)計(jì)平臺的基礎(chǔ),OptoCompiler可為光子芯片提供完整的端到端設(shè)計(jì)、驗(yàn)證和簽核解決方案。OptoCompiler將成熟的專用光子技術(shù)與業(yè)界領(lǐng)先的仿真和物理驗(yàn)證工具相結(jié)合,開發(fā)者能夠?qū)?fù)雜的光子芯片進(jìn)行快速、準(zhǔn)確的設(shè)計(jì)和驗(yàn)證。
2022-03-11 14:04:15
1768 新思科技近日宣布與Ansys聯(lián)合開發(fā)的電壓時(shí)序簽核解決方案已獲三星采用,用以加速開發(fā)其具有理想功耗、性能和面積(PPA)的高能效比設(shè)計(jì)。
2022-04-24 15:27:02
1958 該聯(lián)合解決方案基于新思科技的行業(yè)金牌PrimeTime簽核技術(shù)和Ansys 的RedHawk-SC電源完整性簽核技術(shù),能夠防止動態(tài)電壓降引起的時(shí)序失效并盡可能減小時(shí)序悲觀性。
2022-04-27 14:29:22
1502 楷登電子(美國 Cadence 公司,NASDAQ:CDNS)今日宣布推出 15 種新的驗(yàn)證 IP(VIP)解決方案,助力工程師迅速有效地驗(yàn)證設(shè)計(jì),以滿足最新標(biāo)準(zhǔn)協(xié)議的要求。
2022-06-06 11:18:21
4798 階段即能識別、分析并解決復(fù)雜的 IC 和芯片級系統(tǒng) (SoC) 物理驗(yàn)證問題,進(jìn)而幫助 IC 設(shè)計(jì)團(tuán)隊(duì)和公司加快流片速度。 ? 在設(shè)計(jì)周期內(nèi)更早地識別和解決問題,不僅有助于壓縮整個驗(yàn)證周期,而且還能創(chuàng)造更多的時(shí)間和機(jī)會來提高最終的設(shè)計(jì)質(zhì)量。西門子使用認(rèn)證的簽核
2022-08-01 18:14:57
3052 近日,芯華章科技宣布對高性能仿真軟件領(lǐng)先企業(yè)瞬曜電子進(jìn)行核心技術(shù)整合,將超大規(guī)模軟件仿真技術(shù)融入芯華章智V驗(yàn)證平臺,以增強(qiáng)其豐富的系統(tǒng)級驗(yàn)證產(chǎn)品組合,鞏固芯華章敏捷驗(yàn)證方案。同時(shí),傅勇正式加盟芯華章
2022-09-26 10:03:15
503 因此,通過與 Cadence Innovus Implementation System 和 Tempus Timing Signoff Solution 共享同一個引擎,并行全芯片優(yōu)化得以實(shí)現(xiàn),模塊所有者無需進(jìn)行反復(fù)迭代,設(shè)計(jì)師也可以快速做出優(yōu)化和簽核決定。
2022-10-12 15:59:04
1301 Wi-SUN協(xié)議在遠(yuǎn)程sub-GHz頻段提供基于標(biāo)準(zhǔn)的大規(guī)模網(wǎng)狀網(wǎng)絡(luò)解決方案,這是現(xiàn)有網(wǎng)狀網(wǎng)絡(luò)物聯(lián)網(wǎng)標(biāo)準(zhǔn)無法實(shí)現(xiàn)的。
2022-11-01 11:30:04
1509 楷登電子(美國 Cadence 公司,NASDAQ:CDNS)近日宣布擴(kuò)大與臺積電和微軟的合作,致力于加快千兆級規(guī)模數(shù)字設(shè)計(jì)的物理驗(yàn)證。通過此次最新合作,客戶可以在帶有 Cadence
2023-04-26 18:05:45
1484 日前,芯華章應(yīng)邀參與國際電子媒體ASPENCORE舉辦的《高性能計(jì)算的AI設(shè)計(jì)挑戰(zhàn)及解決方案》線上直播論壇,與車載智能芯片平臺供應(yīng)商芯礪智能一道,以汽車電子為例,圍繞系統(tǒng)級大規(guī)模芯片設(shè)計(jì)面臨的挑戰(zhàn)及驗(yàn)證難題,進(jìn)行深入交流和討論,吸引近500名集成電路相關(guān)從業(yè)者線上觀看。
2023-05-25 15:05:52
1413 NEWS2022/6/282022年6月28日,國微思爾芯面向全球客戶正式發(fā)布芯神瞳自動原型編譯軟件PlayerPro-7(PPro-7)。新版本針對大規(guī)模芯片設(shè)計(jì)提供了有效的解決方案,擁有更高
2022-07-02 10:58:24
967 
在 GPU 上使用大規(guī)模并行哈希圖實(shí)現(xiàn)性能最大化
2023-07-05 16:30:35
1662 
平臺以獨(dú)特的方式將系統(tǒng)規(guī)劃、實(shí)現(xiàn)和系統(tǒng)層級分析整合成為一個解決方案,實(shí)現(xiàn)無縫的原型驗(yàn)證 ●? 共同客戶可為其 AI、移動、5G、超大規(guī)模計(jì)算和物聯(lián)網(wǎng) 3D-IC 設(shè)計(jì)進(jìn)行系統(tǒng)原型建模,加快多芯粒
2023-10-08 15:55:01
979 電子設(shè)計(jì)自動化領(lǐng)域領(lǐng)先的供應(yīng)商 Cadence,誠邀您參加“2023 Cadence 中國技術(shù)巡回研討會”。會議將集聚 Cadence 的開發(fā)者與資深技術(shù)專家,與您分享數(shù)字設(shè)計(jì)與簽核解決方案,并與
2023-10-23 11:55:02
907 
電子設(shè)計(jì)自動化領(lǐng)域領(lǐng)先的供應(yīng)商 Cadence,誠邀您參加“2023 Cadence 中國技術(shù)巡回研討會”。會議將集聚 Cadence 的開發(fā)者與資深技術(shù)專家,與您分享系統(tǒng)驗(yàn)證及 IC 驗(yàn)證解決方案
2023-10-23 11:55:02
987 
電子設(shè)計(jì)自動化領(lǐng)域領(lǐng)先的供應(yīng)商 Cadence,誠邀您參加“2023 Cadence 中國技術(shù)巡回研討會”。會議將集聚 Cadence 的開發(fā)者與資深技術(shù)專家,與您分享系統(tǒng)驗(yàn)證及 IC 驗(yàn)證解決方案
2023-10-25 10:40:02
792 
電子設(shè)計(jì)自動化領(lǐng)域領(lǐng)先的供應(yīng)商 Cadence,誠邀您參加“2023 Cadence 中國技術(shù)巡回研討會”。會議將集聚 Cadence 的開發(fā)者與資深技術(shù)專家,與您分享數(shù)字設(shè)計(jì)與簽核解決方案,并與
2023-10-30 11:35:02
885 
分享數(shù)字設(shè)計(jì)與簽核解決方案,并與技術(shù)專家們面對面直接溝通交流。Cadence 期待您的參與! 會議報(bào)名 Cadence?將在 北京 開展 “數(shù)字設(shè)計(jì)與簽核研討會 專場 ” 。 您可以 掃描下方二維碼 或
2023-11-16 16:30:02
789 
,并取得了更好的 PPA 結(jié)果 2 首次部署 Cadence 簽核解決方案后,Samsung Foundry 實(shí)現(xiàn)了兩倍的生產(chǎn)力提升,加速了設(shè)計(jì)收斂 中國上海,2023 年 12 月 4 日——楷登
2023-12-04 10:15:01
1087 分享數(shù)字設(shè)計(jì)與簽核解決方案,并與技術(shù)專家們面對面直接溝通交流。Cadence 期待您的參與! 會議報(bào)名 Cadence?將在 北京 開展 “數(shù)字設(shè)計(jì)與簽核研討會 專場 ” 。 您可以 掃描下方二維碼 或
2023-12-07 09:30:02
753 
新思科技3DIC Compiler集成了3Dblox 2.0標(biāo)準(zhǔn),可用于異構(gòu)集成和“從架構(gòu)探索到簽核”的完整解決方案。
2024-01-12 13:40:50
973 
●CelsiusStudio采用大規(guī)模并行架構(gòu),與之前的解決方案相比,性能快10倍●CelsiusStudio與Cadence芯片、封裝、PCB和微波設(shè)計(jì)平臺無縫集
2024-02-19 13:00:09
1477 
Ansys攜手英特爾代工,共同打造2.5D芯片先進(jìn)封裝技術(shù)的多物理場簽核解決方案。此次合作,將借助Ansys的高精度仿真技術(shù),為英特爾的創(chuàng)新型2.5D芯片提供強(qiáng)大支持,該芯片采用EMIB技術(shù)實(shí)現(xiàn)芯片間的靈活互連,摒棄了傳統(tǒng)的硅通孔(TSV)方式。
2024-03-11 11:24:19
1491 Ansys的多物理場簽核解決方案已經(jīng)成功獲得英特爾代工(Intel Foundry)的認(rèn)證,這一認(rèn)證使得Ansys能夠支持對采用英特爾18A工藝技術(shù)設(shè)計(jì)的先進(jìn)集成電路(IC)進(jìn)行簽核驗(yàn)證。18A工藝技術(shù)集成了新型RibbonFET晶體管技術(shù)和背面供電技術(shù),代表了半導(dǎo)體制造領(lǐng)域的一項(xiàng)重大突破。
2024-03-11 11:25:41
1358 楷登電子(Cadence)上半年震撼發(fā)布了新一代Cadence? Palladium? Z3 Emulation和Protium? X3 FPGA原型驗(yàn)證系統(tǒng),標(biāo)志著加速驗(yàn)證、軟件開發(fā)和數(shù)字孿生
2024-12-30 10:37:50
1158 隨著 SoC 設(shè)計(jì)日益復(fù)雜,形式等效性檢查面臨更大挑戰(zhàn)。為此,Cadence 推出了 Conformal AI Studio —— 一套全新的邏輯等效性檢查(LEC)、自動化 ECO(Conformal ECO)和低功耗靜態(tài)簽核解決方案。
2025-03-21 13:50:03
1154 DeepSeek-V3 / R1 等模型采用大規(guī)模細(xì)粒度混合專家模型 (MoE) 架構(gòu),大幅提升了開源模型的質(zhì)量。Llama 4 和 Qwen3 等新發(fā)布的開源模型的設(shè)計(jì)原則也采用了類似的大規(guī)模細(xì)粒度 MoE 架構(gòu)。但大規(guī)模 MoE 模型為推理系統(tǒng)帶來了新的挑戰(zhàn),如高顯存需求和專家間負(fù)載失衡等。
2025-09-06 15:21:11
1035 
之前文章已介紹引入大規(guī)模 EP 的初衷,本篇將繼續(xù)深入介紹 TensorRT-LLM 的大規(guī)模專家并行架構(gòu)設(shè)計(jì)與創(chuàng)新實(shí)現(xiàn)。
2025-09-23 14:42:53
859 
在半導(dǎo)體設(shè)計(jì)中,“簽核”通常被視為一個里程碑。但實(shí)際上,這涵蓋了多個具有特定目標(biāo)的獨(dú)立驗(yàn)證階段。
2025-10-21 10:15:51
682
評論