MAX3625A 低抖動、精密時鐘發(fā)生器,提供三路輸出(應用
- 時鐘發(fā)生器(69951)
相關推薦
熱點推薦
TI推出超低抖動時鐘發(fā)生器,可提升電信基礎設施設備的可靠性
日前,德州儀器(TI)宣布推出全新系列的時鐘發(fā)生器,此次推出的產(chǎn)品可提供100飛秒(fs)的超低抖動以及靈活獨特的引腳控制選項。與傳統(tǒng)的參考時鐘解決方案相比,此次推出的新型時鐘發(fā)生器所具備的抖動性能可讓系統(tǒng)設計人員優(yōu)化系統(tǒng)定時容限和誤碼率(BER),以減少數(shù)據(jù)傳輸錯誤。
2015-10-12 13:54:03
3195
3195低抖動高精度時鐘發(fā)生器MAX3625B相關資料分享
概述:MAX3625B是MAXIM公司生產(chǎn)的一款提供三路輸出的低抖動,高精度時鐘發(fā)生器。該MAX3625B是為網(wǎng)絡應用而優(yōu)化的低抖動,高精度時鐘發(fā)生器。該器件集成一個晶體振蕩器和鎖相環(huán)(PLL)時鐘
2021-05-18 07:39:05
時鐘發(fā)生器AD9577資料分享
概述:AD9577是一款既提供一個多路輸出時鐘發(fā)生器功能,又帶有兩個片上鎖相環(huán)內(nèi)核PLL1和PLL2,專門針對網(wǎng)絡時鐘應用而優(yōu)化。PLL設計基于ADI公司成熟的高性能、低抖動頻率合成器產(chǎn)品系列,確保實現(xiàn)最高的網(wǎng)
2021-04-06 06:49:57
時鐘發(fā)生器性能對數(shù)據(jù)轉換器的影響
良好的短期穩(wěn)定性或抖動。高性能時鐘發(fā)生器(如HMC1032LP6GE)可執(zhí)行頻率轉換操作并提供低抖動時鐘信號,在此基礎上,這些信號可能會分配給各種基站組件。選擇最佳時鐘發(fā)生器至關重要,因為欠佳參考時鐘會
2018-10-18 11:29:03
時鐘發(fā)生器的相位噪聲和抖動性能為什么會影響到數(shù)據(jù)轉換器?
系統(tǒng)設計師通常側重于為應用選擇最合適的數(shù)據(jù)轉換器,在向數(shù)據(jù)轉換器提供輸入的時鐘發(fā)生器件的選擇上往往少有考慮。然而,如果不慎重考慮時鐘發(fā)生器的相位噪聲和抖動性能,數(shù)據(jù)轉換器動態(tài)范圍和線性度性能可能受到嚴重的影響。
2019-07-30 07:57:42
AD9520-3BCPZ時鐘發(fā)生器
輸出時鐘分配功能,具有亞皮秒級抖動性能,并且片內(nèi)集成鎖相環(huán)(PLL)和電壓控制振蕩器(VCO)。 產(chǎn)品名稱:時鐘發(fā)生器 AD9520-3BCPZ特征低相位噪聲、鎖相環(huán)(PLL)片內(nèi)VCO的調(diào)諧頻率范圍為
2019-07-09 11:50:41
AD9571ACPZPEC時鐘發(fā)生器銷售
(LVDS工作模式) AD9571ACPZPEC產(chǎn)品詳情AD9571具有多路輸出時鐘發(fā)生器功能,內(nèi)置專用PLL內(nèi)核,針對以太網(wǎng)線路卡應用進行了優(yōu)化。整數(shù)N PLL設計基于ADI公司成熟的高性能、低抖動
2019-07-09 10:19:09
TICSPRO-SW板載cdci6214時鐘發(fā)生器壞了怎么維修?
TICSPRO-SW板載cdci6214時鐘發(fā)生器壞了
自己買來維修但是都是默認四路100兆時鐘輸出,板載的這一片第三路通道是156兆時鐘,這顆芯片要配置一下,才有156兆輸出
可以幫我維修嗎,或者提供配置好的芯片賣給我,我自己換也行,或者教下如何配置好 三路通道是156兆時鐘
2024-11-08 08:35:56
雙環(huán)路時鐘發(fā)生器可清除抖動并提供多個高頻輸出
)清除參考抖動, 第二個PLL (PLL2)生成高頻相位對齊輸出。 PLL2 也可生成高 基頻,再以此為基礎衍生出各種低頻。PLL1 使用一個外部低 頻VCXO和一個部分嵌入式三階環(huán)路濾波器來構成一個
2019-10-31 08:00:00
基于Si5340低抖動任意頻率時鐘發(fā)生器的評估板SI5340-EVB
SI5340-EVB,評估板用于評估Si5340低抖動任意頻率時鐘發(fā)生器。 Si5340采用獲得專利的Multisynth技術,可產(chǎn)生多達10個獨立時鐘頻率,每個頻率具有0 ppm的合成誤差
2019-02-26 09:28:56
基于Si5341低抖動任意頻率時鐘發(fā)生器的評估板SI5341-EVB
SI5341-EVB,評估板用于評估Si5341低抖動任意頻率時鐘發(fā)生器。 Si5341采用獲得專利的Multisynth技術,可產(chǎn)生多達10個獨立時鐘頻率,每個頻率具有0 ppm的合成誤差
2019-02-25 07:03:01
擴頻時鐘發(fā)生器MAX31C80相關資料分享
擴頻時鐘發(fā)生器MAX31C80資料下載內(nèi)容包括:MAX31C80引腳功能MAX31C80功能和特性MAX31C80應用范圍MAX31C80內(nèi)部方框圖MAX31C80電壓范圍MAX31C80典型應用電路
2021-04-02 06:29:55
用于評估AD9525 3.6 GHz時鐘發(fā)生器的評估板AD9525/PCBZ
AD9525 / PCBZ,用于AD9525時鐘發(fā)生器的評估板。 AD9525旨在支持長期演進(LTE)和多載波GSM基站設計的轉換器時鐘要求。 AD9525提供低功耗,多輸出,時鐘分配功能和低抖動
2019-02-25 08:38:34
用于評估AD9576時鐘倍頻器異步時鐘發(fā)生器的評估板AD9576/PCBZ
AD9576 / PCBZ,AD9576評估板提供多輸出時鐘發(fā)生器功能,包括兩個專用鎖相環(huán)(PLL)內(nèi)核,具有靈活的頻率轉換功能,經(jīng)過優(yōu)化,可作為整個系統(tǒng)的強大異步時鐘源,提供擴展功能通過監(jiān)控和冗余
2019-02-25 09:40:01
超低抖動時鐘發(fā)生器與串行鏈路系統(tǒng)性能的優(yōu)化
的,并且在應力下可以正常運行。使信號完整性變得更加糟糕的常見問題就是電源抖動。將低壓降穩(wěn)壓器 (LDO) 集成在內(nèi)可以極大地幫助克服對電源噪聲的敏感度。具有內(nèi)置LDO的時鐘發(fā)生器通過提供穩(wěn)健耐用的電源
2018-09-05 16:07:30
低抖動時鐘發(fā)生器
AC1571時鐘發(fā)生器一款基于PLL的、適用于5G基站應用的時鐘發(fā)生器。采用數(shù)字鎖相環(huán)技術,以實現(xiàn)最佳的高頻低相噪性能,具有低功耗和高PSRR能力。采用ADPLL技術,管腳兼容843N571,可以
2022-08-11 16:26:33
開源硬件-TIDA-00597-適用于時鐘發(fā)生器的低噪聲電源解決方案 PCB layout 設計
TIDA-00597 可為時鐘發(fā)生器提供噪聲非常低的輸出電源。
2009-05-07 15:12:41
0
0TI時鐘發(fā)生器CDCE62002
具有集成雙路 VCO 的 4 路輸出時鐘發(fā)生器/抖動消除器 Function Clock generator Number of outputs 2 Output
2022-12-02 13:47:24
TI時鐘發(fā)生器CDCE62005
具有集成雙路 VCO 的 5/10 路輸出時鐘發(fā)生器/抖動消除器 Function Clock generator Number of outputs 5 Output
2022-12-02 13:47:31
MAX3625/MAX3625A中文資料,pdf datas
MAX3625A是一款低抖動、高精度時鐘發(fā)生器,針對網(wǎng)絡產(chǎn)品進行了優(yōu)化。器件內(nèi)置晶體振蕩器和鎖相環(huán)(PLL)時鐘倍頻器,以產(chǎn)生高頻時鐘輸出,用于以太網(wǎng)、10G光纖通道及其它網(wǎng)絡設備
2009-08-13 12:58:59
25
25MAX3625B中文資料,pdf,低抖動、精密時鐘發(fā)生器
MAX3625B是一款低抖動、精密時鐘發(fā)生器,優(yōu)化用于網(wǎng)絡設備。器件內(nèi)置晶體振蕩器和鎖相環(huán)(PLL)時鐘倍頻器,以產(chǎn)生高頻時鐘輸出,用于以太網(wǎng)、10G光纖通道及其它網(wǎng)絡設備。Ma
2010-03-01 08:54:52
126
126低抖動時鐘發(fā)生器時鐘芯片
;以太網(wǎng)線卡,交換機和路由器· SCSI,SATA,and PCI-express· 低抖動,低相噪時鐘發(fā)生器
2023-12-12 14:25:17
時鐘發(fā)生器芯片
。時鐘發(fā)生器芯片廠家可輸出差分100MHz,125MHz,156.25MHz和單端33.33MHz CPU時鐘,同時輸出6路25MHz緩沖參考時鐘。? 主要特性l 7路單
2023-12-29 09:29:50
國產(chǎn)時鐘發(fā)生器
。時鐘發(fā)生器芯片廠家可輸出差分100MHz,125MHz,156.25MHz和單端33.33MHz CPU時鐘,同時輸出6路25MHz緩沖參考時鐘。? 主要特性l 7路單
2024-02-04 11:41:14
MAX9489/MAX9471多輸出時鐘發(fā)生器構建集成時鐘源
MAX9489/MAX9471多輸出時鐘發(fā)生器構建集成時鐘源
摘要:與典型的“本地”時鐘方案相比,集成的多輸出時鐘發(fā)生器有許多優(yōu)勢。本文探討了集中時鐘發(fā)生器(如
2008-10-04 20:43:25
1179
1179
MAX9471, MAX9472 多輸出時鐘發(fā)生器,提供雙P
MAX9471, MAX9472 多輸出時鐘發(fā)生器,提供雙PLL和OTP
MAX9471/MAX9472器件輸出一組消費類產(chǎn)品中最
2008-10-04 20:47:43
1032
1032
Si5338 業(yè)界首個任意頻率、任意輸出的時鐘發(fā)生器
Si5338 業(yè)界首個任意頻率、任意輸出的時鐘發(fā)生器
高性能模擬與混合信號領導廠商Silicon Laboratories日前發(fā)表全新的時鐘發(fā)生器和緩沖器系列,可為業(yè)
2008-11-10 09:39:44
2208
2208高精度時鐘發(fā)生器MAX945x的元件選擇和性能測試
摘要:MAX9450/MAX9451/MAX9452是集成了VCXO,具有相同PLL內(nèi)核和三種不同輸出(LVPECL, HSTL,LVDS)的高精度時鐘發(fā)生器。MAX945x時鐘發(fā)生器具有四個主要的特點:集成VCXO,工作頻率范圍寬,PLL
2009-04-22 09:42:01
1345
1345
利用MAX9489/MAX9471多輸出時鐘發(fā)生器構建集成時
摘要:與典型的“本地”時鐘方案相比,集成的多輸出時鐘發(fā)生器有許多優(yōu)勢。本文探討了集中時鐘發(fā)生器(如MAX9489和MAX9471)的優(yōu)點,如:降低系統(tǒng)成本、良好的信號完整性、抑制干
2009-04-22 10:11:53
538
538
利用MAX9489/MAX9471多輸出時鐘發(fā)生器構建集成時
摘要:與典型的“本地”時鐘方案相比,集成的多輸出時鐘發(fā)生器有許多優(yōu)勢。本文探討了集中時鐘發(fā)生器(如MAX9489和MAX9471)的優(yōu)點,如:降低系統(tǒng)成本、良好的信號完整性、抑制干
2009-05-03 11:07:05
852
852
國產(chǎn)時鐘芯片/低抖動時鐘發(fā)生器
;以太網(wǎng)線卡,交換機和路由器· SCSI,SATA,and PCI-express· 低抖動,低相噪時鐘發(fā)生器
2025-11-11 16:43:24
評估低抖動PLL時鐘發(fā)生器的電源噪聲抑制性能
評估低抖動PLL時鐘發(fā)生器的電源噪聲抑制性能
本文介紹了電源噪聲對基于PLL的時鐘發(fā)生器的干擾,并討論了幾種用于評估確定性抖動(DJ)的技術方案。推導出的關系式提
2009-09-18 08:46:32
1853
1853
MAX3624 低抖動、精密時鐘發(fā)生器,提供四路輸出
MAX3624 低抖動、精密時鐘發(fā)生器,提供四路輸出
概述
MAX3624是一款低抖動精密
2009-09-18 08:56:41
945
945
Maxim推出高性能、三路輸出時鐘發(fā)生器MAX3625B
Maxim推出高性能、三路輸出時鐘發(fā)生器MAX3625B
Maxim近日推出高性能、三路輸出時鐘發(fā)生器MAX3625B,適用于以太網(wǎng)和光纖通道網(wǎng)絡設備。器件采用低噪聲VCO和PLL架構,能夠
2009-12-14 17:25:04
1254
1254MAX3625B 抖動僅為0.36ps的PLL時鐘發(fā)生器
MAX3625B 抖動僅為0.36ps的PLL時鐘發(fā)生器
概述
MAX3625B是一款低抖動、精密時鐘發(fā)生器,優(yōu)化用于網(wǎng)絡設備。器件內(nèi)置晶體振蕩器和鎖相環(huán)(PLL)
2010-03-01 08:56:18
1615
1615
MAX3679A高性能四路輸出時鐘發(fā)生器(Maxim)
MAX3679A高性能四路輸出時鐘發(fā)生器(Maxim)
Maxim推出用于以太網(wǎng)設備的高性能、四路輸出時鐘發(fā)生器MAX3679A。器件采用低噪聲
2010-04-14 16:51:49
1150
1150DS1091L 低成本時鐘發(fā)生器
DS1091L是一款低成本的時鐘發(fā)生器,輸出頻率由工廠預置到130kHz至66.6MHz,標稱精度為±0.25%。器件可產(chǎn)生中心抖動或降頻抖動擴頻輸出,具有引腳可選的抖動幅度和抖動速率。
2011-03-16 10:57:41
1329
1329AD9523-1 低抖動時鐘發(fā)生器
AD9523提供低功耗、多路輸出時鐘分配功能,具有低抖動 性能,還配有片內(nèi)集成鎖相環(huán)(PLL)和電壓控制振蕩器 (VCO)。片內(nèi)VCO的調(diào)諧頻率范圍為3.6 GHz至4.0 GHz。 AD9523旨在滿足長期演進(LTE)和
2011-04-11 15:36:28
50
50MAX3636寬頻率范圍可編程時鐘發(fā)生器
MAX3636是一個高度靈活,高精度鎖相環(huán)(PLL)時鐘發(fā)生器為下一代網(wǎng)絡設備的要求低抖動時鐘發(fā)生器和強大的高速數(shù)據(jù)傳輸?shù)姆植歼M行了優(yōu)化。
2011-10-11 11:15:22
1699
1699
DS1086 EconOscillator 可編程時鐘發(fā)生器
DS1086 EconOscillator?是可編程的時鐘發(fā)生器,它可以在260kHz至133MHz的頻率范圍內(nèi)產(chǎn)生擴展頻譜(抖動)方波輸出。
2012-03-22 15:43:01
3059
3059
Pericom推出全新HiFlex時鐘發(fā)生器
Pericom推出一項全新的HiFlex時鐘發(fā)生器產(chǎn)品系列,該系列產(chǎn)品可提供多頻率輸出,同時具有超低噪聲(抖動)、高集成度及高靈活性的特點,完美地適用于網(wǎng)絡、云計算和其他需要多頻率及輸出的高性能平臺。
2013-01-29 09:14:04
2889
2889數(shù)據(jù)轉換器中時鐘發(fā)生器件對系統(tǒng)性能的影響
系統(tǒng)設計師通常側重于為應用選擇最合適的數(shù)據(jù)轉換器,在向數(shù)據(jù)轉換器提供輸入的時鐘發(fā)生器件的選擇上往往少有考慮。然而,如果不慎重考慮時鐘發(fā)生器、相位噪聲和抖動性能,數(shù)據(jù)轉換器、動態(tài)范圍和線性度性能可能受到嚴重的影響。
2017-11-17 02:00:58
1248
1248
AD9523時鐘發(fā)生器的性能特點及應用分析
AD9523:14路LVPECL/LVDS/HSTL輸出 或29路LVCMOS輸出 低抖動時鐘發(fā)生器
2019-07-04 06:18:00
4964
4964如何選擇合適的時鐘發(fā)生器
系統(tǒng)設計師通常側重于為應用選擇最合適的數(shù)據(jù)轉換器,在向數(shù)據(jù)轉換器提供輸入的時鐘發(fā)生器件的選擇上往往少有考慮。然而,如果不慎重考慮時鐘發(fā)生器的相位噪聲和抖動性能,數(shù)據(jù)轉換器動態(tài)范圍和線性度性能可能受到嚴重的影響。
2020-11-22 11:34:38
3554
3554
AD9520-0:12路LVPECL/24路CMOS輸出時鐘發(fā)生器,集成2.8 GHz VCO
AD9520-0:12路LVPECL/24路CMOS輸出時鐘發(fā)生器,集成2.8 GHz VCO
2021-03-19 09:02:27
0
0AD9523-1:低抖動時鐘發(fā)生器,14路LVPECL/LVDS/HSTL輸出或29路LVCMOS輸出 數(shù)據(jù)手冊
AD9523-1:低抖動時鐘發(fā)生器,14路LVPECL/LVDS/HSTL輸出或29路LVCMOS輸出 數(shù)據(jù)手冊
2021-03-21 14:28:08
2
2AD9548:四/八路輸入網(wǎng)絡時鐘發(fā)生器/同步器數(shù)據(jù)表
AD9548:四/八路輸入網(wǎng)絡時鐘發(fā)生器/同步器數(shù)據(jù)表
2021-04-16 11:41:04
10
10AD9530:4 CML輸出、低抖動時鐘發(fā)生器,集成5.4 GHz壓控振蕩器數(shù)據(jù)表
AD9530:4 CML輸出、低抖動時鐘發(fā)生器,集成5.4 GHz壓控振蕩器數(shù)據(jù)表
2021-04-24 12:02:38
0
0AD9520-5:12 LVPECL/24 CMOS輸出時鐘發(fā)生器數(shù)據(jù)表
AD9520-5:12 LVPECL/24 CMOS輸出時鐘發(fā)生器數(shù)據(jù)表
2021-04-27 21:31:55
2
2AD9522-5:12 LVDS/24 CMOS輸出時鐘發(fā)生器數(shù)據(jù)表
AD9522-5:12 LVDS/24 CMOS輸出時鐘發(fā)生器數(shù)據(jù)表
2021-04-28 10:53:01
0
0AN-1576:采用AD9958 500 MSPS DDS或AD9858 1 GSPS DDS和AD9515時鐘分配IC的高性能ADC的低抖動采樣時鐘發(fā)生器
AN-1576:采用AD9958 500 MSPS DDS或AD9858 1 GSPS DDS和AD9515時鐘分配IC的高性能ADC的低抖動采樣時鐘發(fā)生器
2021-04-30 09:48:42
14
14AD9575:網(wǎng)絡時鐘發(fā)生器,雙輸出數(shù)據(jù)表
AD9575:網(wǎng)絡時鐘發(fā)生器,雙輸出數(shù)據(jù)表
2021-05-09 11:06:44
1
1超低抖動時鐘發(fā)生器和分配器最大限度地提高數(shù)據(jù)轉換器的信噪比
超低抖動時鐘發(fā)生器和分配器最大限度地提高數(shù)據(jù)轉換器的信噪比
2021-05-18 20:57:30
0
0Cypress時鐘發(fā)生器的分類,它有哪些應用
Cypress時鐘發(fā)生器應用在車輛、工業(yè)生產(chǎn)、消費品和網(wǎng)絡服務的EMI降低和非EMI降低時鐘發(fā)生器。 Cypress具有廣泛的時鐘發(fā)生器組合,兼容700MHz的頻率和不超過0.7PS的RMS相位抖動
2022-04-22 09:02:09
1314
1314雙環(huán)路時鐘發(fā)生器清除抖動,提供多個高頻輸出
AD9523、AD9523-1和AD9524時鐘發(fā)生器(如圖1所示)由兩個串聯(lián)的模擬PLL組成。第一個PLL(PLL1)清除參考抖動,而第二個PLL(PLL2)產(chǎn)生高頻相位對齊輸出。PLL2 還可以產(chǎn)生高基頻,從中可以導出各種較低頻率。
2023-02-02 17:29:35
1861
1861
評估低抖動PLL時鐘發(fā)生器的電源噪聲抑制
采用PLL的時鐘發(fā)生器廣泛用于網(wǎng)絡設備中,用于生成高精度和低抖動參考時鐘或保持同步網(wǎng)絡操作。大多數(shù)時鐘振蕩器使用理想、干凈的電源給出其抖動或相位噪聲規(guī)格。然而,在實際的系統(tǒng)環(huán)境中,電源可能會因板載開關電源或嘈雜的數(shù)字ASIC而受到干擾。為了在系統(tǒng)設計中實現(xiàn)最佳性能,了解這種干擾的影響非常重要。
2023-03-08 15:33:00
2184
2184
評估低抖動PLL時鐘發(fā)生器的電源噪聲抑制
本文討論電源噪聲干擾對基于PLL的時鐘發(fā)生器的影響,并介紹幾種用于評估由此產(chǎn)生的確定性抖動(DJ)的測量技術。派生關系顯示了如何使用頻域雜散測量來評估時序抖動行為。實驗室臺架測試結果用于比較測量技術,并演示如何可靠地評估參考時鐘發(fā)生器的電源噪聲抑制(PSNR)性能。
2023-04-11 11:06:39
2462
2462
超低抖動時鐘發(fā)生器如何優(yōu)化串行鏈路系統(tǒng)性能
) 頻帶內(nèi)和頻帶外 (VCO) 噪聲的影響。基準時鐘發(fā)生器的相位噪聲性能需要在PLL環(huán)路帶寬內(nèi)和帶寬外都表現(xiàn)得很出色,以符合更加嚴格的抖動技術規(guī)格要求。
2023-04-17 10:37:30
1249
1249
時鐘合成器和時鐘發(fā)生器的區(qū)別
時鐘合成器和時鐘發(fā)生器是兩種用于產(chǎn)生時鐘信號的電子器件,它們在功能和應用上有一些區(qū)別。
2023-11-09 10:26:56
1541
1541時鐘發(fā)生器性能對數(shù)據(jù)轉換器的影響
的時鐘發(fā)生器件的選擇上往往少有考慮。目前市場上有性能屬性大相徑庭的眾多時鐘發(fā)生器。然而,如果不慎重考慮時鐘發(fā)生器、相位噪聲和抖動性能,數(shù)據(jù)轉換器、動態(tài)范圍和線性度性能可能受到嚴重的影響。...
2023-11-28 14:33:57
0
0FemtoClock2抖動衰減器和時鐘發(fā)生器RC325008A數(shù)據(jù)手冊
電子發(fā)燒友網(wǎng)站提供《FemtoClock2抖動衰減器和時鐘發(fā)生器RC325008A數(shù)據(jù)手冊.pdf》資料免費下載
2024-01-14 10:55:06
0
0毫微微時鐘網(wǎng)絡同步器、抖動衰減器和時鐘發(fā)生器RC32112A 數(shù)據(jù)表
電子發(fā)燒友網(wǎng)站提供《毫微微時鐘網(wǎng)絡同步器、抖動衰減器和時鐘發(fā)生器RC32112A 數(shù)據(jù)表.pdf》資料免費下載
2024-01-31 10:09:17
0
0具有14個可編程輸出的LMK03806超低抖動時鐘發(fā)生器數(shù)據(jù)表
電子發(fā)燒友網(wǎng)站提供《具有14個可編程輸出的LMK03806超低抖動時鐘發(fā)生器數(shù)據(jù)表.pdf》資料免費下載
2024-08-20 10:45:14
0
0LMK05318B超低抖動時鐘發(fā)生器數(shù)據(jù)表
電子發(fā)燒友網(wǎng)站提供《LMK05318B超低抖動時鐘發(fā)生器數(shù)據(jù)表.pdf》資料免費下載
2024-08-21 10:03:58
0
0LMK03318超低噪聲抖動時鐘發(fā)生器系列數(shù)據(jù)表
電子發(fā)燒友網(wǎng)站提供《LMK03318超低噪聲抖動時鐘發(fā)生器系列數(shù)據(jù)表.pdf》資料免費下載
2024-08-21 09:53:40
0
0具有兩個獨立PLL、八路輸出、集成EEPROM的LMK03328超低抖動時鐘發(fā)生器數(shù)據(jù)表
電子發(fā)燒友網(wǎng)站提供《具有兩個獨立PLL、八路輸出、集成EEPROM的LMK03328超低抖動時鐘發(fā)生器數(shù)據(jù)表.pdf》資料免費下載
2024-08-21 09:14:46
0
0CDCM61004四路輸出、集成VCO、低抖動時鐘發(fā)生器數(shù)據(jù)表
電子發(fā)燒友網(wǎng)站提供《CDCM61004四路輸出、集成VCO、低抖動時鐘發(fā)生器數(shù)據(jù)表.pdf》資料免費下載
2024-08-22 09:21:42
1
1CDCM61002兩路輸出、集成VCO、低抖動時鐘發(fā)生器數(shù)據(jù)表
電子發(fā)燒友網(wǎng)站提供《CDCM61002兩路輸出、集成VCO、低抖動時鐘發(fā)生器數(shù)據(jù)表.pdf》資料免費下載
2024-08-22 09:20:53
0
0CDCE421A全集成、寬范圍、低抖動晶體振蕩器時鐘發(fā)生器數(shù)據(jù)表
電子發(fā)燒友網(wǎng)站提供《CDCE421A全集成、寬范圍、低抖動晶體振蕩器時鐘發(fā)生器數(shù)據(jù)表.pdf》資料免費下載
2024-08-23 11:28:27
0
0高性能抖動衰減器和時鐘發(fā)生器的推薦晶體、TCXO和OCXO參考手冊(之一)
高性能抖動衰減器和時鐘發(fā)生器的推薦晶體、TCXO和OCXO參考手冊本文檔的目的是提供一份經(jīng)過測試并符合SiliconLabs高性能抖動使用條件的晶體、TCXO和OCXO清單衰減器和時鐘發(fā)生器。對本
2024-11-06 14:40:33
1513
1513
時鐘發(fā)生器的特點和應用
時鐘發(fā)生器,作為一種關鍵的電子設備,負責生成精確且穩(wěn)定的時鐘信號。這些信號在各類電子系統(tǒng)中作為時間基準,確保系統(tǒng)的正常運行和性能。本文將深入探討時鐘發(fā)生器的定義、工作原理、特點及其在實際應用中的廣泛案例,以期為相關領域的研究者和工程師提供全面的技術參考。
2025-02-05 17:17:34
1706
1706AD9523 14路輸出、低抖動時鐘發(fā)生器技術手冊
AD9523提供低功耗、多路輸出時鐘分配功能,具有低抖動性能,還配有片內(nèi)集成鎖相環(huán)(PLL)和電壓控制振蕩器(VCO)。片內(nèi)VCO的調(diào)諧頻率范圍為3.6 GHz至4.0 GHz。
AD9523
2025-04-10 15:50:02
880
880
AD9575雙路輸出網(wǎng)絡時鐘發(fā)生器技術手冊
AD9575是一款高度集成的雙路輸出時鐘發(fā)生器,包括一個針對網(wǎng)絡定時而優(yōu)化的片內(nèi)PLL內(nèi)核。整數(shù)N分頻PLL設計基于ADI公司成熟的高性能、低抖動頻率合成器系列,可實現(xiàn)線路卡的較高性能。對相位噪聲和抖動要求苛刻的其它應用也能受益于該器件。
2025-04-10 17:00:26
957
957
AD9573 PCI-Express時鐘發(fā)生器IC,PLL內(nèi)核,分頻器,兩路輸出技術手冊
AD9573是一款高度集成的雙路輸出時鐘發(fā)生器 , 包括一個針對PCI-e應用而優(yōu)化的片內(nèi)PLL內(nèi)核 。 整數(shù)N分頻PLL設計基于ADI公司成熟的高性能、低抖動頻率合成器系列 , 可實現(xiàn)線路卡的較高性能 。 這款器件也適合相位噪聲和抖動要求嚴格的其它應用。
2025-04-11 09:51:35
812
812
AD9513 800MHz時鐘分配IC,分頻器,延遲調(diào)整,三路輸出技術手冊
AD9513是一款三路輸出時鐘分配IC,其低抖動和低相位噪聲特性能夠實現(xiàn)優(yōu)質的數(shù)據(jù)轉換器性能。這款器件也適合于對相位噪聲和抖動有嚴格要求的其它應用。
三路獨立的時鐘輸出可被設置為LVDS或CMOS電平。在LVDS模式下,輸出工作在800 MHz;在CMOS模式下,輸出工作在250 MHz。
2025-04-15 10:57:02
893
893
?LMK3H2104 4-Output PCIe時鐘發(fā)生器技術文檔總結
LMK3H2104 是一款基于 BAW 的時鐘發(fā)生器,不需要任何外部 XTAL 或 XO。該器件可用作PCIe時鐘發(fā)生器或通用時鐘發(fā)生器。2 個 FOD(分數(shù)輸出分頻器)同時提供頻率靈活性、低功耗
2025-09-10 09:21:33
708
708
LMK03806 具有 14 個輸出的超低抖動時鐘發(fā)生器技術手冊
LMK03806器件是一款高性能、超低抖動、多速率時鐘發(fā)生器,能夠在14個輸出上合成8個不同頻率,頻率高達2.6 GHz。每個輸出時鐘均可以 LVDS、LVPECL 或 LVCMOS 格式進行編程
2025-09-16 09:45:23
660
660
?LMH1983 3G/HD/SD視頻時鐘發(fā)生器技術文檔總結
該LMH1983是一款高度集成的可編程音頻/視頻 (A/V) 時鐘發(fā)生器 適用于廣播和專業(yè)應用。它可以取代使用的多個 PLL 和 VCXO 在支持 SMPTE 串行數(shù)字視頻 (SDI) 和數(shù)
2025-09-16 15:26:23
821
821
?CDCE62002 四輸出時鐘發(fā)生器/抖動清除器技術文檔總結
CDCE62002器件是一款高性能時鐘發(fā)生器,具有低輸出抖動、 通過SPI接口實現(xiàn)高度可配置,并確定可編程啟動模式 通過片上EEPROM。專為時鐘數(shù)據(jù)轉換器和高速數(shù)字量身定制 信號,CDCE62002實現(xiàn)低于0.5 ps RMS的抖動性能 ^(1)^ .
2025-09-17 13:48:23
647
647
基于Microchip DSA557系列PCIe時鐘發(fā)生器的技術解析與應用
Microchip Technology DSA557 PCI Express時鐘發(fā)生器采用先進的硅MEMS技術,可在各種電壓和溫度下生成低抖動的100MHz差分時鐘。Microchip
2025-10-10 11:14:21
496
496
探索時鐘發(fā)生器的競爭優(yōu)勢
隨著科技的進步,電子設備對時鐘信號的要求愈發(fā)嚴格,而時鐘發(fā)生器作為提供這些關鍵信號的核心組件,其性能直接影響到整個系統(tǒng)的穩(wěn)定與效率。本文將深入探討時鐘發(fā)生器的競爭優(yōu)勢,揭示其在激烈市場競爭中脫穎而出
2025-10-23 17:20:30
493
493
深入解析RC22112A FemtoClock時鐘發(fā)生器:高性能與低功耗的完美結合
深入解析RC22112A FemtoClock時鐘發(fā)生器:高性能與低功耗的完美結合 在高速數(shù)據(jù)傳輸和精密時鐘同步的領域中,時鐘發(fā)生器的性能直接影響著整個系統(tǒng)的穩(wěn)定性和數(shù)據(jù)處理能力。Renesas
2025-12-29 15:45:06
90
90
電子發(fā)燒友App






評論