概述
AD9523提供低功耗、多路輸出時(shí)鐘分配功能,具有低抖動(dòng)性能,還配有片內(nèi)集成鎖相環(huán)(PLL)和電壓控制振蕩器(VCO)。片內(nèi)VCO的調(diào)諧頻率范圍為3.6 GHz至4.0 GHz。
AD9523旨在滿足長(zhǎng)期演進(jìn)(LTE)和多載波GSM基站設(shè)計(jì)的時(shí)鐘要求。它依靠外部VCXO清除參考抖動(dòng),以滿足嚴(yán)格的低相位噪聲要求,從而獲得可接受的數(shù)據(jù)轉(zhuǎn)換器信噪比(SNR)性能。
數(shù)據(jù)表:*附件:AD9523 14路輸出、低抖動(dòng)時(shí)鐘發(fā)生器技術(shù)手冊(cè).pdf
輸入接收器、振蕩器和零延遲接收器支持單端和差分兩種操作。當(dāng)連接到恢復(fù)的系統(tǒng)參考時(shí)鐘和VCXO時(shí),器件產(chǎn)生1 MHz至1 GHz范圍內(nèi)的14路低噪聲輸出,以及一路來(lái)自輸入PLL (PLL1)的專用緩沖輸出。一路時(shí)鐘輸出相對(duì)于另一路時(shí)鐘輸出的頻率和相位可通過(guò)分頻器相位選擇功能改變,該功能用作無(wú)抖動(dòng)的時(shí)序粗調(diào),其調(diào)整增量相當(dāng)于VCO輸出信號(hào)的周期。
通過(guò)串行接口可以對(duì)封裝內(nèi)EEPROM進(jìn)行編程,以便存儲(chǔ)用于上電和芯片復(fù)位的用戶定義寄存器設(shè)置。
應(yīng)用
- LTE和多載波GSM基站
- 無(wú)線和寬帶基礎(chǔ)設(shè)施
- 醫(yī)療儀器
- 為高速ADC、DAC、DDS、DDC、DUC、MxFE提供時(shí)鐘
- 低抖動(dòng)、低相位噪聲時(shí)鐘分配
- SONET、10Ge、10G FC和其它10 Gbps協(xié)議的時(shí)鐘產(chǎn)生和轉(zhuǎn)換
- 前向糾錯(cuò)(G.710)
- 高性能無(wú)線收發(fā)器
- 自動(dòng)測(cè)試設(shè)備(ATE)和高性能儀器儀表
特性
- 輸出頻率:<1 MHz至1 GHz
- 啟動(dòng)頻率精度:<±100 ppm(由VCXO參考精度決定)
- 零延遲操作
輸入至輸出邊沿時(shí)序:<±500 ps - 14 路輸出:可配置為L(zhǎng)VPECL、LVDS、HSTL和LVCMOS
- 14 個(gè)具有零抖動(dòng)可調(diào)延遲的專用輸出分頻器
- 可調(diào)延遲:8個(gè)分辨率步進(jìn),步長(zhǎng)等于VCO輸出分頻器的?周期
- 輸出間偏斜:<±50 ps
- 針對(duì)奇數(shù)分頻器設(shè)置提供占空比校正
- 上電時(shí)所有輸出自動(dòng)同步
- 非易失性EEPROM存儲(chǔ)配置設(shè)置
- 欲了解更多特性,請(qǐng)參考數(shù)據(jù)手冊(cè)
框圖
引腳配置描述



AD9523是一款采用基于整數(shù)N的鎖相環(huán)(PLL)的時(shí)鐘發(fā)生器。該器件架構(gòu)由兩個(gè)級(jí)聯(lián)的PLL級(jí)組成。第一級(jí)PLL1,是一個(gè)整數(shù)除法PLL,它使用一個(gè)外部壓控晶體振蕩器(VCXO),最高可達(dá)250MHz。PLL1具有較窄的環(huán)路帶寬,可對(duì)輸入?yún)⒖夹盘?hào)進(jìn)行初始的抖動(dòng)消除。第二級(jí)PLL2,是一個(gè)頻率乘法PLL,它將第一級(jí)的輸出頻率轉(zhuǎn)換到3.6GHz至4.0GHz的范圍。PLL2集成了一個(gè)基于整數(shù)的反饋分頻器,可實(shí)現(xiàn)整數(shù)倍頻。可編程整數(shù)分頻器(1至1024)跟隨PLL2,最終確定1GHz的輸出頻率。
AD9523包含信號(hào)處理模塊,可在兩個(gè)參考輸入之間實(shí)現(xiàn)平滑切換。該電路會(huì)自動(dòng)檢測(cè)參考輸入信號(hào)的存在。如果只有一個(gè)輸入存在,器件將其作為活動(dòng)參考。如果兩個(gè)輸入都存在,其中一個(gè)將成為活動(dòng)參考,另一個(gè)則成為備用參考。如果活動(dòng)參考失效,電路會(huì)自動(dòng)切換到備用參考(如果有),使其成為新的活動(dòng)參考。
寄存器設(shè)置決定了在失效參考再次可用時(shí)采取的行動(dòng):是留在參考B上,還是恢復(fù)到參考A。如果可以使用其他參考,AD9523支持保持模式。參考選擇引腳(REF_SEL,引腳16)可用于手動(dòng)選擇哪個(gè)參考處于活動(dòng)狀態(tài)(見表43)。保持模式的精度取決于VCO的頻率穩(wěn)定性。
任何分頻器設(shè)置都可通過(guò)串行編程端口進(jìn)行編程,從而實(shí)現(xiàn)廣泛的輸入/輸出頻率比。這些分頻器還包括一個(gè)可編程延遲,可在需要時(shí)調(diào)整輸出信號(hào)的時(shí)序。
14個(gè)輸出端口與LVPECL、LVDS、HSTL和1.8V CMOS邏輯電平兼容(見輸入/輸出端接建議部分)。所有差分輸出邏輯設(shè)置都需要100Ω差分端接。
每個(gè)PLL的環(huán)路濾波器都是集成且可編程的。兩個(gè)PLL環(huán)路濾波器中,每個(gè)僅需一個(gè)外部電容。
AD9523的工作溫度范圍為擴(kuò)展工業(yè)溫度范圍 -40°C至85°C。
組件模塊 - 輸入PLL(PLL1)
PLL1 總體描述
從根本上講,輸入PLL(稱為PLL1)由鑒頻鑒相器(PFD)、電荷泵、無(wú)源環(huán)路濾波器以及外部VCO組成,它們?cè)陂]環(huán)中運(yùn)行。
PLL1具有以約10Hz至100Hz的窄環(huán)路帶寬運(yùn)行的靈活性。這種相對(duì)較窄的環(huán)路帶寬賦予AD9523抑制參考輸入抖動(dòng)的能力。出現(xiàn)在PLL1上的抖動(dòng)隨后會(huì)形成參考輸入系統(tǒng)時(shí)鐘的低相位噪聲版本。
-
pll
+關(guān)注
關(guān)注
6文章
985瀏覽量
138326 -
時(shí)鐘發(fā)生器
+關(guān)注
關(guān)注
1文章
353瀏覽量
70149 -
AD9523
+關(guān)注
關(guān)注
0文章
5瀏覽量
8848
發(fā)布評(píng)論請(qǐng)先 登錄
MAX3625A 低抖動(dòng)、精密時(shí)鐘發(fā)生器,提供三路輸出(應(yīng)用
MAX3624 低抖動(dòng)、精密時(shí)鐘發(fā)生器,提供四路輸出
AD9523-1 低抖動(dòng)時(shí)鐘發(fā)生器
AD9523 14路輸出、低抖動(dòng)時(shí)鐘發(fā)生器
AD9523時(shí)鐘發(fā)生器的性能特點(diǎn)及應(yīng)用分析
AD9523-1:低抖動(dòng)時(shí)鐘發(fā)生器,14路LVPECL/LVDS/HSTL輸出或29路LVCMOS輸出 數(shù)據(jù)手冊(cè)
AD9525: 8路LVPECL輸出低抖動(dòng)時(shí)鐘發(fā)生器
AD9540:655 MHz低抖動(dòng)時(shí)鐘發(fā)生器數(shù)據(jù)表
超低抖動(dòng)時(shí)鐘發(fā)生器如何優(yōu)化串行鏈路系統(tǒng)性能
雙環(huán)路時(shí)鐘發(fā)生器清除抖動(dòng),提供多個(gè)高頻輸出
CDCM61004四路輸出、集成VCO、低抖動(dòng)時(shí)鐘發(fā)生器數(shù)據(jù)表
CDCM61002兩路輸出、集成VCO、低抖動(dòng)時(shí)鐘發(fā)生器數(shù)據(jù)表
AD9523-1低抖動(dòng)時(shí)鐘發(fā)生器,提供14路LVPECL/LVDS/HSTL輸出或29路LVCMOS輸出技術(shù)手冊(cè)
AD9523 14路輸出、低抖動(dòng)時(shí)鐘發(fā)生器技術(shù)手冊(cè)
評(píng)論