概述
AD9575是一款高度集成的雙路輸出時(shí)鐘發(fā)生器,包括一個(gè)針對網(wǎng)絡(luò)定時(shí)而優(yōu)化的片內(nèi)PLL內(nèi)核。整數(shù)N分頻PLL設(shè)計(jì)基于ADI公司成熟的高性能、低抖動(dòng)頻率合成器系列,可實(shí)現(xiàn)線路卡的較高性能。對相位噪聲和抖動(dòng)要求苛刻的其它應(yīng)用也能受益于該器件。
數(shù)據(jù)表:*附件:AD9575雙路輸出網(wǎng)絡(luò)時(shí)鐘發(fā)生器技術(shù)手冊.pdf
PLL部分由低噪聲鑒頻鑒相器(PFD)、精密電荷泵、低相位噪聲壓控振蕩器(VCO)和引腳可選的反饋與輸出分頻器組成。通過連接一個(gè)外部晶振,可以將常用的網(wǎng)絡(luò)輸出頻率鎖定至輸入?yún)⒖肌]敵龇诸l比和反饋分頻比可針對所要求的輸出速率,通過引腳進(jìn)行編程。無需外部環(huán)路濾波器,從而節(jié)省寶貴的設(shè)計(jì)時(shí)間和電路板空間。
AD9575提供16引腳、4.4 mm × 5.0 mm TSSOP封裝,可以采用3.3 V單電源供電。溫度范圍為?40°C至+85°C。
應(yīng)用
特性
- 完全集成的VCO/PLL內(nèi)核
- 均方根抖動(dòng):0.39 ps(12 kHz至20 MHz,156.25 MHz)
- 均方根抖動(dòng):0.15 ps(1.875 MHz至20 MHz,156.25 MHz)
- 均方根抖動(dòng):0.40 ps(12 kHz至20 MHz,106.25 MHz)
- 均方根抖動(dòng):0.15 ps(637 kHz至10 MHz,106.25 MHz)
- 輸入晶振頻率:19.44 MHz、25 MHz或25.78125 MHz
- 針對33.33 MHz、62.5 MHz、
100 MHz, 106.25 MHz, 125 MHz, 155.52 MHz, 156.25 MHz,
159.375 MHz, 161.13 MHz, 和312.5 MHz輸出,提供引腳可選的分頻比 - LVDS/LVPECL/LVCMOS輸出格式
- 集成環(huán)路濾波器
- 4.4 mm × 5.0 mm TSSOP封裝,節(jié)省空間
- 欲了解更多特性,請參考數(shù)據(jù)手冊
框圖
引腳配置描述
典型性能特征
操作理論
圖17展示了AD9575的框圖。該芯片具有一個(gè)鎖相環(huán)(PLL)核心,可通過引腳編程配置,以生成特定的時(shí)鐘頻率。通過對select引腳、SEL0和SEL1進(jìn)行適當(dāng)連接,可確定反饋分頻器(n)、LVDS輸出分頻器(m)和LVCMOS輸出分頻器(k)的分頻比(詳見表12 )。在模式1和模式4中,可通過將引腳16連接到GND(輸出33.33MHz ),或讓引腳16保持未連接狀態(tài)(輸出62.5MHz ),將引腳10配置為LVCMOS輸出。搭配工作在2.488GHz至2.55GHz范圍的頻段選擇壓控振蕩器(VCO),可生成各種常用的網(wǎng)絡(luò)參考頻率。此PLL基于亞德諾半導(dǎo)體成熟的合成器技術(shù),具備出色的相位噪聲性能。AD9575集成度高,包含環(huán)路濾波器、電源噪聲抑制調(diào)節(jié)器,以及所有必要的分頻器、輸出緩沖器和晶體振蕩器。用戶只需提供外部晶體,即可實(shí)現(xiàn)時(shí)鐘解決方案,無需處理器干預(yù)。
鑒頻鑒相器(PFD)和電荷泵
PFD接收來自參考時(shí)鐘和反饋分頻器的輸入信號,生成一個(gè)與二者相位和頻率差成比例的輸出信號。圖18展示了其簡化示意圖。
(圖18:PFD簡化示意圖 )
電源
AD9575要求**V_{s}**電源為3.3V ± 10% 。規(guī)格部分給出了AD9575在此電源電壓范圍內(nèi)的預(yù)期性能。絕對最大電壓范圍為 - 0.3V至 + 3.6V,VDD、VDDA、VDDX、GND和VDD_CMOS引腳的電壓絕不能超出此范圍。
在印刷電路板(PCB)布局中,應(yīng)遵循良好的工程實(shí)踐來處理電源線路和接地層。電源應(yīng)在PCB上通過足夠容量(>10μF)的電容進(jìn)行旁路。AD9575的所有電源引腳都應(yīng)盡可能靠近器件,用合適的電容(0.1μF)進(jìn)行旁路。AD9575評估板的布局就是一個(gè)很好的范例。
LVPECL時(shí)鐘分配
由于LVPECL輸出為開路發(fā)射極,因此需要直流端接來驅(qū)動(dòng)輸出晶體管。圖19中的簡化等效電路展示了LVPECL輸出級。
(圖19:LVPECL交流耦合端接 )
在大多數(shù)應(yīng)用中,建議采用如圖20所示的標(biāo)準(zhǔn)LVPECL遠(yuǎn)端端接方式。電阻網(wǎng)絡(luò)的設(shè)計(jì)旨在匹配傳輸線阻抗(50Ω)和所需的開關(guān)閾值(1.3V)。

-
pll
+關(guān)注
關(guān)注
6文章
981瀏覽量
138153 -
時(shí)鐘發(fā)生器
+關(guān)注
關(guān)注
1文章
306瀏覽量
70052 -
ad9575
+關(guān)注
關(guān)注
0文章
3瀏覽量
3921
發(fā)布評論請先 登錄
MAX3625A 低抖動(dòng)、精密時(shí)鐘發(fā)生器,提供三路輸出(應(yīng)用
MAX3624 低抖動(dòng)、精密時(shí)鐘發(fā)生器,提供四路輸出
Maxim推出高性能、三路輸出時(shí)鐘發(fā)生器MAX3625B
MAX3679A高性能四路輸出時(shí)鐘發(fā)生器(Maxim)
雙環(huán)路時(shí)鐘發(fā)生器可清除抖動(dòng)并提供多個(gè)高頻輸出
網(wǎng)絡(luò)時(shí)鐘發(fā)生器兩個(gè)輸出ad9575數(shù)據(jù)表
AD9575 雙路輸出網(wǎng)絡(luò)時(shí)鐘發(fā)生器
AD9523時(shí)鐘發(fā)生器的性能特點(diǎn)及應(yīng)用分析
AD9520-0:12路LVPECL/24路CMOS輸出時(shí)鐘發(fā)生器,集成2.8 GHz VCO
AD9523-1:低抖動(dòng)時(shí)鐘發(fā)生器,14路LVPECL/LVDS/HSTL輸出或29路LVCMOS輸出 數(shù)據(jù)手冊
AD9525: 8路LVPECL輸出低抖動(dòng)時(shí)鐘發(fā)生器
AD9548:四/八路輸入網(wǎng)絡(luò)時(shí)鐘發(fā)生器/同步器數(shù)據(jù)表
AD9547:雙/四輸入網(wǎng)絡(luò)時(shí)鐘發(fā)生器/同步器數(shù)據(jù)表
AD9575:網(wǎng)絡(luò)時(shí)鐘發(fā)生器,雙輸出數(shù)據(jù)表
AD9575雙路輸出網(wǎng)絡(luò)時(shí)鐘發(fā)生器技術(shù)手冊
評論