国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

電子發(fā)燒友App

硬聲App

掃碼添加小助手

加入工程師交流群

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>接口/總線/驅動>PCI接口IP核的DVB碼流接收系統(tǒng)設計 - 全文

PCI接口IP核的DVB碼流接收系統(tǒng)設計 - 全文

上一頁12全文
收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴

評論

查看更多

相關推薦
熱點推薦

使用AXI4接口IP進行DDR讀寫測試

本章的實驗任務是在 PL 端自定義一個 AXI4 接口IP ,通過 AXI_HP 接口對 PS 端 DDR3 進行讀寫測試,讀寫的內(nèi)存大小是 4K 字節(jié)。
2025-11-24 09:19:423470

一種采用PCI的軸角數(shù)據(jù)采集系統(tǒng)

研究一種基于PCI的軸角編碼數(shù)據(jù)采集系統(tǒng),實現(xiàn)伺服系統(tǒng)角度位置量的實時測控。采用FPGA器件實現(xiàn)PCI接口邏輯。##PCI接口采用Altera公司的Megacore宏單元PCI_MT32實現(xiàn)
2014-02-11 14:15:529247

DVB-C視頻傳輸接口ASI的設計方法

DVB-C視頻傳輸接口ASI的設計方法在目前的DVB-C廣播電視系統(tǒng)的傳輸接口中,有兩種MPEG-2視頻傳輸接口標準:異步串行接口標準 ASI和同步并行接口SPI。SPI一共有11位有用信號,每位
2009-09-26 17:58:24

DVB-H標準綜述

DVB-H標準綜述制訂DVB-H標準的主要目的是要通過手持接收接收IP寬帶流媒體圖象數(shù)據(jù),例如:流媒體MPEG4,微軟的WM9等;甚至有些廠家在設想通過在目前第二代2G移動通訊網(wǎng)上面加入DVB
2009-07-17 21:33:27

DVB-H移動數(shù)字電視手機方案設計及其測試

組成,如圖2所示。圖2 數(shù)字電視模塊功能方框圖移動數(shù)字電視接收器的輸入是來自于天線的射頻廣播信號,其輸出是MPEG-2傳輸(TS)或IP數(shù)據(jù)包。它們再輸入到應用處理器進行視頻和音頻的解壓縮,并在
2013-03-26 21:38:27

DVB-H網(wǎng)絡結構

,采用多協(xié)議封裝格式(MPE),它可以將IP內(nèi)容,時間切片信息和數(shù)據(jù)節(jié)(SECTION)內(nèi)的糾錯碼,打入到傳輸流當中,為了節(jié)省單頻網(wǎng)適配器,GPS時鐘信息也可以通過IP/DVB打包機插入到TS中。通用
2009-07-17 21:34:33

DVB-T基礎知識

、支持小范圍和大范圍的單頻網(wǎng)運行(SFN),同一路數(shù)字電視節(jié)目,可以通過多個發(fā)射機的同一頻率同時發(fā)射,以提高接收效果。5、DVB-T系統(tǒng)支持6/7/8MHz的帶寬。DVB-T系統(tǒng)中可調(diào)節(jié)的參數(shù)1 內(nèi)糾錯碼
2008-05-28 13:45:17

DVB-T的擴展DVB-H介紹

DVB-T的擴展DVB-H介紹制訂DVB-H標準的主要目的是要通過手持接收接收IP寬帶流媒體圖象數(shù)據(jù),例如:流媒體MPEG4,微軟的WM9等;甚至有些廠家在設想通過在目前第二代2G移動通訊網(wǎng)
2009-07-17 21:42:28

DVB-T調(diào)制器與DVB-H調(diào)制器的升級與兼容

,其主要功能為:1, 加入時間切片TIME SLICING,達到剩電的目的。2、在IP/DVB的MPE封裝時加入RS糾錯碼FEC,提高接收機的抗干擾能力。上面所提到的DVB-H的相關功能會影響到
2009-07-17 21:36:34

DVB加密碼

誰有法國電信的加密碼?需要DVB制式,最好是加密和不加密的節(jié)目在一起的。價格好說。
2008-11-19 13:36:54

DVB開發(fā)技術基礎培訓

后的叫做傳輸(TS),傳輸中包括多個節(jié)目源的不同信號,為了區(qū)分這些信號,在系統(tǒng)復用器上需要加入服務信息(SI),使接收端可以識別不同的節(jié)目?! ? DVB-S數(shù)字衛(wèi)星電視系統(tǒng)基本組成  發(fā)送端
2010-03-17 08:28:47

DVB條件接收標準參考文件

DVB條件接收標準參考文件 
2009-05-08 09:07:28

DVB標準

。 lMulticrypt。圍繞著公共接口規(guī)范解析,這個公共接口當被安裝在機頂盒或者電視中的時候允許用戶手工地在CA系統(tǒng)間交換。因此,當收看者面對的是沒有安裝在他的盒子里面的CA系統(tǒng)時,他簡單地交換卡片。 有關DVB標準
2009-07-31 14:48:07

IP簡介

本帖最后由 eehome 于 2013-1-5 09:59 編輯 IP簡介IP是指:將一些在數(shù)字電路中常用但比較復雜的功能塊,如FIR濾波器、SDRAM控制器、PCI接口等等設計成可修改
2011-07-06 14:15:52

IP簡介

IP簡介IP是指:將一些在數(shù)字電路中常用但比較復雜的功能塊,如FIR濾波器、SDRAM控制器、PCI接口等等設計成可修改參數(shù)的模塊,讓其它用戶可以直接調(diào)用這些模塊,以避免重復勞動。隨著CPLD
2011-07-15 14:46:14

PCI型衛(wèi)星電視信號源--DekTec DTA-107S2

PCI型衛(wèi)星電視信號源DTA-107S2[/td]一、技術特點兼容DVB-S標準EN300 421,DVB-S2標準EN302 307以及ISDB-S內(nèi)置L波段捷變頻器,輸出頻率:950
2011-08-08 17:34:13

pci ip求助

有哪位大神用過pci ip,為什么輸入lm_req32請求,pci側沒有reqn請求輸出呢?
2016-06-27 17:56:59

ATSC DVB ISDB標準的區(qū)別

    3.4 DVB 條件接收接口表準     DVB數(shù)字廣播系統(tǒng)中有些業(yè)務傳送的是加擾
2008-05-30 17:37:37

DSP與PCI網(wǎng)卡接口設計

了相應的硬件和軟件設計。   關鍵詞: PCI總線  RTL8139芯片  DSP  嵌入式  基于DSP的嵌入式系統(tǒng)的以太網(wǎng)接口設計一直是熱門領域
2009-09-19 09:43:24

FPGA,PCI

求大神,F(xiàn)PGA內(nèi)部的PCIIP軟核實現(xiàn)PCI接口設計?
2013-05-02 16:12:21

Gowin PCI to Ethernet IP快速用戶指南

Gowin PCI to Ethernet IP 主要內(nèi)容包括特征簡介、功能描述、接口列表以及參數(shù)配置,旨在幫助用戶快速了解 Gowin PCI to Ethernet IP 的產(chǎn)品特性及使用方法。
2022-10-10 10:28:35

LCD的通用驅動電路IP設計

,國際上只有I-Shou大學的Yu-Jung Huang等人設計了可驅動不同規(guī)模LCD的驅動電路IP,通過在系統(tǒng)中植入嵌入式微處理器來實現(xiàn)這一功能。但是,這種嵌入式微處理器使系統(tǒng)更復雜,而且成本更高
2012-08-12 12:28:42

LDPCIP求購

論壇里面的大神們,有沒有已經(jīng)完成LDPC編譯碼算法的FPGA實現(xiàn),本人目前在做這方面的項目,時間比較緊,緊急求購IP。。
2012-04-16 23:43:28

PCIE XDMA IP介紹

TLP格式,并傳送給發(fā)送引擎;接收引擎用于從PCIE IP接收不同類型的TLP數(shù)據(jù),接收DMA控制模塊用于實現(xiàn)存儲器讀請求包的發(fā)送流量控制及接收數(shù)據(jù)位寬的轉換;DMA狀態(tài)控制寄存器模塊主要用來解析來自
2019-12-26 10:46:09

PCIE項目中AXI4 IP例化詳解

的fifo接口),用戶只要操作fifo接口,無需關心PCIE的內(nèi)部驅動。為了便于讀者更加明白,可以深入了解PCIE,我們將會制作一個PCIE的連載系列。今天,首先說一下自定義AXI4的IP,至于AXI4
2019-12-13 17:10:42

TM1300 DSP系統(tǒng)以太網(wǎng)通信接口設計

了該方案的軟件和硬件的設計要點,最后給出了對模擬數(shù)據(jù)和實際視頻壓縮的傳送實驗結果。關鍵詞:PCI總線 TM1300 以太網(wǎng)通信接口 pSOS+內(nèi)核 pNA+ 1 概述TM1300是Philips
2019-06-20 05:00:02

USB_OTG_IP中AMBA接口的設計與FPGA實現(xiàn)

USB_OTG_IP中AMBA接口的設計與FPGA實現(xiàn)
2012-08-06 11:40:55

一種基于PCI IP接收卡的設計

摘要:本文介紹了一種基于Altera公司的PCI接口IPDVB接收系統(tǒng)的硬件設計方案及設計要點的分析。該設計采用Altera公司的新一代FPGA芯片EP1C12和PCI IP以及高速串行
2012-11-28 15:38:05

什么是雙?雙的性能有什么優(yōu)點?

什么是雙?雙的性能有什么優(yōu)點?
2021-05-28 06:10:07

例說FPGA連載41:DDR控制器集成與讀寫測試之DDR2 IP接口描述

ddr2_controller模塊例化的接口。這里可以分為三大類,第一類為系統(tǒng)接口,主要是一些系統(tǒng)或PLL的復位、時鐘等接口;第二類為帶“l(fā)ocal_*”的接口,是DDR2 IP與用戶邏輯間的接口;第三類為帶
2016-10-27 16:36:58

可以在EDK中使用ISE的IP嗎?

嗨,我想在EDK中使用ISE中提供的PCI Express IP,這意味著我應該將所有ISE IP的verilog模塊導入EDK。這是可能的,如果可能的話請發(fā)送相關文件。謝謝&問候,Madhu.B
2020-03-24 08:14:50

基于IPPCI總線接口設計與實現(xiàn)

本文的應用背景為某一工業(yè)測控系統(tǒng),該系統(tǒng)采用FPGA實現(xiàn)測量數(shù)據(jù)的采集和控制信號的輸出,通過定制PCI接口IP實現(xiàn)一個32位目標設備的PCI總線接口轉換。PCI選用AlteraPCI編譯器所包括
2018-12-04 10:35:21

基于IP的SoC接口技術

引言隨著半導體技術的發(fā)展,深亞微米工藝加工技術允許開發(fā)上百萬門級的單芯片,已能夠將系統(tǒng)級設計集成到單個芯片中即實現(xiàn)片上系統(tǒng)SoC。IP的復用是SoC設計的關鍵,但困難在于缺乏IP系統(tǒng)接口
2019-06-11 05:00:07

基于IP模塊實現(xiàn)PCI接口設計

、不利于系統(tǒng)的升級優(yōu)化,難于應用。為此,各大FPGA廠商紛紛推出基于各自可編程邏輯器件結構與工藝的PCI IP模塊(軟、固或硬核)。 Xilinx,Altera,Actel及QuickLogic等公司
2019-04-17 07:00:06

基于IP模塊的PCI設計

、不利于系統(tǒng)的升級優(yōu)化,難于應用。為此,各大FPGA廠商紛紛推出基于各自可編程邏輯器件結構與工藝的PCI IP模塊(軟、固或硬核)。 Xilinx,Altera,Actel及QuickLogic等公司
2019-04-12 07:00:11

基于PCI IP接收卡的設計

緊湊、接口簡單、性能可靠、易于升級。系統(tǒng)硬件框圖如圖1所示。從圖中可以看出,由于使用了FPGA及PCI IP,使整個硬件電路顯得特別簡潔。它主要由DVB輸入模塊和核心控制模塊組成。串行DVB傳輸
2018-12-07 10:34:34

基于FPGA的PCI Express總線接口應用

發(fā)送器上;對于接收端則剛好相反,收到串行后,先解碼,然后送給數(shù)據(jù)鏈路層。在生成PCIE的IP時,至少選擇2個存儲區(qū),一個是BAR[1:O],用作用戶開發(fā)板的擴展存儲區(qū)用;還有一個是BAR2,下面所有
2019-05-21 05:00:02

基于FPGA的USB接口IP設計

。圖3給出了設置階段的細節(jié)。如果數(shù)據(jù)沒有正確接收設備就會忽略它,而且不返回應答包。 2 USB IP模塊設計和代碼編寫USB接口主要有UTM(USB Transceiver Macrocell
2018-11-21 11:30:06

基于PC平臺的DVB接收卡該如何去設計?

DVB接收系統(tǒng)硬件模塊該如何去設計?
2021-05-27 06:19:20

基于層次模型的USB2.0接口芯片IP固件的設計

協(xié)議外,還負責解釋設備子類協(xié)議,并實現(xiàn)對具體外部應用系統(tǒng)(設備元件)的操作。 從硬件結構分析,基于增強型8051MCU的 USB2.0設備接口芯片(IP)應包括以下幾個模塊: (1)USB2.0
2018-12-03 15:24:04

如何用FPGA實現(xiàn)DVB分析功能的嵌入式設計方案?

如何用FPGA實現(xiàn)DVB分析功能的嵌入式設計方案?
2021-04-28 06:19:10

如何獲得打印機接口IP?

HiI致力于研究在FPGA / Spartan 3E上連接打印機的研究項目。我可以獲得打印機接口IP,或者沒有這樣的核心。如果可能,請幫助我。感激地以上來自于谷歌翻譯以下為原文HiI work
2019-07-04 06:32:58

廣電系統(tǒng)衛(wèi)星信號ASI數(shù)據(jù)轉成UDP協(xié)議流進入流媒體系統(tǒng)互聯(lián)網(wǎng)分發(fā)

`ASI:傳輸?shù)氖菙?shù)字信號,壓縮視頻信號(例如MPEG2-T,里面是H.264),用于廣播電視領域。 在目前的DVB-C系統(tǒng)設備的傳輸接口有兩種MPEG2視頻流傳輸接口標準:異步串行接口ASI
2017-06-06 13:32:42

開放協(xié)議:IP在SoC設計中的接口技術

本文介紹了IP的概念及其在SoC設計中的應用,討論了為提高IP的復用能力而采用的IP系統(tǒng)接口技術。引言隨著半導體技術的發(fā)展,深亞微米工藝加工技術允許開發(fā)上百萬門級的單芯片,已能夠將系統(tǒng)
2018-12-11 11:07:21

怎么實現(xiàn)基于IP內(nèi)核的PCI總線接口設計?

怎么實現(xiàn)基于IP內(nèi)核的PCI總線接口設計?
2021-05-27 06:34:05

請問如何實現(xiàn)基于IP模塊的PCI接口設計?

如何實現(xiàn)基于IP模塊的PCI接口設計?
2021-04-20 06:28:50

請問怎樣去設計SCI接口電路IP?

以SCI接口電路為例,介紹基于FPGA器件的接口電路IP如何去設計?
2021-04-28 06:10:23

采用IP核實現(xiàn)PCI總線接口設計

。改變IP首部的IP地址,將數(shù)據(jù)包送回發(fā)送者。 2.2.4 傳輸控制協(xié)議TCP TCP協(xié)議是面向連接的、端到端的可靠通信協(xié)議。它采用了許多機制保證傳輸可靠性,應用于嵌入式系統(tǒng)顯得過于復雜。在嵌入式TCP
2019-04-23 07:00:10

采用IP核實現(xiàn)PCI總線接口設計

協(xié)議的正確執(zhí)行,具體來說,就是把TCP/IP協(xié)議的處理工作放到主程序中對網(wǎng)絡接口的控制芯片采用循環(huán)查詢方式,在其他中斷任務的執(zhí)行間隙處理TCP/IP協(xié)議,以犧牲系統(tǒng)的響應時間換取系統(tǒng)的可靠性,再者由于
2019-04-28 09:57:18

采用IP模塊實現(xiàn)PCI接口設計

、不利于系統(tǒng)的升級優(yōu)化,難于應用。為此,各大FPGA廠商紛紛推出基于各自可編程邏輯器件結構與工藝的PCI IP模塊(軟、固或硬核)。 Xilinx,Altera,Actel及QuickLogic等公司
2019-05-08 07:00:46

采用PCI IP核實現(xiàn)接收卡設計

結構緊湊、接口簡單、性能可靠、易于升級。系統(tǒng)硬件框圖如圖1所示。從圖中可以看出,由于使用了FPGA及PCI IP,使整個硬件電路顯得特別簡潔。它主要由DVB輸入模塊和核心控制模塊組成。串行DVB
2019-05-05 09:29:32

采用PCI接口實現(xiàn)IP驗證平臺

;  PCI突發(fā)方式,133M字節(jié)/秒數(shù)據(jù)峰值傳送;  功能1,2 16C950高速串口IP設計  完全VHDL源代碼設計,標準接口模塊化設計,可以移植到非PCI接口應用;   軟件兼容16C550
2019-06-20 05:00:02

采用PCI接口實現(xiàn)IP驗證平臺設計

PCB設計,使用獨立的外部時鐘同步芯片,可以為PCI及其它接口提供穩(wěn)定的零延遲時鐘系統(tǒng)電路,滿足PCI總線的時鐘要求,使驗證平臺高速,穩(wěn)定,可靠的工作。 S1500硬件驗證板照片以下為IP核驗證平臺提供
2019-06-12 05:00:07

采用專用接口電路PCI9054實現(xiàn)ARINC429總線接口板設計

處理器NIOSⅡ作為系統(tǒng)的主控制器,結合ARINC429專用器件和其他外圍設備實現(xiàn)數(shù)據(jù)的收發(fā)功能。  ARI NC429接口板由數(shù)據(jù)收發(fā)、存儲器擴展、監(jiān)控、PCI總線接口等模塊組成。NIOSⅡ控制
2019-04-26 07:00:08

采用的IP系統(tǒng)接口技術

開放協(xié)議—IP在SoC設計中的接口技術
2019-05-27 09:52:01

DVB條件接收標準參考文件(英文版)

DVB條件接收標準參考文件(英文版):DVB條件接收前端系統(tǒng)同密實施執(zhí)行技術報告DVB條件接收同密前端系統(tǒng)結構和同步技術規(guī)范DVB通用加擾算法代理協(xié)議藍皮書TS103197V151,在數(shù)字電
2009-05-07 21:30:540

DVB條件接收前端系統(tǒng)同密實施執(zhí)行技術報告

DVB條件接收前端系統(tǒng)同密實施執(zhí)行技術報告 Digital Video Broadcasting (DVB);Implementation Guidelines of the DVBSimulcrypt Standard
2009-05-07 21:32:1414

DVB條件接收同密前端系統(tǒng)結構和同步技術規(guī)范

DVB條件接收同密前端系統(tǒng)結構和同步技術規(guī)范: Digital Video Broadcasting (DVB);DVB SimulCrypt;Head-end architecture and synchronization
2009-05-07 21:32:5727

DVB-T的擴展DVB-H

制訂DVB-H標準的主要目的是要通過手持接收接收IP寬帶流媒體圖象數(shù)據(jù),例如:流媒體MPEG4,微軟的WM9等;甚至有些廠家在設想通過在目前第二代2G移動通訊網(wǎng)上面加入DVB-H來替代第
2009-07-17 21:31:4527

一種基于SoPC系統(tǒng)的液晶控制IP設計

介紹了基于MicroBlaze 軟處理器的可編程片上系統(tǒng)結構。提出了一種LCD 控制器IP 的設計方法。該控制器具有片上外設總線接口,和其它標準IP 一起組成以MicroBlaze 為核心的片上系
2009-08-31 10:58:5311

基于SOC技術設計可復用的異步串行通信接口IP

        基于SOC(system on chip)技術,利用VHDL 語言設計開發(fā)具有奇偶校驗功能、數(shù)據(jù)位和波特率可調(diào)的通用異步串行通信接口IP 。該IP 內(nèi)置異步接收
2009-09-04 08:49:288

USB設備接口IP的設計

USB設備接口IP的設計:討論了用Verilog硬件描述語言來實現(xiàn)USB設備接口IP的方法,并進行了FPGA的驗證。簡要介紹USB系統(tǒng)的體系結構,重點描述USB設備接口IP的結構劃分和各模塊的
2010-01-08 18:15:3822

基于IP over DVBDVB-H仿真系統(tǒng)

根據(jù)對DVB-H 協(xié)議中的關鍵技術—時間切片、多協(xié)議封裝及前向糾錯編碼(MPE-FEC)以及相關信道編碼技術的研究,設計實現(xiàn)了基于IP over DVBDVB-H 仿真系統(tǒng)。實驗表明,在所設計系統(tǒng)
2010-01-11 13:54:4713

基于Wishbone片上總線的IP的互聯(lián)

以 FPGA 技術為基礎,以Verilog HDL 為載體,設計了遵守Wishbone 片上總線規(guī)范的IP 接口,實現(xiàn)了片上系統(tǒng)IP 互聯(lián)。
2010-01-13 15:09:1413

IIC總線控制器IP設計

本文詳述了一種基于AMBA總線接口的IIC總線控制器IP設計,給出了該IP系統(tǒng)結構以及各個子模塊的詳細設計方法,并對該IP進行了功能仿真、FPGA原型驗證,可測性設計以
2010-07-17 16:20:2221

開放協(xié)議—IP在SoC設計中的接口技術

摘    要:本文介紹了IP的概念及其在SoC設計中的應用,討論了為提高IP的復用能力而采用的IP系統(tǒng)接口技術。 引言隨著半導體技術的發(fā)展,深亞微米工
2006-03-24 13:31:58945

開放協(xié)議—IP在SoC設計中的接口技術

摘    要:本文介紹了IP的概念及其在SoC設計中的應用,討論了為提高IP的復用能力而采用的IP系統(tǒng)接口技術。     關鍵詞:SoC;IP;
2006-06-07 11:11:532412

DVB-C視頻傳輸接口ASI的實現(xiàn)

DVB-C視頻傳輸接口ASI的實現(xiàn) 在目前的DVB-C廣播電視系統(tǒng)的傳輸接口中,有兩種MPEG-2視頻傳輸接口標準:異步串行接口標準 ASI和同步并行接口SPI。SPI一共有11位有用信號,
2008-10-13 14:28:593032

I2C器件接口IP的CPLD設計

I2C器件接口IP的CPLD設計 根據(jù)單片機I2C串行擴展的特點,在EDA軟件MaxplusII的環(huán)境下,利用AHDL語言,建立IP。此設計利用狀態(tài)機實現(xiàn),在給出設計的同時詳細說明IP的建立
2009-03-28 16:21:351351

USB2.0接口IP的開發(fā)與設計

USB2.0接口IP的開發(fā)與設計 隨著PC機和外圍設備的發(fā)展,傳統(tǒng)的并行接口和串行接口RS-232在易用性(即插即用) 和端口擴展等方面存在著一定的缺陷,這就使之越來越成為通信的
2009-04-22 16:34:431602

基于PCI IP接收卡的設計

基于PCI IP接收卡的設計 本文介紹了一種基于Altera公司的PCI接口IPDVB接收系統(tǒng)的硬件設計方案及設計要點的分析。該設計采用Altera公司的新一代FPGA
2009-09-26 18:02:08912

DSP與PCI網(wǎng)卡接口設計

DSP與PCI網(wǎng)卡接口設計 基于DSP的嵌入式系統(tǒng)的以太網(wǎng)接口設計一直是熱門領域,目前利用的以太網(wǎng)控制器大多都是ISA接口。隨著PCI總線逐漸取代ISA總線
2009-10-25 15:30:161567

基于Wishbone總線的UART IP設計

本文介紹的基于Wishbone總線的UART IP的設計方法,通過驗證表明了各項功能達到預期要求,為IP接口的標準化設計提供了依據(jù)。此外,該IP代碼全部采用模塊化的Verilog-HDL語言編寫,
2011-06-10 11:47:374199

基于PCI接口IP驗證平臺

IP核驗證平臺采用6層板PCB設計,使用獨立的外部時鐘同步芯片,可以為PCI及其它接口提供穩(wěn)定的零延遲時鐘系統(tǒng)電路,滿足PCI總線的時鐘要求,使驗證平臺高速,穩(wěn)定,可靠的工作。
2012-01-17 14:02:192103

UG157 - LogiCORE IP Initiator,Target v3.1 for PCI 入門指南

《LogiCORE IP Initiator/Target v3.1 for PCI 入門指南》提供經(jīng)過全面驗證的 32 位和 64位預實現(xiàn) PCI 總線接口。本指南講述支持的基于 Virtex 和 Spartan 架構的 32 位和 64位的設計流程,并且介紹
2012-01-17 16:15:440

TurboDVB-S系統(tǒng)中的應用研究

為了提高DVB-S系統(tǒng)的性能,文中將Turbo引入了DVB-S系統(tǒng)。利用仿真系統(tǒng),引入Turbo與傳統(tǒng)的系統(tǒng)進行了性能比較。針對兩種不同譯碼算法,給出了兩種系統(tǒng)在不同信噪比下的誤碼率曲線。
2012-02-27 11:04:1626

基于NiosII的智能多接口片上系統(tǒng)設計

摘 要: 設計了一種基于NiosII處理器的片上系統(tǒng)(SoC),集成了Nios II處理器IPPCI接口IP、網(wǎng)絡接口IP以及基于Wishbone總線的串行接口IP、 CAN接口IP等。系統(tǒng)具有可重配置、可擴展、靈
2012-10-18 16:50:2914300

PCI

Xilinx FPGA工程例子源碼:PCI
2016-06-07 14:13:4317

PCI Express IP應用參考設計

Xilinx FPGA工程例子源碼:PCI Express IP應用參考設計
2016-06-07 14:13:4314

PCI總線IP(華為的商用)

Xilinx FPGA工程例子源碼:PCI總線IP(華為的商用)
2016-06-07 14:54:5732

IP在SoC設計中的接口技術解析

接口標準,因此,開發(fā)統(tǒng)一的IP接口標準對提高IP的復用意義重大。本文簡單介紹IP概念,然后從接口標準的角度討論在SoC設計中提高IP的復用度,從而簡化系統(tǒng)設計和驗證的方法,主要討論OCP(開放協(xié)議)。 圖1 OCP工作原理示意圖 圖2 讀/寫操作
2017-11-06 11:30:080

基于IPPCI接口與具體功能的FPGA芯片設計

采用IP的設計方法,將外設組件互連標準(PCI)總線接口與具體功能應用集成在一個FPGA上芯片, 提高了系統(tǒng)的集成度。在對PCI IP進行概述的基礎上,介紹了IP的設計方法,實現(xiàn)了PCI總線
2017-11-17 12:27:037056

基于Xilinx公司硬IP的方法實現(xiàn)PCI Express總線接口及數(shù)據(jù)的傳輸設計

。本文介紹PCI Express 總線接口的設計方法,,并實現(xiàn)一個基于IPPCI Express 總線接口
2018-07-18 10:35:002911

基于PCI Core的鏈式DMA控制器設計

介紹一種基于PCI總線的高效鏈式DMA控制器的設計與實現(xiàn),用于高速寬帶的計算機外設接口。利用Altera公司的PCI——PCI_MT32搭建基于此控制器的數(shù)據(jù)采集平臺,并成功應用在DVB數(shù)據(jù)接收卡中。
2017-12-06 13:56:133651

AXI接口簡介_AXI IP的創(chuàng)建流程及讀寫邏輯分析

本文包含兩部分內(nèi)容:1)AXI接口簡介;2)AXI IP的創(chuàng)建流程及讀寫邏輯分析。 1AXI簡介(本部分內(nèi)容參考官網(wǎng)資料翻譯) 自定義IP是Zynq學習與開發(fā)中的難點,AXI IP又是十分常用
2018-06-29 09:33:0017729

千兆以太網(wǎng)的IP接口和萬兆以太網(wǎng)IP接口

對于IP輸出數(shù)據(jù)的解析最好的工具就是其自帶的仿真文件,里面既將接收的數(shù)據(jù)進行了解析,又將發(fā)送給IP的數(shù)據(jù)進行了封裝,這對于了解數(shù)據(jù)結構和協(xié)議是十分有幫助的,以太網(wǎng)如此,pcie、ram、fifo等其它IP也如此,我們只需將ip自帶的仿真文件改為我們自己的邏輯即可,接口連接并不變。
2018-07-09 14:07:004234

通過采用USB接收技術實現(xiàn)DVB-T地面數(shù)字電視接收系統(tǒng)的設計方案

本文所介紹的DVB -T地面數(shù)字電視接收系統(tǒng)基于USB2. 0接口,采用DVB-T電子調(diào)諧器DT6034、通用串行總線接口器件ISP1581和計算機軟件解碼播放技術,描述了系統(tǒng)的硬件結構和軟件結構。所設計的系統(tǒng)使用方便、結構簡單、便于實現(xiàn)、成本低,且具有良好的市場前景。
2019-07-31 08:00:005718

如何使用FPGA進行仿真系統(tǒng)數(shù)據(jù)采集控制器IP設計的資料概述

介紹了在大型工業(yè)模擬仿真系統(tǒng)中,利用FPGA和軟IP核實現(xiàn)數(shù)據(jù)采集及收發(fā)控制的方案,并對其進行設計實現(xiàn)。重點闡述了在發(fā)送指令和采集接收兩種數(shù)據(jù)模式下.該IP的控制處理邏輯及工作狀態(tài)機的設計及實現(xiàn)
2018-11-07 11:14:1920

自定義sobel濾波IPIP接口遵守AXI Stream協(xié)議

自定義sobel濾波IP IP接口遵守AXI Stream協(xié)議
2019-08-06 06:04:004566

基于DM1105TS芯片實現(xiàn)數(shù)字電視接收PCI卡的應用設計

本文闡述了深圳致芯微電子有限公司的DVB TS接收芯片DM1105芯片構造以及如何基于該芯片構建數(shù)字電視接收PCI卡方案。該方案設計簡潔,主要針對DVB-S、DVB-C、DVB-T數(shù)字電視接收,是一款實用性、針對性較強的設計。
2020-04-12 11:39:324481

PCI Express的IP編譯器用戶指南

本文檔介紹了用于PCI Express IP的Altera?IP編譯器。PCI Express(PCI Express)是一種用于多種應用的高性能互連協(xié)議包括網(wǎng)絡適配器、存儲區(qū)域網(wǎng)絡、嵌入式控制器、圖形加速器板和視聽產(chǎn)品
2022-09-29 15:55:160

已全部加載完成