国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

電子發(fā)燒友App

硬聲App

掃碼添加小助手

加入工程師交流群

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>處理器/DSP>RISC-V設(shè)計(jì)的基本安全協(xié)處理器

RISC-V設(shè)計(jì)的基本安全協(xié)處理器

收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦
熱點(diǎn)推薦

晶心科技推出突破性的RISC-V 27系列處理器及向量擴(kuò)展指令處理器

晶心科技今天宣布推出AndesCore? 27系列處理器核心,成為RISC-V指令集架構(gòu)中領(lǐng)先支持向量擴(kuò)展架構(gòu)(RISC-V V-extension)的處理器
2020-01-03 14:56:383521

UltraSoC宣布提供業(yè)界首款RISC-V處理器跟蹤IP產(chǎn)品

領(lǐng)先的嵌入式分析技術(shù)開發(fā)商UltraSoC日前宣布:其RISC-V處理器跟蹤解決方案開始全面供貨,這是業(yè)界首款商用RISC-V處理器跟蹤IP產(chǎn)品,也是RISC-V生態(tài)系統(tǒng)中關(guān)鍵的推動(dòng)性技術(shù)。該跟蹤功能的加入意味著UltraSoC可以提供最全面的RISC-V商業(yè)化調(diào)試解決方案。
2018-02-09 10:26:258281

驗(yàn)證RISC-V處理器安全

。 本文討論了與硬件安全驗(yàn)證相關(guān)的一些挑戰(zhàn),并介紹了一種基于形式的方法來解決。實(shí)現(xiàn)流行的RISC-V指令集架構(gòu)(ISA)的設(shè)計(jì)示例展示了這種方法的強(qiáng)大功能。 安全驗(yàn)證概述 對(duì)處理器進(jìn)行全面有效的驗(yàn)證是電子開發(fā)人員面臨的最大挑戰(zhàn)
2023-03-16 10:47:0110765

開放性與碎片化,RISC-V能否撼動(dòng)處理器架構(gòu)的格局?

芯片設(shè)計(jì)工作中必不可少的就是IP核,為此不少企業(yè)推出了自己的RISC-V處理器IP。但單靠IP并不足以支撐龐大的RISC-V生態(tài),為了實(shí)現(xiàn)生態(tài)發(fā)展與統(tǒng)一,許多專注于RISC-V處理器IP的公司也各自發(fā)布了自己的對(duì)策。
2020-10-08 00:09:5012504

4nm、5nm,那些用上先進(jìn)工藝的RISC-V處理器

無論是x86、Arm還是新秀RISC-V,大家談及基于這些架構(gòu)的處理器時(shí),除了對(duì)比性能、功耗以外,不免會(huì)說到造就當(dāng)下處理器差異化的另一大因素,那就是制造工藝。臺(tái)積電、中芯國際、三星還有英特爾,隨著
2022-06-24 09:40:584505

Imagination放棄RISC-V處理器內(nèi)核開發(fā)

電子發(fā)燒友網(wǎng)報(bào)道(文/吳子鵬)根據(jù)外媒的最新報(bào)道,半導(dǎo)體IP大廠Imagination Technology已經(jīng)停止了RISC-V處理器內(nèi)核的開發(fā),轉(zhuǎn)而更加專注于其核心的GPU和AI產(chǎn)品
2025-01-10 00:15:003364

RISC-V協(xié)處理器是否可以像基于堆棧的ULP那樣訪問i2c硬件呢?

我有興趣在深度睡眠時(shí)使用 risc-v 協(xié)處理器通過 i2c 獲取傳感讀數(shù),大概每 10 分鐘左右一次。我有興趣通過不喚醒 esp 來讀取傳感來潛在地節(jié)省電量。我被推遲在基于堆棧的協(xié)處理器上執(zhí)行
2023-03-02 09:03:59

RISC-V處理器對(duì)應(yīng)什么開發(fā)環(huán)境?

RISC-V處理器是開源的,那開發(fā)環(huán)境需要廠商自己開發(fā)還是沿用傳統(tǒng)的開發(fā)環(huán)境呢?比如keil
2024-01-13 19:18:35

RISC-V你了解多少?

精簡指令集計(jì)算機(jī)。RISC-V是基于RISC原理建立的免費(fèi)開放指令集架構(gòu)(ISA),V是羅馬字母,代表第五代RISC(精簡指令集計(jì)算機(jī)),可讀作RISC-FIVE。通過開放式標(biāo)準(zhǔn)協(xié)作實(shí)現(xiàn)處理器創(chuàng)新的新時(shí)代
2020-08-13 15:13:41

RISC-V和開源處理器之間是什么關(guān)系?

RISC-V和開源處理器之間是什么關(guān)系?
2023-03-09 10:06:52

RISC-V應(yīng)用領(lǐng)域的拓展

為自動(dòng)駕駛汽車等應(yīng)用開發(fā)新的RISC-V芯片設(shè)計(jì);GreenWaves推出了基于RISC-V的低功率AI物聯(lián)網(wǎng)(IoT)應(yīng)用處理器;晶晨半導(dǎo)體推出具有RISC-V安全內(nèi)核的SoC芯片;華米發(fā)布了用于生物識(shí)別
2021-06-18 20:57:35

RISC-V開源處理器核介紹

本期文章目錄一個(gè)小型RISC-V開源處理器核介紹!#SOC#FPGA#RISC-V點(diǎn)擊閱讀數(shù)字積木從零開始寫RISC-V處理器(超詳細(xì))#RISC-V點(diǎn)擊閱讀數(shù)字積木為什么說模擬工程...
2021-07-23 09:42:00

RISC-V是什么?如何去設(shè)計(jì)RISC-V處理器

RISC-V是什么?有哪些特點(diǎn)?如何去設(shè)計(jì)RISC-V處理器
2021-06-18 09:24:03

RISC-V最重要的意義所在

,所以很難走這條路線。而當(dāng)客戶因?yàn)?b class="flag-6" style="color: red">安全性和穩(wěn)定性需要購買商業(yè)級(jí)的IP時(shí),為何不購去買閉源的商業(yè)級(jí)IP又成了繞不過去的問題。”黃樂天強(qiáng)調(diào)。他進(jìn)一步指出,RISC-V的出現(xiàn),確實(shí)時(shí)為了處理器IP發(fā)展提供了
2020-06-22 16:55:03

RISC-V有哪些優(yōu)缺點(diǎn)?是堅(jiān)持ARM方向還是投入risc-V的懷抱?

。這種模塊化設(shè)計(jì)提高了RISC-V的適應(yīng)性和靈活性。 簡潔的指令集 :RISC-V的設(shè)計(jì)簡潔,指令數(shù)量相對(duì)較少,這有助于提高處理器的執(zhí)行速度和降低功耗。 強(qiáng)大的社區(qū)支持 :RISC-V擁有龐大的社區(qū)支持
2024-04-28 08:51:42

RISC-V的特色,大飽眼福!!!

RISC-V架構(gòu)秉承簡單的設(shè)計(jì)哲學(xué)。體現(xiàn)為:在處理器領(lǐng)域,主流的架構(gòu)為x86與ARM架構(gòu)。x86與ARM架構(gòu)的發(fā)展的過程也伴隨了現(xiàn)代處理器架構(gòu)技術(shù)的不斷發(fā)展成熟,但作為商用的架構(gòu),為了能夠保持架構(gòu)的向后兼容性
2021-06-18 19:41:21

RISC-V系列處理器的相關(guān)資料推薦

10 月 19 日,2021 云棲大會(huì)上,平頭哥開源了玄鐵RISC-V系列處理器,并開放了工具及系統(tǒng)軟件。這次的開源對(duì)國內(nèi)的RISC-V生態(tài)圈具有非常重要的意義。關(guān)注了一下這次開源發(fā)布的東...
2022-02-28 08:15:04

HPM5E31IGN單核 32 位 RISC-V 處理器

HPM5E31IGN單核 32 位 RISC-V 處理器在當(dāng)今嵌入式系統(tǒng)領(lǐng)域,RISC-V架構(gòu)正以開源、靈活和高性價(jià)比的優(yōu)勢(shì)快速崛起。HPM5E31IGN作為先楫半導(dǎo)體的一款單核32位RISC-V
2025-05-29 09:23:16

MIPS Technologies不再設(shè)計(jì)MIPS處理器。相反,它加入了RISC-V陣營

MIPS Technologies不再設(shè)計(jì)MIPS處理器。相反,它加入了RISC-V陣營,放棄了具有悠久歷史和技術(shù)聯(lián)系的同名架構(gòu)。此舉顯然預(yù)示著MIPS作為CPU系列的終結(jié),并進(jìn)一步減少了可用處理器
2021-03-09 19:30:07

Occamy RISC-V 前景如何

由歐洲航天局支持,由蘇黎世聯(lián)邦理工學(xué)院和博洛尼亞大學(xué)的工程師開發(fā)的 Occamy 處理器現(xiàn)已流片。它使用了兩個(gè) 216 個(gè) 32 位 RISC-V 內(nèi)核的 chiplet 小芯片、未知數(shù)量的 64
2023-05-13 08:44:36

RT-Thread Studio(對(duì)芯來科技RISC-V處理器內(nèi)核開發(fā)的全面支持

處理器指令集,是構(gòu)建芯片生態(tài)和發(fā)展芯片技術(shù)的核心部分,其重要性不言而喻。在此背景下,RISC-V有望成為新的選擇。盡管具有通用、開放與免費(fèi)的先期優(yōu)勢(shì),但相比已經(jīng)成熟的Arm和Intel x86,國內(nèi)
2020-11-14 09:26:41

為什么選擇RISC-V

RISC-V是一種開放式ISA(指令集體系結(jié)構(gòu)),為處理器體系結(jié)構(gòu)的創(chuàng)新開創(chuàng)了新紀(jì)元。RISC-V基金會(huì)由325多家成員公司組成。這是該技術(shù)的主要優(yōu)勢(shì)。軟件架構(gòu)師/固件工程師/軟件開發(fā)
2020-07-27 17:38:30

什么是RISC-V

siFive搞RISC-V 賽昉搞RISC-V 香山搞RISC-V 到底什么是RISC-V? 先不問有什么用,RISC-V目前的能力來說,工業(yè)有沒有可能?
2024-02-02 10:41:21

從零開始寫RISC-V處理器之一 二 前言 緒論

來源:liangkangnan的博客更新于 2021-01-31tinyriscv 一個(gè)從零開始寫的極簡易懂的RISC-V處理器核從零開始寫RISC-V處理器之一 前言從零開始寫RISC-V處理器
2022-08-22 18:25:55

從零開始寫RISC-V處理器之六 寫在最后

來源:liangkangnan的博客更新于 2021-01-31tinyriscv 一個(gè)從零開始寫的極簡易懂的RISC-V處理器核從零開始寫RISC-V處理器之一 前言從零開始寫RISC-V處理器
2022-08-23 15:05:44

關(guān)于RISC-V和開源處理器的一些解讀

近日,網(wǎng)絡(luò)上出現(xiàn)對(duì)RISC-V與開源處理器存在誤讀的文章,讓一些讀者產(chǎn)生困惑。本文將對(duì)處理器的指令集、微架構(gòu)實(shí)現(xiàn)與開源模式等概念以及和RISC-V的聯(lián)系等進(jìn)行解讀,希望能幫助廣大讀者更好地理
2020-06-22 16:47:55

基于E203 RISC-V的音頻信號(hào)處理系統(tǒng) -協(xié)處理器的乘累加過程

協(xié)處理器簡介 RISC-V具有很高的可擴(kuò)展性,既預(yù)留出了指令編碼空間,也提供了預(yù)定義的Custom指令;RISC-V的標(biāo)準(zhǔn)指令集僅使用了少部分指令編碼空間,更多的指令編碼空間被預(yù)留給用戶進(jìn)行擴(kuò)展
2025-10-28 06:18:41

基于E203 NICE協(xié)處理器擴(kuò)展指令

單元[24],它能根據(jù)指令去控制系統(tǒng)內(nèi)的資源去實(shí)現(xiàn)一些操作,例如利用協(xié)處理器源操作數(shù)實(shí)現(xiàn)內(nèi)存與緩存的數(shù)據(jù)交換、累加值、乘法、加密等操作,從而提高RISC-V處理器特定領(lǐng)域的性能,同時(shí)降低功耗。NICE協(xié)
2025-10-21 14:35:54

基于E203 NICE協(xié)處理器擴(kuò)展指令2.0

根據(jù)指令去控制系統(tǒng)內(nèi)的資源去實(shí)現(xiàn)一些操作,例如利用協(xié)處理器源操作數(shù)實(shí)現(xiàn)內(nèi)存與緩存的數(shù)據(jù)交換、累加值、乘法、加密等操作,從而提高RISC-V處理器特定領(lǐng)域的性能,同時(shí)降低功耗。NICE協(xié)處理器的調(diào)用需要
2025-10-21 10:39:24

如何在RISC-V處理器上使用FreeRTOS?

RISC-V指令集體系結(jié)構(gòu)(ISA)易于擴(kuò)展,并且沒有指定關(guān)于特定RISC-V微控制或片上系統(tǒng)(SoC)實(shí)現(xiàn)的所有內(nèi)容。因此,F(xiàn)reeRTOS RISC-V移植也是可擴(kuò)展的-它提供了一個(gè)處理所有
2019-11-29 15:54:41

學(xué)習(xí)RISC-V入門 基于RISC-V架構(gòu)的開源處理器及SoC研究

Waterman、Yunsup Lee決定設(shè)計(jì)一種新的指令級(jí)架構(gòu),并決定以BSD授權(quán)的方式開源,希望借此可以有更多創(chuàng)新的處理器產(chǎn)生、有更多的處理器開源,并以此降低電子產(chǎn)品成本[2]。RISC-V自2014年
2020-07-27 18:09:27

開發(fā)出商用的RISC-V處理器還需要哪些開發(fā)工具和環(huán)境?

開發(fā)出商用的RISC-V處理器還需要哪些開發(fā)工具和環(huán)境? 處理器是軟硬件的交匯點(diǎn),所以必須有完善的編譯、開發(fā)工具和軟件開發(fā)環(huán)境(IDE),處理器內(nèi)核才能夠被用戶順利使用起來。目前RISC-V具有
2023-11-18 06:05:15

求助,ULP RISC-V協(xié)處理器周期性喚醒的BUG怎么處理

協(xié)處理器進(jìn)行g(shù)pio操作,執(zhí)行完成后 ULP RISC-V 協(xié)處理器退出,等待下一個(gè)ULP喚醒周期。可當(dāng)在主MCU程序中使能 esp_sleep_enable_ulp_wakeup() 函數(shù)后,每當(dāng)
2023-02-09 06:52:26

淺談RISC-V

的譚姓學(xué)生宣稱的“技術(shù)上看,RISC-V 相比Arm架構(gòu)處理器功耗低 5-6倍、面積效率提升5倍“ 看看笑笑就好,這種PR的話就別當(dāng)真了,真要當(dāng)真了你該懷疑這位加州大學(xué)伯克利分校的高材生的水平
2018-09-11 17:44:01

玄鐵VirtualZone:基于RISC-V架構(gòu)的安全擴(kuò)展

的TrustZone、Intel的SGX以及AMD的SEV等。本文主要描述基于RISC-V架構(gòu)的玄鐵C系列處理器安全擴(kuò)展,該擴(kuò)展主要基于RISC-V架構(gòu)提供的PMP保護(hù)機(jī)制和多層特權(quán)模型,虛擬出多個(gè)
2021-09-01 14:38:04

科普RISC-V生態(tài)架構(gòu)(認(rèn)識(shí)RISC-V)

IP核的SoC芯片累計(jì)出貨量已經(jīng)突破8億顆。CK902為32位低功耗,是全球首款支持物聯(lián)網(wǎng)安全RISC-V處理器。阿里平頭哥首顆芯片玄鐵910出爐,現(xiàn)場啟動(dòng)普惠芯片計(jì)劃(2.5GHZ, 最高16核
2020-08-02 11:50:33

設(shè)計(jì)一個(gè)risc-v芯片流程是什么?

我非常想了解如果想設(shè)計(jì)一個(gè)類似risc-v處理器,整個(gè)開發(fā)流程是怎樣的?
2023-12-09 18:39:01

請(qǐng)問risc-v處理器在什么場景和行業(yè)應(yīng)用比較多?

如題,現(xiàn)在risc-v發(fā)展的如此迅猛,不知道這些處理器主要應(yīng)用在哪些行業(yè)比較多呢?
2023-12-09 18:37:01

請(qǐng)問ESP32s3 ULP RISC-V協(xié)處理器是否支持ADC的讀取?

我在ULP RISC-V協(xié)處理器的例程中,沒有發(fā)現(xiàn)有對(duì)ADC的操作,請(qǐng)問RISC-V協(xié)處理器目前還不支持嗎?使用的IDF版本為4.4.2。 我想在ULP模式下,通過ADC來讀取外部器件的數(shù)據(jù)。
2024-06-14 07:38:17

請(qǐng)問ESP32s3 ULP RISC-V協(xié)處理器是否支持ADC的讀取?

我在ULP RISC-V協(xié)處理器的例程中,沒有發(fā)現(xiàn)有對(duì)ADC的操作,請(qǐng)問RISC-V協(xié)處理器目前還不支持嗎?使用的IDF版本為4.4.2。我想在ULP模式下,通過ADC來讀取外部器件的數(shù)據(jù)。
2023-02-13 06:34:36

請(qǐng)問ESP32s3 ULP RISC-V協(xié)處理器是否支持ADC的讀取?

我在ULP RISC-V協(xié)處理器的例程中,沒有發(fā)現(xiàn)有對(duì)ADC的操作,請(qǐng)問RISC-V協(xié)處理器目前還不支持嗎?使用的IDF版本為4.4.2。我想在ULP模式下,通過ADC來讀取外部器件的數(shù)據(jù)。
2023-03-06 06:33:44

讀《玄鐵RISC-V處理器入門與實(shí)戰(zhàn)》

是由美國伯克利大學(xué)的 Krest 教授及其研究團(tuán)隊(duì)提出的,當(dāng)時(shí)提出的初衷是為了計(jì)算機(jī)/電子類方向的學(xué)生做課程實(shí)踐服務(wù)的。由于這是伯克利大學(xué)研究并流片的第五代RISC架構(gòu)處理器,因此就命名為RISC-V
2023-09-28 11:58:35

讀書分享會(huì) | 玄鐵RISC-V處理器入門與實(shí)戰(zhàn)電子書免費(fèi)下載!

本帖最后由 余一yui 于 2023-4-26 10:44 編輯 《玄鐵RISC-V處理器入門與實(shí)戰(zhàn)》是一本介紹開源ISA(指令集架構(gòu))RISC-V的電子書。RISC-V是由加州大學(xué)伯克利分校
2023-04-12 11:16:58

阿里平頭哥宣布開源玄鐵RISC-V系列處理器

10月19日,在2021云棲大會(huì)上,阿里云智能總裁張建鋒宣布,平頭哥開源玄鐵RISC-V系列處理器,并開放系列工具及系統(tǒng)軟件。這是系列處理器與基礎(chǔ)軟件的首次全棧開源,將推動(dòng)RISC-V架構(gòu)走向成熟
2021-10-20 14:09:00

香山處理器 RISC-V的典范

https://github.com/JiaoXianjun/XiangShan談到RISC-V,應(yīng)該都會(huì)想到香山處理器。其經(jīng)歷了幾代的演進(jìn),性能越來越高。采用Chisel Rocketchip框架,能夠方便的定制屬于你的RISC-V處理器。對(duì)此,你有什么看法?
2023-04-14 15:51:59

450MHz RISC-V 協(xié)處理器

  T40規(guī)格:CPU:XBurst2 1.2GHz 雙核、256KB L2 Cache、SIMD512指令集MCU:內(nèi)置600MHz RISC-V協(xié)處理器Memory
2022-12-12 11:59:15

UltraSoC宣布RISC-V處理器跟蹤IP產(chǎn)品開始全面供貨

自從UltraSoC去年發(fā)布其RISC-V跟蹤解決方案后,吸引了更多的處理器供應(yīng)商,在眾多企業(yè)的合作下,各方面的系統(tǒng)都有了很大的進(jìn)展。據(jù)報(bào)道,近日UltraSoC宣布界首款RISC-V處理器跟蹤IP產(chǎn)品開始全面供貨。
2018-02-03 11:01:061216

諸多科技巨頭公司表示會(huì)支持RISC-V處理器的發(fā)展和開源

日前消息 目前全新的RISC-V處理器架構(gòu)已經(jīng)得到了更多廠商的支持
2018-04-03 14:23:016909

晶心科技推出RISC-V多核心處理器及DSP指令集

晶心科技今天在其共同主持的RISC-V臺(tái)灣地區(qū)研討會(huì)上首度公開其32位A25MP和64位AX25MP RISC-V多核心處理器
2019-05-23 09:25:203251

UltraSoC宣布提供業(yè)界首款RISC-V嵌入式處理器產(chǎn)品

領(lǐng)先的嵌入式分析技術(shù)開發(fā)商UltraSoC日前宣布:其RISC-V處理器跟蹤解決方案開始全面供貨,這是業(yè)界首款商用RISC-V處理器跟蹤IP產(chǎn)品,也是RISC-V生態(tài)系統(tǒng)中關(guān)鍵的推動(dòng)性技術(shù)。
2019-12-05 14:24:311120

開源入侵芯片領(lǐng)域,RISC-V能創(chuàng)造新的處理器

大型技術(shù)公司已開始涉足RISC-V,該技術(shù)以免費(fèi)標(biāo)準(zhǔn)代替了芯片設(shè)計(jì)過程中的關(guān)鍵專有技術(shù)。盡管RISC-V還處于初期階段,但利用RISC-V卻可能會(huì)創(chuàng)造出一批新的處理器,這些處理器可以與英特爾的產(chǎn)品進(jìn)行競爭,還可以削弱Arm的授權(quán)業(yè)務(wù)。
2020-02-20 16:57:293615

SiFive推出基于RISC-V處理器的Linux PC設(shè)計(jì)

日前,SiFive宣布,公司將為基于RISC-V處理器的Linux個(gè)人計(jì)算機(jī)創(chuàng)建一個(gè)平臺(tái)。假設(shè)客戶采用這個(gè)處理器并將其用于PC中,此舉可能是創(chuàng)建使用免版稅處理器的LinuxPC計(jì)劃的一部分。對(duì)于基于Intel,AMD,Apple或Arm的計(jì)算機(jī)而言,這可能被視為挑戰(zhàn),但是行業(yè)巨頭們現(xiàn)在還不必?fù)?dān)憂。
2020-10-30 14:09:513368

RISC-V是通用RISC處理器還是可定制的處理器?

隨著這些年的發(fā)展,RISC-V的受重視程度與與日俱增。這主要因?yàn)樗敲赓M(fèi)的、靈活的,并且速度很快。這使RISC-V成為許多開發(fā)人員的安全便捷選擇。但是您會(huì)認(rèn)為RISC-V是通用RISC處理器還是定制的隨心所欲處理器
2020-11-17 16:11:564207

希捷公布基于RISC-V架構(gòu)設(shè)計(jì)的兩款全新處理器

近兩年,開源開放的RISC-V指令集架構(gòu)成為行業(yè)新寵,諸多科技巨頭紛紛研發(fā)自己的RISC-V架構(gòu)處理器。現(xiàn)在,硬盤巨頭希捷公布了基于RISC-V架構(gòu)設(shè)計(jì)的兩款全新處理器,可加快數(shù)據(jù)中心和邊緣的實(shí)時(shí)
2020-12-09 15:11:132976

Esperanto公司實(shí)現(xiàn)1000多核RISC-V處理器

對(duì)x86處理器來說,開源的RISC-V處理器威脅越來越大,它不僅能實(shí)現(xiàn)5GHz的超高頻率,現(xiàn)在多核并行上也甩開了x86,Esperanto公司已經(jīng)實(shí)現(xiàn)了1000多核RISC-V處理器
2020-12-10 09:23:122881

Esperanto實(shí)現(xiàn)1000多核RISC-V處理器的新產(chǎn)品

對(duì)x86處理器來說,開源的RISC-V處理器威脅越來越大,它不僅能實(shí)現(xiàn)5GHz的超高頻率,現(xiàn)在多核并行上也甩開了x86,Esperanto公司已經(jīng)實(shí)現(xiàn)了1000多核RISC-V處理器
2020-12-10 14:12:321352

晶心科技RISC-V向量處理器NX27V升級(jí)至RVV 1.0

晶心科技宣布全球業(yè)界首款RISC-V向量處理器核心AndesCore? NX27V升級(jí)支持最新RISC-V向量(RVV)擴(kuò)展指令1.0版以及支持更多的配置以滿足不同市場的需求。
2021-04-12 10:01:583248

科達(dá)希普在第一屆RISC-V中國峰會(huì)上發(fā)布RISC-V A71X應(yīng)用處理器

在今天的第一屆RISC-V中國峰會(huì)上,科達(dá)希普在第一屆RISC-V中國峰會(huì)上發(fā)布RISC-V A71X應(yīng)用處理器;并且與德國SEGGAR正式宣布圍繞RISC-V架構(gòu)展開合作。
2021-06-22 11:29:021364

基于RISC-V指令集Egret系列處理器的性能及應(yīng)用場景

risc-v峰會(huì)上由廈門半導(dǎo)體投資集團(tuán)有限公司的王旭給我們介紹了基于RISC-V指令集的Egret系列處理器,分別從特性、應(yīng)用場景、優(yōu)勢(shì)等幾個(gè)方面對(duì)這個(gè)系列的處理器進(jìn)行了詳細(xì)的展現(xiàn)。
2021-06-22 15:36:142699

首屆risc-v峰會(huì)的最新消息:天樞的高性能RISC-V處理器架構(gòu)詳解

首屆risc-v峰會(huì)在上海正式舉辦,以下內(nèi)容是賽昉科技天樞項(xiàng)目的介紹,分別從微架構(gòu)、應(yīng)用場景以及典型用法幾個(gè)方面分析這款高性能RISC-V處理器
2021-06-22 17:36:343855

商業(yè)級(jí)RISC-V 64位高性能處理器開源了?!

RISC-V雖然指令集開源,但從處理器IP的研發(fā)角度,整個(gè)行業(yè)屬于浪費(fèi)性競爭,這也嚴(yán)重制約著目前RISC-V高性能處理器從0到1的發(fā)展過程。
2021-10-19 14:06:581921

平頭哥宣布開源玄鐵RISC-V系列處理器

10月19日,在2021云棲大會(huì)上,阿里云智能總裁張建鋒宣布,平頭哥開源玄鐵RISC-V系列處理器,并開放系列工具及系統(tǒng)軟件。這是系列處理器與基礎(chǔ)軟件的首次全棧開源,將推動(dòng)RISC-V架構(gòu)走向成熟
2021-12-08 16:21:0714

從零開始寫RISC-V處理器

RISC-V是這兩年才開始迅速發(fā)展的,因此關(guān)于RISC-V的學(xué)習(xí)參考資料目前還很少,特別是適合入門的資料,因此學(xué)習(xí)起來進(jìn)度很緩慢,于是萌生了自己從零開始寫RISC-V處理器核的想法。 本人是一名FPGA小白,為了快速入門、深入掌握RISC-V,我開始了學(xué)習(xí)FPGA和verilog的"艱難&am
2022-03-17 09:46:39116

如何保護(hù)RISC-V上的嵌入式處理器

本文探討了物聯(lián)網(wǎng)設(shè)備的軟件和硬件安全性的同等重要性,并提供了可操作的步驟來保護(hù)RISC-V上的嵌入式處理器
2022-05-06 17:42:142650

定制RISC-V處理器簡化設(shè)計(jì)驗(yàn)證

  Imperas 產(chǎn)品組合以及來自快速發(fā)展的 RISC-V 生態(tài)系統(tǒng)的其他工具,為您今天開始自己的開放式處理器設(shè)計(jì)提供了足夠的資源。
2022-06-01 10:00:272296

RISC-V設(shè)計(jì)的基本安全協(xié)處理器PUFiot

  為了保護(hù) IoT 應(yīng)用程序,PUFsecurity 利用芯片指紋技術(shù)來強(qiáng)化信任根,并開發(fā)了 PUFiot,這是一種具有廣泛安全邊界的安全協(xié)處理器,可以輕松集成到安全RISC-V 系統(tǒng)中。
2022-06-01 11:06:194279

盤點(diǎn)一些用上先進(jìn)制程工藝的RISC-V處理器

電子發(fā)燒友網(wǎng)報(bào)道(文/周凱揚(yáng))無論是x86、Arm還是新秀RISC-V,大家談及基于這些架構(gòu)的處理器時(shí),除了對(duì)比性能、功耗以外,不免會(huì)說到造就當(dāng)下處理器差異化的另一大因素,那就是制造工藝。臺(tái)積電、中
2022-06-30 16:33:253419

Codasip RISC-V處理器增加Veridify安全算法 增強(qiáng)嵌入式系統(tǒng)的安全

德國紐倫堡,2022年7月-- 可定制RISC-V處理器知識(shí)產(chǎn)權(quán)(IP)和處理器設(shè)計(jì)自動(dòng)化的領(lǐng)導(dǎo)者Codasip日前宣布,Veridify Security公司的抗量子安全工具現(xiàn)在可以通過安全啟動(dòng)
2022-07-06 16:06:071361

用于RISC-V設(shè)計(jì)的基本安全協(xié)處理器

  2021年,連接的物聯(lián)網(wǎng)設(shè)備數(shù)量超過460億,預(yù)計(jì)到2030年將達(dá)到驚人的1250億。這將顯著改變半導(dǎo)體市場,因?yàn)槊總€(gè)物聯(lián)網(wǎng)設(shè)備都需要一個(gè)處理器內(nèi)核來有效地處理大量數(shù)據(jù)和相關(guān)交易。為了充分利用
2022-10-18 09:35:021183

用于RISC-V設(shè)計(jì)的基本安全協(xié)處理器

  隨著物聯(lián)網(wǎng)市場的不斷擴(kuò)大,對(duì)抗性攻擊的破壞性也在不斷擴(kuò)大。連接應(yīng)用程序的安全性現(xiàn)在是其設(shè)計(jì)的基本要素。連接的設(shè)備必須能夠相互進(jìn)行身份驗(yàn)證,確保安全的數(shù)據(jù)傳輸,并包括安全存儲(chǔ)。雖然RISC-V
2022-10-21 14:52:431176

Codasip收購英國物聯(lián)網(wǎng)安全公司Cerberus賦能RISC-V安全

“ Codasip通過收購Cerberus增強(qiáng)RISC-V安全性能,而業(yè)界需要對(duì)RISC-V安全性足夠重視 ” 2022年11月,德國慕尼黑 - 處理器設(shè)計(jì)自動(dòng)化和可定制RISC-V處理器
2022-11-12 09:15:311005

Codasip通過收購Cerberus增強(qiáng)RISC-V處理器設(shè)計(jì)的安全

Codasip通過收購Cerberus增強(qiáng)RISC-V處理器設(shè)計(jì)的安全RISC-V安全性問題需要得到高度重視 德國慕尼黑市,2022年11月 - 處理器設(shè)計(jì)自動(dòng)化和RISC-V處理器硅知識(shí)產(chǎn)權(quán)
2022-11-16 19:37:05843

如何構(gòu)建RISC-V嵌入式

抽象-RISC-V是一種開放ISA(指令集架構(gòu))實(shí)現(xiàn)了處理器架構(gòu)創(chuàng)新的新時(shí)代。RISC-V包括開源處理器內(nèi)核、工具鏈、,模擬和其他關(guān)鍵支持組件。RISC-V生態(tài)系統(tǒng)使處理器創(chuàng)新達(dá)到新水平體系結(jié)構(gòu)將是實(shí)現(xiàn)所需收益的關(guān)鍵驅(qū)動(dòng)因素未來十年的性能和能效。
2022-11-23 16:56:564

RISC-V學(xué)習(xí)筆記【1】RISC-V概述

國產(chǎn)處理器芯片起步較晚,從2013年至今,集成電路每年的進(jìn)口額均超過了 2000 億美元。RISC-V和AI(人工智能)芯片是我國最有希望突破的領(lǐng)域之一。RISC-V使用的領(lǐng)域還是對(duì)于生態(tài)依賴比較
2022-11-24 09:28:383227

IAR Embedded Workbench將支持RISC-V太空級(jí)處理器NOEL-V

Workbench for RISC-V 新版本將支持 NOEL-V,即 Gaisler 的 RISC-V 太空級(jí)處理器
2022-12-20 17:42:051808

IAR Embedded Workbench 將支持RISC-V太空級(jí)處理器 NOEL-V

IAR Embedded Workbench 將支持 RISC-V 太空級(jí)處理器 NOEL-V 嵌入式開發(fā)軟件和服務(wù)的全球領(lǐng)導(dǎo)者 IAR Systems和 CAES 的容錯(cuò)處理器設(shè)計(jì)中心
2022-12-23 17:15:522748

Veyron V1高性能RISC-V處理器專為服務(wù)/數(shù)據(jù)中心級(jí)應(yīng)用設(shè)計(jì)

自從RISC-V 2015年公開發(fā)布以來,它作為一種開放、協(xié)作和可擴(kuò)展的微處理器獲得了大量關(guān)注。相比其它專有處理器架構(gòu),RISC-V確保任何人都可以使用該架構(gòu)來促進(jìn)工程和計(jì)算社區(qū)的開發(fā)和增長。
2023-01-06 10:58:011559

openEuler加入RISC-V Landscape

得到了RISC-V基金會(huì)的認(rèn)可,相關(guān)技術(shù)已與RISC-V生態(tài)完成適配。 目前 openEuler 已經(jīng)推出了多個(gè)基于 openEuler 開發(fā)的 RISC-V 架構(gòu)的發(fā)行版。未來,openEuler將繼續(xù)探索在 RISC-V 架構(gòu)處理器上的更多可能。 ?
2023-03-13 18:40:191934

關(guān)于RISC-V 處理器驗(yàn)證的問題

處理器驗(yàn)證是一個(gè)全新的領(lǐng)域。我們知道 Arm 和 Intel 對(duì)處理器質(zhì)量的期望設(shè)置了很高的標(biāo)準(zhǔn)。在 RISC-V 中,我們必須嘗試并遵循這一點(diǎn)。
2023-03-22 15:19:321002

基于形式驗(yàn)證的高效RISC-V處理器驗(yàn)證方法

轉(zhuǎn)型RISC-V,大家才發(fā)現(xiàn)處理器驗(yàn)證絕非易事。新標(biāo)準(zhǔn)由于其新穎和靈活性而帶來的新功能會(huì)在無意中產(chǎn)生規(guī)范和設(shè)計(jì)漏洞,因此處理器驗(yàn)證是處理器開發(fā)過程中一項(xiàng)非常重要的環(huán)節(jié)。
2023-06-01 09:07:011193

基于形式驗(yàn)證的高效RISC-V處理器驗(yàn)證方法

隨著RISC-V處理器的快速發(fā)展,如何保證其正確性成為了一個(gè)重要的問題。傳統(tǒng)的測(cè)試方法只能覆蓋一部分錯(cuò)誤情況,而且無法完全保證處理器的正確性。因此,基于形式驗(yàn)證的方法成為了一個(gè)非常有前途的方法,可以更加全面地驗(yàn)證處理器的正確性。本文將介紹一種基于形式驗(yàn)證的高效RISC-V處理器驗(yàn)證方法。
2023-06-02 10:35:172127

Codasip的系列RISC-V處理器助力RISC-V生態(tài)建設(shè)

的客戶現(xiàn)在可以根據(jù)同一授權(quán)協(xié)議和合同去購買一系列精選的SmartDV外設(shè)IP的授權(quán)。這一合作伙伴關(guān)系支持使用Codasip RISC-V處理器的芯片設(shè)計(jì)人員,通過使用已驗(yàn)證過兼容性和集成便捷性等特性
2023-07-03 16:13:041320

基于形式的高效 RISC-V 處理器驗(yàn)證方法

RISC-V的開放性允許定制和擴(kuò)展基于 RISC-V 內(nèi)核的架構(gòu)和微架構(gòu),以滿足特定需求。這種對(duì)設(shè)計(jì)自由的渴望也正在將驗(yàn)證部分的職責(zé)轉(zhuǎn)移到不斷壯大的開發(fā)人員社群。然而,隨著越來越多的企業(yè)和開發(fā)人員轉(zhuǎn)型RISC-V,大家才發(fā)現(xiàn)處理器驗(yàn)證絕非易事。
2023-07-10 09:42:081469

Out項(xiàng)目之增強(qiáng)RISC-V處理器性能的自定義硬件模塊

電子發(fā)燒友網(wǎng)站提供《Out項(xiàng)目之增強(qiáng)RISC-V處理器性能的自定義硬件模塊.zip》資料免費(fèi)下載
2023-07-11 10:48:140

深入探索RISC-V處理器架構(gòu)背景 思爾芯助力“香山”不斷演進(jìn)

近年來,基于RISC-V架構(gòu)的處理器逐漸嶄露頭角,引起了業(yè)內(nèi)的廣泛關(guān)注。其中,由國人主導(dǎo)的“香山”RISC-V處理器備受關(guān)注。
2023-10-25 09:20:421798

新思科技重磅發(fā)布全新RISC-V處理器系列擴(kuò)大ARC IP組合

新思科技全新32位和64位ARC-V處理器IP建立在其數(shù)十年的處理器開發(fā)經(jīng)驗(yàn)之上,為設(shè)計(jì)者提供更廣泛的RISC-V IP選擇空間
2023-11-10 12:50:331343

Andes晶心科技與WITTENSTEIN合作建構(gòu)RISC-V處理器安全解決方案

systems建立合作伙伴關(guān)系。此次合作旨在協(xié)助開發(fā)人員利用功能安全認(rèn)證處理器核 AndesCore N25F-SE和D25F-SE等RISC-V技術(shù)創(chuàng)建安全關(guān)鍵型解決方案。
2023-12-13 10:10:211452

芯來科技正式發(fā)布基于RISC-V處理器的HSM子系統(tǒng)解決方案

本土RISC-V CPU IP領(lǐng)軍企業(yè)——芯來科技正式發(fā)布基于RISC-V處理器的HSM子系統(tǒng)解決方案,提供專業(yè)有效的信息安全保護(hù)以及加解密功能。
2024-03-11 11:01:212700

fpga和risc-v處理器的區(qū)別

FPGA(現(xiàn)場可編程門陣列)和RISC-V處理器在多個(gè)方面存在顯著的區(qū)別。
2024-03-27 14:21:112498

Rivos全新產(chǎn)品采用Andes晶心科技NX45 RISC-V處理器

專注于加速數(shù)據(jù)分析和生成式AI工作負(fù)載的RISC-V主要會(huì)員公司Rivos與32/64位RISC-V處理器內(nèi)核的領(lǐng)先供貨商、RISC-V創(chuàng)始會(huì)員Andes晶心科技,宣布Rivos已獲得Andes晶心NX45 RISC-V處理器的授權(quán),用于其產(chǎn)品中的關(guān)鍵控制功能。
2024-12-04 10:37:171245

Andes晶心科技推出D45-SE RISC-V處理器

RISC-V International 的創(chuàng)始高級(jí)會(huì)員,今天宣布推出其領(lǐng)先行業(yè)的AndesCore D45-SE功能安全 RISC-V 處理器,該處理器以獲得 ISO 26262 ASIL-D(汽車安全完整性 D 級(jí))認(rèn)證為目的。
2024-12-26 10:54:031617

直播預(yù)約 |開源芯片系列講座第28期:高性能RISC-V處理器芯片

鷺島論壇開源芯片系列講座第28期「高性能RISC-V處理器芯片」7月30日(周三)20:00精彩開播期待與您云相聚,共襄學(xué)術(shù)盛宴!|直播信息報(bào)告題目高性能RISC-V處理器芯片報(bào)告簡介
2025-07-14 17:34:491092

明晚開播 |開源芯片系列講座第28期:高性能RISC-V處理器芯片

鷺島論壇開源芯片系列講座第28期「高性能RISC-V處理器芯片」明晚(30日)20:00精彩開播期待與您云相聚,共襄學(xué)術(shù)盛宴!|直播信息報(bào)告題目高性能RISC-V處理器芯片報(bào)告簡介RISC-V
2025-07-29 17:02:451142

已全部加載完成