伦伦影院久久影视,天天操天天干天天射,ririsao久久精品一区 ,一本大道香蕉大久在红桃,999久久久免费精品国产色夜,色悠悠久久综合88,亚洲国产精品久久无套麻豆,亚洲香蕉毛片久久网站,一本一道久久综合狠狠老

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

UltraSoC宣布提供業(yè)界首款RISC-V處理器跟蹤IP產(chǎn)品

西西 ? 作者:廠商供稿 ? 2018-02-09 10:26 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

英國劍橋—2018年2月—領(lǐng)先的嵌入式分析技術(shù)開發(fā)商UltraSoC日前宣布:其RISC-V處理器跟蹤解決方案開始全面供貨,這是業(yè)界首款商用RISC-V處理器跟蹤IP產(chǎn)品,也是RISC-V生態(tài)系統(tǒng)中關(guān)鍵的推動性技術(shù)。該跟蹤功能的加入意味著UltraSoC可以提供最全面的RISC-V商業(yè)化調(diào)試解決方案。

去年6月,UltraSoC公司已宣布計劃開發(fā)處理器跟蹤技術(shù),當(dāng)時還詳細(xì)公布了一種跟蹤技術(shù)規(guī)范,并考慮將其作為RISC-V開放標(biāo)準(zhǔn)的一部分。

UltraSoC的解決方案得到了包括晶心科技(Andes Technology)、Codasip、美高森美(Microsemi)、Roa Logic、SiFive和Syntacore等在內(nèi)的主要RISC-V處理器供應(yīng)商和多家工具供應(yīng)商的支持。除了作為一種獨立的IP模塊來集成至UltraSoC的SoC架構(gòu)中,公司還提供各種不同的打包選擇項來使RISC-V設(shè)計人員快速上手并實現(xiàn)運轉(zhuǎn),而無須將UltraSoC用于其他功能。這些打包選項覆蓋了全面的產(chǎn)品配置,從結(jié)合了簡單的運行控制和采用USB作為調(diào)試接口的輕量級產(chǎn)品解決方案,到同時帶有運行控制和跟蹤功能,且可通過JTAG接口或UltraSoC專有的非入侵式、裸金屬USB進(jìn)行連接的更加精妙的解決方案均可提供。UltraSoC仍然是唯一一家支持RISC-V生態(tài)系統(tǒng)中所有主要運行控制選項的公司。

非營利性組織RISC-V基金會的執(zhí)行董事Rick O’Connor評論道:“RISC-V正在重新定義SoC的價值主張:其中一個關(guān)鍵部分是構(gòu)建一個比開發(fā)人員慣用方案更開放、更穩(wěn)健的生態(tài)系統(tǒng)。在技術(shù)層面上,處理器跟蹤IP的全面供貨是該開發(fā)性生態(tài)系統(tǒng)的關(guān)鍵部分。在RISC-V基金會內(nèi)部,我們正在致力于實現(xiàn)連接到RISC-V內(nèi)核的接口的標(biāo)準(zhǔn)化工作,其中也包括接口規(guī)范中所提供的處理器跟蹤功能;我們很高興看到UltraSoC支持這項工作,同時也實現(xiàn)了商用供貨。”

處理器跟蹤功能支持對程序的行為進(jìn)行詳細(xì)的、逐條指令式的查看,它于系統(tǒng)開發(fā)人員而言是一項關(guān)鍵需求。UltraSoC的RISC-V跟蹤編碼器同時支持32位和64位RISC-V設(shè)計,IP模塊可以順利地與UltraSoC產(chǎn)品組合的其他部分進(jìn)行集成;其所有產(chǎn)品均采用支持開放架構(gòu)和業(yè)界標(biāo)準(zhǔn)架構(gòu)方式,在SoC的核心部分設(shè)置自分析功能。UltraSoC的嵌入式分析技術(shù)可以為設(shè)計團隊提供支持,在從汽車到企業(yè)信息技術(shù)(IT)和物聯(lián)網(wǎng)IoT)等應(yīng)用中,幫助管理復(fù)雜性和改善上市時間、設(shè)計成本、可靠性和安全防護(hù)能力。

自從UltraSoC于去年發(fā)布其RISC-V跟蹤解決方案以來,在更多處理器供應(yīng)商和合作伙伴的支持下,公司在參與開源架構(gòu)生態(tài)系統(tǒng)方面已經(jīng)取得明顯進(jìn)展。去年9月,UltraSoC宣布其嵌入式分析IP將通過SiFive DesignShare生態(tài)系統(tǒng)對外供貨,該生態(tài)系統(tǒng)可為任何公司、發(fā)明者或創(chuàng)客提供駕馭客制化芯片的能力。去年11月,UltraSoC宣布公司已被選中用于Microsemi的RISC-V產(chǎn)品系列。

UltraSoC將參加于2018年2月27日-3月1日在德國紐倫堡舉辦的“2018年嵌入式世界展(Embedded World 2018)”,并在位于3A場館的RISC-V展臺上進(jìn)行展示,展臺號為3A-419。UltraSoC首席執(zhí)行官Rupert Baines將與Mentor Graphics的Russ Klein一起在2月27日上午10點發(fā)表題為“RISC-V:仿真并以豐富的、非入侵式的分析技術(shù)來應(yīng)對驗證復(fù)雜性(RISC-V: Emulation and Rich, Non-Intrusive Analytics Address Verification Complexity)”的論文。該演講時段將是RISC-V課程(RISC-V Class)活動的一部分,該課程提供了一個聚焦于RISC-V的全天討論和演講。

關(guān)于UltraSoC

UltraSoC是一家獨立的SoC基礎(chǔ)架構(gòu)供應(yīng)商,其產(chǎn)品可以支持基于先進(jìn)SoC器件去快速實現(xiàn)嵌入式系統(tǒng)的開發(fā)。公司總部位于英國劍橋。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • IP
    IP
    +關(guān)注

    關(guān)注

    5

    文章

    1875

    瀏覽量

    156460
  • RISC-V
    +關(guān)注

    關(guān)注

    49

    文章

    2931

    瀏覽量

    53441
  • UltraSoC
    +關(guān)注

    關(guān)注

    0

    文章

    40

    瀏覽量

    18365
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    新思科技ImperasDV解決方案讓RISC-V處理器驗證效率翻倍

    由于 RISC-V 是一個開放性的 ISA,它允許任何開發(fā)者自由設(shè)計和擴展定制處理器。基于 RISC-V處理器必須保持與不斷增長的支持工具和軟件生態(tài)系統(tǒng)的兼容性。
    的頭像 發(fā)表于 03-25 13:56 ?273次閱讀

    新思科技ARC-V處理器驅(qū)動RISC-V市場無限機遇

    RISC-V 發(fā)展得極快。據(jù)咨詢公司 The SHD Group 在 2025 北美 RISC-V 峰會上發(fā)布的報告中給出的市場增長預(yù)測,到 2031 年,RISC-V 芯片出貨量將突破 200 億顆,
    的頭像 發(fā)表于 12-24 17:17 ?1421次閱讀
    新思科技ARC-<b class='flag-5'>V</b><b class='flag-5'>處理器</b>驅(qū)動<b class='flag-5'>RISC-V</b>市場無限機遇

    重磅合作!Quintauris 聯(lián)手 SiFive,加速 RISC-V 在嵌入式與 AI 領(lǐng)域落地

    據(jù)科技區(qū)角報道半導(dǎo)體解決方案提供商 Quintauris 最近宣布RISC-V 處理器 IP 領(lǐng)域的頭部廠商 SiFive 達(dá)成戰(zhàn)略合作
    發(fā)表于 12-18 12:01

    Tenstorrent與AutoCore宣布戰(zhàn)略合作,以AutoCore.OS賦能高性能RISC-V汽車計算

    雙方 將AutoCore成熟的汽車軟件平臺與Tenstorrent 旗下 業(yè)界領(lǐng)先的TT-Ascalon? RISC-V處理器核心相結(jié)合,為全球 汽車**主機廠(OEM)提供可擴展、開
    的頭像 發(fā)表于 12-04 15:40 ?836次閱讀
    Tenstorrent與AutoCore<b class='flag-5'>宣布</b>戰(zhàn)略合作,以AutoCore.OS賦能高性能<b class='flag-5'>RISC-V</b>汽車計算

    突破!深圳諾獎實驗室發(fā)布量產(chǎn)級RISC-V處理器IP

    11月14日到16日,在第27屆中國國際高新技術(shù)成果交易會(簡稱“高交會”)上,來自圖靈獎得主大衛(wèi)·帕特森教授團隊建立的RISC-V國際開源實驗室(RIOS)正式發(fā)布其高性能開源RISC-V處理器
    的頭像 發(fā)表于 11-19 07:03 ?9220次閱讀
    突破!深圳諾獎實驗室發(fā)布量產(chǎn)級<b class='flag-5'>RISC-V</b><b class='flag-5'>處理器</b><b class='flag-5'>IP</b>

    直播預(yù)約 |開源芯片系列講座第30期:“一生一芯”計劃——從零開始設(shè)計自己的RISC-V處理器芯片

    從零開始設(shè)計自己的RISC-V處理器芯片報告簡介處理器芯片是計算機系統(tǒng)的重要組成部分。“一生一芯”計劃將指導(dǎo)學(xué)生從零開始設(shè)計一RISC-V
    的頭像 發(fā)表于 11-10 12:03 ?1036次閱讀
    直播預(yù)約 |開源芯片系列講座第30期:“一生一芯”計劃——從零開始設(shè)計自己的<b class='flag-5'>RISC-V</b><b class='flag-5'>處理器</b>芯片

    基于E203 RISC-V的音頻信號處理系統(tǒng) -協(xié)處理器的乘累加過程

    協(xié)處理器簡介 RISC-V具有很高的可擴展性,既預(yù)留出了指令編碼空間,也提供了預(yù)定義的Custom指令;RISC-V的標(biāo)準(zhǔn)指令集僅使用了少部分指令編碼空間,更多的指令編碼空間被預(yù)留給
    發(fā)表于 10-28 06:18

    Andes晶心科技推出AndesCore 46系列處理器家族

    Andes晶心科技,作為高效能、低功耗32/64位RISC-V處理器核的領(lǐng)導(dǎo)供貨商及RISC-V國際組織的創(chuàng)始首席會員,今日宣布推出具有4個成員的AndesCore 46系列
    的頭像 發(fā)表于 08-13 14:02 ?2887次閱讀

    “香山”實現(xiàn)業(yè)界首個開源芯片的產(chǎn)品級交付與首次規(guī)模化應(yīng)用

    “香山”實現(xiàn)業(yè)界首個開源芯片的產(chǎn)品級交付與首次規(guī)模化應(yīng)用開源高性能RISC-V處理器核“香山”產(chǎn)業(yè)落地取得里程碑式突破。7月16-19日,在上海舉辦的2025
    的頭像 發(fā)表于 08-01 18:16 ?1973次閱讀
    “香山”實現(xiàn)<b class='flag-5'>業(yè)界首</b>個開源芯片的<b class='flag-5'>產(chǎn)品</b>級交付與首次規(guī)模化應(yīng)用

    明晚開播 |開源芯片系列講座第28期:高性能RISC-V處理器芯片

    鷺島論壇開源芯片系列講座第28期「高性能RISC-V處理器芯片」明晚(30日)20:00精彩開播期待與您云相聚,共襄學(xué)術(shù)盛宴!|直播信息報告題目高性能RISC-V處理器芯片報告簡介
    的頭像 發(fā)表于 07-29 17:02 ?1448次閱讀
    明晚開播 |開源芯片系列講座第28期:高性能<b class='flag-5'>RISC-V</b>微<b class='flag-5'>處理器</b>芯片

    睿思芯科攜靈羽處理器亮相2025 RISC-V中國峰會

    第五屆RISC-V中國峰會于16日在上海張江開幕,會上睿思芯科展示了中國首全自研高性能RISC-V服務(wù)處理器——靈羽
    的頭像 發(fā)表于 07-21 09:15 ?2343次閱讀

    直播預(yù)約 |開源芯片系列講座第28期:高性能RISC-V處理器芯片

    鷺島論壇開源芯片系列講座第28期「高性能RISC-V處理器芯片」7月30日(周三)20:00精彩開播期待與您云相聚,共襄學(xué)術(shù)盛宴!|直播信息報告題目高性能RISC-V處理器芯片報告
    的頭像 發(fā)表于 07-14 17:34 ?1391次閱讀
    直播預(yù)約 |開源芯片系列講座第28期:高性能<b class='flag-5'>RISC-V</b>微<b class='flag-5'>處理器</b>芯片

    HPM5E31IGN單核 32 位 RISC-V 處理器

    HPM5E31IGN單核 32 位 RISC-V 處理器在當(dāng)今嵌入式系統(tǒng)領(lǐng)域,RISC-V架構(gòu)正以開源、靈活和高性價比的優(yōu)勢快速崛起。HPM5E31IGN作為先楫半導(dǎo)體的一單核32位
    發(fā)表于 05-29 09:23

    HXS320F28027數(shù)字信號處理器(32位RISC-V DSP)

    HXS320F28027數(shù)字信號處理器(32位RISC-V DSP)HXS320F28027是中科昊芯(Haawking)基于自主研發(fā)的H28x內(nèi)核推出的32位定點RISC-V DSP架構(gòu)數(shù)字信號
    發(fā)表于 05-21 10:21

    大象機器人攜手進(jìn)迭時空推出 RISC-V 全棧開源六軸機械臂產(chǎn)品

    末端執(zhí)行。 全棧開源 從RISC-V指令集、芯片SDK到機器人控制代碼100%開放,開發(fā)者可自由定制算法與控制邏輯。 官方apt倉庫提供deepseek-r1-distill-qwen-1.5b
    發(fā)表于 04-25 17:59