国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

電子發(fā)燒友App

硬聲App

掃碼添加小助手

加入工程師交流群

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>處理器/DSP>晶心科技推出突破性的RISC-V 27系列處理器及向量擴展指令處理器

晶心科技推出突破性的RISC-V 27系列處理器及向量擴展指令處理器

收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴

評論

查看更多

相關(guān)推薦
熱點推薦

全球首款面向?qū)I(yè)音頻市場的高性能RISC-V處理器面世

處理器產(chǎn)品。 ? 睿思芯科(RiVAI)創(chuàng)始人兼CEO譚章熹博士表示,“RISC-V架構(gòu)有極大潛力用于開發(fā)串行向量并行的高性能處理器,本次發(fā)布的新一代RiVAI V系列DSP IP,證實了這一技術(shù)突破應(yīng)用在DSP領(lǐng)域時的優(yōu)秀表現(xiàn),和睿思芯科將先進(jìn)的芯片技術(shù)落地的能力。” ?
2022-06-23 09:29:413493

UltraSoC宣布提供業(yè)界首款RISC-V處理器跟蹤IP產(chǎn)品

領(lǐng)先的嵌入式分析技術(shù)開發(fā)商UltraSoC日前宣布:其RISC-V處理器跟蹤解決方案開始全面供貨,這是業(yè)界首款商用RISC-V處理器跟蹤IP產(chǎn)品,也是RISC-V生態(tài)系統(tǒng)中關(guān)鍵的推動技術(shù)。該跟蹤功能的加入意味著UltraSoC可以提供最全面的RISC-V商業(yè)化調(diào)試解決方案。
2018-02-09 10:26:258281

UltraSoC獲科技選用于RISC-V開發(fā)的追蹤及調(diào)試

AndesCore系列RISC-V處理器科技將利用UltraSoC包括業(yè)界唯一商用RISC-V處理器追蹤解決方案在內(nèi)的獨一無二的IP產(chǎn)品系列,來實現(xiàn)其復(fù)雜應(yīng)用嵌入式產(chǎn)品的開發(fā)加速和調(diào)試增強,這些應(yīng)用包括人工智能(AI)、計算機視覺、網(wǎng)絡(luò)控制和存儲等。
2018-05-02 11:26:214583

驗證RISC-V處理器的安全

。 本文討論了與硬件安全驗證相關(guān)的一些挑戰(zhàn),并介紹了一種基于形式的方法來解決。實現(xiàn)流行的RISC-V指令集架構(gòu)(ISA)的設(shè)計示例展示了這種方法的強大功能。 安全驗證概述 對處理器進(jìn)行全面有效的驗證是電子開發(fā)人員面臨的最大挑戰(zhàn)
2023-03-16 10:47:0110765

開放與碎片化,RISC-V能否撼動處理器架構(gòu)的格局?

芯片設(shè)計工作中必不可少的就是IP核,為此不少企業(yè)推出了自己的RISC-V處理器IP。但單靠IP并不足以支撐龐大的RISC-V生態(tài),為了實現(xiàn)生態(tài)發(fā)展與統(tǒng)一,許多專注于RISC-V處理器IP的公司也各自發(fā)布了自己的對策。
2020-10-08 00:09:5012504

4nm、5nm,那些用上先進(jìn)工藝的RISC-V處理器

無論是x86、Arm還是新秀RISC-V,大家談及基于這些架構(gòu)的處理器時,除了對比性能、功耗以外,不免會說到造就當(dāng)下處理器差異化的另一大因素,那就是制造工藝。臺積電、中芯國際、三星還有英特爾,隨著
2022-06-24 09:40:584505

RISC-V處理器對應(yīng)什么開發(fā)環(huán)境?

RISC-V處理器是開源的,那開發(fā)環(huán)境需要廠商自己開發(fā)還是沿用傳統(tǒng)的開發(fā)環(huán)境呢?比如keil
2024-01-13 19:18:35

RISC-V指令集的特點總結(jié)

實現(xiàn)的復(fù)雜,提高處理器的執(zhí)行效率和易于優(yōu)化。 模塊化 定義:RISC-V 指令集支持模塊化擴展,允許開發(fā)者根據(jù)具體應(yīng)用需求添加或定制特定的指令模塊。 優(yōu)勢:模塊化設(shè)計使得 RISC-V 可以靈活適應(yīng)
2024-08-30 22:05:25

RISC-V系列處理器的相關(guān)資料推薦

10 月 19 日,2021 云棲大會上,平頭哥開源了玄鐵RISC-V系列處理器,并開放了工具及系統(tǒng)軟件。這次的開源對國內(nèi)的RISC-V生態(tài)圈具有非常重要的意義。關(guān)注了一下這次開源發(fā)布的東...
2022-02-28 08:15:04

RISC-V和開源處理器之間是什么關(guān)系?

RISC-V和開源處理器之間是什么關(guān)系?
2023-03-09 10:06:52

RISC-V開源處理器核介紹

本期文章目錄一個小型RISC-V開源處理器核介紹!#SOC#FPGA#RISC-V點擊閱讀數(shù)字積木從零開始寫RISC-V處理器(超詳細(xì))#RISC-V點擊閱讀數(shù)字積木為什么說模擬工程...
2021-07-23 09:42:00

RISC-V是什么?如何去設(shè)計RISC-V處理器

RISC-V是什么?有哪些特點?如何去設(shè)計RISC-V處理器
2021-06-18 09:24:03

RISC-V,正在擺脫低端

端微處理器逐漸探入高性能計算領(lǐng)域,僅以幾家國內(nèi)廠商和機構(gòu)為例: 平頭哥半導(dǎo)體在2019年率先推出最高主頻達(dá)2.5GHz的玄鐵C910,突破了業(yè)界對RISC-V的性能想象。截至目前,平頭哥的RISC-V
2023-05-30 14:11:59

科技開發(fā)板介紹

RISC-V向量處理器NX27V。為了支持具有對稱多處理(SMP)的操作系統(tǒng),除了提供獲RISC-V平臺充分支持的Linux SMP以外,還提供業(yè)界首見專為SMP Zephyr? RTOS
2022-07-23 22:35:34

HPM5E31IGN單核 32 位 RISC-V 處理器

HPM5E31IGN單核 32 位 RISC-V 處理器在當(dāng)今嵌入式系統(tǒng)領(lǐng)域,RISC-V架構(gòu)正以開源、靈活和高性價比的優(yōu)勢快速崛起。HPM5E31IGN作為先楫半導(dǎo)體的一款單核32位RISC-V
2025-05-29 09:23:16

MIPS Technologies不再設(shè)計MIPS處理器。相反,它加入了RISC-V陣營

MIPS Technologies不再設(shè)計MIPS處理器。相反,它加入了RISC-V陣營,放棄了具有悠久歷史和技術(shù)聯(lián)系的同名架構(gòu)。此舉顯然預(yù)示著MIPS作為CPU系列的終結(jié),并進(jìn)一步減少了可用處理器
2021-03-09 19:30:07

RT-Thread Studio(對芯來科技RISC-V處理器內(nèi)核開發(fā)的全面支持

處理器指令集,是構(gòu)建芯片生態(tài)和發(fā)展芯片技術(shù)的核心部分,其重要不言而喻。在此背景下,RISC-V有望成為新的選擇。盡管具有通用、開放與免費的先期優(yōu)勢,但相比已經(jīng)成熟的Arm和Intel x86,國內(nèi)
2020-11-14 09:26:41

【已發(fā)獎】RISC-V CON China在線研討會:818 RISC-V 如何成為芯主流

盡快聯(lián)系我們!另外,研討會的PPT也已經(jīng)開放下載了!開源指令集架構(gòu)(ISA) RISC-V近年迅速興起,并躍為新一代主流嵌入式處理器技術(shù),生態(tài)系蓬勃發(fā)展,特別適合AI、IoT、5G等新興應(yīng)用。
2021-08-18 13:55:33

從零開始寫RISC-V處理器之一 二 前言 緒論

都是采用verilog HDL語言編寫,核心設(shè)計思想是簡單、易懂。緒論RISC-V是什么RISC,即精簡指令處理器,是相對于X86這種CISC(復(fù)雜指令處理器)來說的。RISC-V中的V是羅馬數(shù)字
2022-08-22 18:25:55

從零開始寫RISC-V處理器之六 寫在最后

都是跨平臺、輕量級的工具。iverilog用來編譯verilog代碼,gtkwave用來查看波形。驗證一個處理器,首先是能跑通各個指令RISC-V官方提供了指令兼容測試程序,這些程序是用匯
2022-08-23 15:05:44

關(guān)于RISC-V和開源處理器的一些解讀

近日,網(wǎng)絡(luò)上出現(xiàn)對RISC-V與開源處理器存在誤讀的文章,讓一些讀者產(chǎn)生困惑。本文將對處理器指令集、微架構(gòu)實現(xiàn)與開源模式等概念以及和RISC-V的聯(lián)系等進(jìn)行解讀,希望能幫助廣大讀者更好地理
2020-06-22 16:47:55

基于E203 RISC-V的音頻信號處理系統(tǒng) -協(xié)處理器的乘累加過程

協(xié)處理器簡介 RISC-V具有很高的可擴展性,既預(yù)留出了指令編碼空間,也提供了預(yù)定義的Custom指令RISC-V的標(biāo)準(zhǔn)指令集僅使用了少部分指令編碼空間,更多的指令編碼空間被預(yù)留給用戶進(jìn)行擴展
2025-10-28 06:18:41

基于E203 NICE協(xié)處理器擴展指令

單元[24],它能根據(jù)指令去控制系統(tǒng)內(nèi)的資源去實現(xiàn)一些操作,例如利用協(xié)處理器源操作數(shù)實現(xiàn)內(nèi)存與緩存的數(shù)據(jù)交換、累加值、乘法、加密等操作,從而提高RISC-V處理器特定領(lǐng)域的性能,同時降低功耗。NICE協(xié)
2025-10-21 14:35:54

基于E203 NICE協(xié)處理器擴展指令2.0

根據(jù)指令去控制系統(tǒng)內(nèi)的資源去實現(xiàn)一些操作,例如利用協(xié)處理器源操作數(shù)實現(xiàn)內(nèi)存與緩存的數(shù)據(jù)交換、累加值、乘法、加密等操作,從而提高RISC-V處理器特定領(lǐng)域的性能,同時降低功耗。NICE協(xié)處理器的調(diào)用需要
2025-10-21 10:39:24

如何在RISC-V處理器上使用FreeRTOS?

RISC-V指令集體系結(jié)構(gòu)(ISA)易于擴展,并且沒有指定關(guān)于特定RISC-V微控制或片上系統(tǒng)(SoC)實現(xiàn)的所有內(nèi)容。因此,F(xiàn)reeRTOS RISC-V移植也是可擴展的-它提供了一個處理所有
2019-11-29 15:54:41

如何在蜂鳥處理器核的基礎(chǔ)上擴展第三方指令

想咨詢一下如何在蜂鳥處理器核的基礎(chǔ)上擴展第三方指令,使用戶自定義指令,并如何構(gòu)建機器碼等內(nèi)容? 我看了胡老師的RISC-V處理器設(shè)計的書里面講的使用custom1-4來進(jìn)行擴展,并以EAI為實例進(jìn)行
2023-08-16 07:36:49

學(xué)習(xí)RISC-V入門 基于RISC-V架構(gòu)的開源處理器及SoC研究

、提交兩條指令。采用的是Gshare分支預(yù)測機制。(3)HwachaHwacha是由UCB開發(fā)的一款向量處理器,UCB將Hwacha作為RISC-V的一個非標(biāo)準(zhǔn)擴展Xhwacha,已經(jīng)以28nm
2020-07-27 18:09:27

開發(fā)出商用的RISC-V處理器還需要哪些開發(fā)工具和環(huán)境?

開發(fā)出商用的RISC-V處理器還需要哪些開發(fā)工具和環(huán)境? 處理器是軟硬件的交匯點,所以必須有完善的編譯、開發(fā)工具和軟件開發(fā)環(huán)境(IDE),處理器內(nèi)核才能夠被用戶順利使用起來。目前RISC-V具有
2023-11-18 06:05:15

比科奇宣布采用科技32位RISC-V處理器核心 打造5G小基站分布式單位(Distributed Unit)系統(tǒng)級芯片

比科奇宣布采用科技32位RISC-V處理器核心AndesCore? N25F,并搭配其AE350周邊平臺,打造5G小基站分布式單位(Distributed Unit)系統(tǒng)級芯片。比科奇為5G
2020-10-13 16:39:24

求助,ULP RISC-V協(xié)處理器周期喚醒的BUG怎么處理

協(xié)處理器進(jìn)行g(shù)pio操作,執(zhí)行完成后 ULP RISC-V 協(xié)處理器退出,等待下一個ULP喚醒周期。可當(dāng)在主MCU程序中使能 esp_sleep_enable_ulp_wakeup() 函數(shù)后,每當(dāng)
2023-02-09 06:52:26

請問risc-v處理器在什么場景和行業(yè)應(yīng)用比較多?

如題,現(xiàn)在risc-v發(fā)展的如此迅猛,不知道這些處理器主要應(yīng)用在哪些行業(yè)比較多呢?
2023-12-09 18:37:01

請問ESP32s3 ULP RISC-V協(xié)處理器是否支持ADC的讀取?

我在ULP RISC-V協(xié)處理器的例程中,沒有發(fā)現(xiàn)有對ADC的操作,請問RISC-V協(xié)處理器目前還不支持嗎?使用的IDF版本為4.4.2。我想在ULP模式下,通過ADC來讀取外部器件的數(shù)據(jù)。
2023-02-13 06:34:36

請問ESP32s3 ULP RISC-V協(xié)處理器是否支持ADC的讀取?

我在ULP RISC-V協(xié)處理器的例程中,沒有發(fā)現(xiàn)有對ADC的操作,請問RISC-V協(xié)處理器目前還不支持嗎?使用的IDF版本為4.4.2。我想在ULP模式下,通過ADC來讀取外部器件的數(shù)據(jù)。
2023-03-06 06:33:44

讀《玄鐵RISC-V處理器入門與實戰(zhàn)》

是由美國伯克利大學(xué)的 Krest 教授及其研究團隊提出的,當(dāng)時提出的初衷是為了計算機/電子類方向的學(xué)生做課程實踐服務(wù)的。由于這是伯克利大學(xué)研究并流片的第五代RISC架構(gòu)處理器,因此就命名為RISC-V
2023-09-28 11:58:35

讀書分享會 | 玄鐵RISC-V處理器入門與實戰(zhàn)電子書免費下載!

本帖最后由 余一yui 于 2023-4-26 10:44 編輯 《玄鐵RISC-V處理器入門與實戰(zhàn)》是一本介紹開源ISA(指令集架構(gòu))RISC-V的電子書。RISC-V是由加州大學(xué)伯克利分校
2023-04-12 11:16:58

阿里平頭哥宣布開源玄鐵RISC-V系列處理器

10月19日,在2021云棲大會上,阿里云智能總裁張建鋒宣布,平頭哥開源玄鐵RISC-V系列處理器,并開放系列工具及系統(tǒng)軟件。這是系列處理器與基礎(chǔ)軟件的首次全棧開源,將推動RISC-V架構(gòu)走向成熟
2021-10-20 14:09:00

青稞處理器資料分享

簡介 青稞處理器是沁恒微電子自研的32位微處理器,遵循和兼容開源的RISC-V指令集架構(gòu)規(guī)范,并提供可選的功能擴展。支持IMAFC指令集和自定義壓縮指令,并提供硬件壓棧(HPE)、免表中斷(VTF
2023-10-11 10:42:49

香山處理器 RISC-V的典范

https://github.com/JiaoXianjun/XiangShan談到RISC-V,應(yīng)該都會想到香山處理器。其經(jīng)歷了幾代的演進(jìn),性能越來越高。采用Chisel Rocketchip框架,能夠方便的定制屬于你的RISC-V處理器。對此,你有什么看法?
2023-04-14 15:51:59

LSI推出Axxia 系列通信處理器

LSI推出Axxia 系列通信處理器 LSI 公司宣布推出專為無線基礎(chǔ)設(shè)施應(yīng)用設(shè)計的 Axxia 系列通信處理器。Axxia 通信處理器采用突破性 LSI™ Virtual Pipeline™ 消息傳遞技術(shù)
2010-02-23 09:30:241181

科技發(fā)表聲明_處理器無Meltdown和Spectre安全漏洞

科技擁有多年嵌入式處理器開發(fā)經(jīng)驗,并致力于確保處理器嵌入式系統(tǒng)的安全。經(jīng)全面查核,科技特 近期關(guān)于橫跨多個指令集架構(gòu)的兩個處理器安全漏洞的大量新聞報導(dǎo),引發(fā)全球高度關(guān)注處理器系統(tǒng)的安全議題。
2018-06-16 12:19:002427

聚焦科技新世代微處理器指令集架構(gòu)AndeStar? V5

科技在2017年第四季正式推出基于V5的32位N25及64位NX25,客戶詢問度相當(dāng)高,科技也已展開后續(xù)更多V5處理器的開發(fā),提供客戶更多選擇,拓展至更高階的市場應(yīng)用。此次論壇將介紹N25/NX25相關(guān)的支持產(chǎn)品與生態(tài)系統(tǒng),以及科技在RISC-V社群所扮演的積極角色。
2018-03-28 12:53:001433

科技最新一代AndeStar V5處理器 成第一家支持64位RISC的公司

AndeStar V5為第五代指令集架構(gòu),支持64位處理器以及廣為業(yè)界關(guān)注的RISC-V指令集架構(gòu),使開放、精簡、模塊化及可擴充的RISC-V架構(gòu)正式進(jìn)入主流SoC應(yīng)用。
2018-03-30 11:55:022261

諸多科技巨頭公司表示會支持RISC-V處理器的發(fā)展和開源

日前消息 目前全新的RISC-V處理器架構(gòu)已經(jīng)得到了更多廠商的支持
2018-04-03 14:23:016909

SiFive及科技共同推展RISC-V_擴大RISC-V市占率

RISC-V CPU核心 IP 供貨商SiFive攜手,宣布共同推展RISC-V。這兩家公司將分別貢獻(xiàn)其在CPU開發(fā)之獨特專長,支持并擴展RISC-V指令集架構(gòu)(ISA)的生態(tài)系統(tǒng),透過開放架構(gòu)合作,建立處理器創(chuàng)新的新紀(jì)元。
2018-05-26 01:45:004856

中天微推出支持物聯(lián)網(wǎng)安全功能的RISC-V處理器,進(jìn)行全方面的布局

近年來,國內(nèi)對支持RISC-V的CPU處理器一直處于摸索階段,行業(yè)內(nèi)外對RISC-V處理器的問世愈加期盼。在此時間節(jié)點上,中天微正式推出基于RISC-V的第三代C-SKY指令架構(gòu),同時發(fā)布第一個
2018-09-09 00:23:001447

2A FPGA系列產(chǎn)品采用科技RISC

關(guān)鍵詞:RISC-V , , 高云 科技宣布其RISC-V CPU處理器核心獲高云半導(dǎo)體用于Arora GW-2A FPGA系列產(chǎn)品。RISC-V CPU除了標(biāo)準(zhǔn)的RISC-V
2018-10-08 14:34:01822

科技推出RISC-V多核心處理器及DSP指令

科技今天在其共同主持的RISC-V臺灣地區(qū)研討會上首度公開其32位A25MP和64位AX25MP RISC-V多核心處理器
2019-05-23 09:25:203251

翼輝信息聯(lián)合科技推出AndesCore? A25系列RISC-V處理器

開源實時操作系統(tǒng)SylixOS的供應(yīng)廠商北京翼輝信息技術(shù)有限公司(以下簡稱:翼輝信息), 宣布與RISC-V CPU處理器核心的領(lǐng)導(dǎo)供貨商科技合作, 于SylixOS操作系統(tǒng)全面支持Andes AndesCore? A25系列處理器
2019-11-12 15:11:082240

UltraSoC宣布提供業(yè)界首款RISC-V嵌入式處理器產(chǎn)品

領(lǐng)先的嵌入式分析技術(shù)開發(fā)商UltraSoC日前宣布:其RISC-V處理器跟蹤解決方案開始全面供貨,這是業(yè)界首款商用RISC-V處理器跟蹤IP產(chǎn)品,也是RISC-V生態(tài)系統(tǒng)中關(guān)鍵的推動技術(shù)。
2019-12-05 14:24:311120

RISC-V CPU 處理器核心采用嵌入式開源實時操作系統(tǒng)

「我們非常興奮 SylixOS 在科技 RISC-V 處理器平臺上的支持。」科技技術(shù)長暨執(zhí)行副總經(jīng)理蘇泓萌博士表示,「結(jié)合翼輝信息在特定領(lǐng)域的經(jīng)驗, 攜手推動科技高質(zhì)量 RISC-V 處理器往特定工業(yè)、航天、通信與軌道交通等領(lǐng)域邁進(jìn)。」
2020-08-12 15:12:222241

SiFive推出基于RISC-V處理器的Linux PC設(shè)計

日前,SiFive宣布,公司將為基于RISC-V處理器的Linux個人計算機創(chuàng)建一個平臺。假設(shè)客戶采用這個處理器并將其用于PC中,此舉可能是創(chuàng)建使用免版稅處理器的LinuxPC計劃的一部分。對于基于Intel,AMD,Apple或Arm的計算機而言,這可能被視為挑戰(zhàn),但是行業(yè)巨頭們現(xiàn)在還不必?fù)?dān)憂。
2020-10-30 14:09:513368

RISC-V是通用RISC處理器還是可定制的處理器?

隨著這些年的發(fā)展,RISC-V的受重視程度與與日俱增。這主要因為它是免費的、靈活的,并且速度很快。這使RISC-V成為許多開發(fā)人員的安全便捷選擇。但是您會認(rèn)為RISC-V是通用RISC處理器還是定制的隨心所欲處理器
2020-11-17 16:11:564207

希捷公布基于RISC-V架構(gòu)設(shè)計的兩款全新處理器

近兩年,開源開放的RISC-V指令集架構(gòu)成為行業(yè)新寵,諸多科技巨頭紛紛研發(fā)自己的RISC-V架構(gòu)處理器。現(xiàn)在,硬盤巨頭希捷公布了基于RISC-V架構(gòu)設(shè)計的兩款全新處理器,可加快數(shù)據(jù)中心和邊緣的實時
2020-12-09 15:11:132976

Esperanto公司實現(xiàn)1000多核RISC-V處理器

對x86處理器來說,開源的RISC-V處理器威脅越來越大,它不僅能實現(xiàn)5GHz的超高頻率,現(xiàn)在多核并行上也甩開了x86,Esperanto公司已經(jīng)實現(xiàn)了1000多核RISC-V處理器
2020-12-10 09:23:122881

Esperanto實現(xiàn)1000多核RISC-V處理器的新產(chǎn)品

對x86處理器來說,開源的RISC-V處理器威脅越來越大,它不僅能實現(xiàn)5GHz的超高頻率,現(xiàn)在多核并行上也甩開了x86,Esperanto公司已經(jīng)實現(xiàn)了1000多核RISC-V處理器
2020-12-10 14:12:321352

科技RISC-V向量處理器NX27V升級至RVV 1.0

科技宣布全球業(yè)界首款RISC-V向量處理器核心AndesCore? NX27V升級支持最新RISC-V向量(RVV)擴展指令1.0版以及支持更多的配置以滿足不同市場的需求。
2021-04-12 10:01:583248

基于RISC-V指令集Egret系列處理器的性能及應(yīng)用場景

risc-v峰會上由廈門半導(dǎo)體投資集團有限公司的王旭給我們介紹了基于RISC-V指令集的Egret系列處理器,分別從特性、應(yīng)用場景、優(yōu)勢等幾個方面對這個系列處理器進(jìn)行了詳細(xì)的展現(xiàn)。
2021-06-22 15:36:142699

中科院發(fā)布國產(chǎn)開源高性能RISC-V處理器“香山”

是一款開源RISC-V處理器核,是在中科院計算所、鵬城實驗室的支持下,通過中國開放指令生態(tài)(RISC-V)聯(lián)盟聯(lián)合業(yè)界企業(yè)一起開發(fā)的。北京微核芯科技有限公司提供了產(chǎn)業(yè)經(jīng)驗、聯(lián)合完成結(jié)構(gòu)設(shè)計及物理設(shè)計。 香山處理器基于Chisel硬件設(shè)計語言實現(xiàn),支持RV64GC指令
2021-07-01 15:33:372170

商業(yè)級RISC-V 64位高性能處理器開源了?!

RISC-V雖然指令集開源,但從處理器IP的研發(fā)角度,整個行業(yè)屬于浪費競爭,這也嚴(yán)重制約著目前RISC-V高性能處理器從0到1的發(fā)展過程。
2021-10-19 14:06:581921

平頭哥宣布開源玄鐵RISC-V系列處理器

10月19日,在2021云棲大會上,阿里云智能總裁張建鋒宣布,平頭哥開源玄鐵RISC-V系列處理器,并開放系列工具及系統(tǒng)軟件。這是系列處理器與基礎(chǔ)軟件的首次全棧開源,將推動RISC-V架構(gòu)走向成熟
2021-12-08 16:21:0714

Ashling RiscFree? 整合開發(fā)工具鏈宣布支持科技RISC-V處理器

2022年2月10日─Ashling和科技共同宣布Ashling RiscFree?整合開發(fā)工具鏈將擴大支持系列RISC-V CPU IP,包括針對性能優(yōu)化的AndeStar? V5 Performance ISA擴展和針對代碼大小縮減的CoDense? ISA擴展
2022-02-10 10:33:442519

瑞薩推出基于RISC-V CPU的RZ/Five通用微處理器(MPU)

全球半導(dǎo)體解決方案供應(yīng)商瑞薩電子集團(TSE:6723)今日宣布,推出基于64位RISC-V CPU內(nèi)核的RZ/Five通用微處理器(MPU)——RZ/Five采用Andes AX45MP
2022-03-02 10:13:021322

從零開始寫RISC-V處理器

RISC-V是這兩年才開始迅速發(fā)展的,因此關(guān)于RISC-V的學(xué)習(xí)參考資料目前還很少,特別是適合入門的資料,因此學(xué)習(xí)起來進(jìn)度很緩慢,于是萌生了自己從零開始寫RISC-V處理器核的想法。 本人是一名FPGA小白,為了快速入門、深入掌握RISC-V,我開始了學(xué)習(xí)FPGA和verilog的"艱難&am
2022-03-17 09:46:39116

適用于RISC-V異構(gòu)多處理器和AI應(yīng)用程序的軟件開發(fā)工具

  具有 512 位 SIMD 寬度和 512 位矢量長度的 NX27V 處理器能夠?qū)崿F(xiàn) 96 倍的加速,僅執(zhí)行用于 MobileNet-v1 推理的 RISC-V 基線擴展
2022-07-04 11:01:412537

新思科技推出全新Fusion QIK加速基于RISC-V處理器的SoC設(shè)計

新思科技全新的Fusion QuickStart設(shè)計實現(xiàn)套件(QIK),助力優(yōu)化SiFive RISC-V處理器的功耗、性能和面積(PPA)。 近日,新思科技(Synopsys)聯(lián)合SiFive宣布
2022-11-09 18:33:371646

Codasip通過收購Cerberus增強RISC-V處理器設(shè)計的安全

Codasip通過收購Cerberus增強RISC-V處理器設(shè)計的安全 RISC-V的安全性問題需要得到高度重視 德國慕尼黑市,2022年11月 - 處理器設(shè)計自動化和RISC-V處理器硅知識產(chǎn)權(quán)
2022-11-16 19:37:05843

IAR Embedded Workbench將支持RISC-V太空級處理器NOEL-V

Workbench for RISC-V 新版本將支持 NOEL-V,即 Gaisler 的 RISC-V 太空級處理器
2022-12-20 17:42:051808

IAR Embedded Workbench 將支持RISC-V太空級處理器 NOEL-V

IAR Embedded Workbench 將支持 RISC-V 太空級處理器 NOEL-V 嵌入式開發(fā)軟件和服務(wù)的全球領(lǐng)導(dǎo)者 IAR Systems和 CAES 的容錯處理器設(shè)計中心
2022-12-23 17:15:522748

Veyron V1高性能RISC-V處理器專為服務(wù)/數(shù)據(jù)中心級應(yīng)用設(shè)計

自從RISC-V 2015年公開發(fā)布以來,它作為一種開放、協(xié)作和可擴展的微處理器獲得了大量關(guān)注。相比其它專有處理器架構(gòu),RISC-V確保任何人都可以使用該架構(gòu)來促進(jìn)工程和計算社區(qū)的開發(fā)和增長。
2023-01-06 10:58:011559

關(guān)于RISC-V 處理器驗證的問題

處理器驗證是一個全新的領(lǐng)域。我們知道 Arm 和 Intel 對處理器質(zhì)量的期望設(shè)置了很高的標(biāo)準(zhǔn)。在 RISC-V 中,我們必須嘗試并遵循這一點。
2023-03-22 15:19:321002

基于形式驗證的高效RISC-V處理器驗證方法

轉(zhuǎn)型RISC-V,大家才發(fā)現(xiàn)處理器驗證絕非易事。新標(biāo)準(zhǔn)由于其新穎和靈活性而帶來的新功能會在無意中產(chǎn)生規(guī)范和設(shè)計漏洞,因此處理器驗證是處理器開發(fā)過程中一項非常重要的環(huán)節(jié)。
2023-06-01 09:07:011193

基于形式驗證的高效RISC-V處理器驗證方法

隨著RISC-V處理器的快速發(fā)展,如何保證其正確成為了一個重要的問題。傳統(tǒng)的測試方法只能覆蓋一部分錯誤情況,而且無法完全保證處理器的正確。因此,基于形式驗證的方法成為了一個非常有前途的方法,可以更加全面地驗證處理器的正確。本文將介紹一種基于形式驗證的高效RISC-V處理器驗證方法。
2023-06-02 10:35:172127

Codasip的系列RISC-V處理器助力RISC-V生態(tài)建設(shè)

的客戶現(xiàn)在可以根據(jù)同一授權(quán)協(xié)議和合同去購買一系列精選的SmartDV外設(shè)IP的授權(quán)。這一合作伙伴關(guān)系支持使用Codasip RISC-V處理器的芯片設(shè)計人員,通過使用已驗證過兼容和集成便捷等特性
2023-07-03 16:13:041320

基于形式的高效 RISC-V 處理器驗證方法

RISC-V的開放允許定制和擴展基于 RISC-V 內(nèi)核的架構(gòu)和微架構(gòu),以滿足特定需求。這種對設(shè)計自由的渴望也正在將驗證部分的職責(zé)轉(zhuǎn)移到不斷壯大的開發(fā)人員社群。然而,隨著越來越多的企業(yè)和開發(fā)人員轉(zhuǎn)型RISC-V,大家才發(fā)現(xiàn)處理器驗證絕非易事。
2023-07-10 09:42:081469

兆松科技ZCC工具鏈全面支持Andes科技全系列RISC-V 處理器

: 6533)全系列RISC-V 處理器。ZCC工具鏈目前在嵌入式、高性能、AI芯片等多個領(lǐng)域的表現(xiàn)都處于國際領(lǐng)先水平。 Andes科技是32及64位高效能、低功耗RISC-V處理器核心領(lǐng)導(dǎo)供貨商
2023-08-08 11:33:022838

Codasip推出全新高度可配置的RISC-V基準(zhǔn)處理器系列

RISC-V定制計算領(lǐng)域領(lǐng)導(dǎo)者 Codasip 今天宣布推出全新高度可配置的RISC-V基準(zhǔn)處理器系列,旨在實現(xiàn)無限創(chuàng)新。該"700家族系列"包括應(yīng)用和嵌入式處理器內(nèi)核。700
2023-10-18 10:03:551297

Andes科技與普林芯馳聯(lián)手打造高新端側(cè)AI音頻處理器

32/64位、高效能低功耗的RISC-V處理器核心領(lǐng)導(dǎo)供貨商暨RISC-V國際協(xié)會創(chuàng)始首席會員Andes科技(TWSE: 6533)和智能家居、傳統(tǒng)家電、消費電子等領(lǐng)域的高新技術(shù)企業(yè)珠海普林芯馳
2023-10-25 10:46:312016

新思科技重磅發(fā)布全新RISC-V處理器系列擴大ARC IP組合

新思科技全新32位和64位ARC-V處理器IP建立在其數(shù)十年的處理器開發(fā)經(jīng)驗之上,為設(shè)計者提供更廣泛的RISC-V IP選擇空間
2023-11-10 12:50:331343

瑞薩推出首款基于RISC-V指令集架構(gòu)的處理器內(nèi)核

嵌入式硬件專家瑞薩電子宣布推出首款基于免費開放的 RISC-V 指令集架構(gòu) (ISA) 的完全自主研發(fā)的處理器內(nèi)核。
2023-12-01 17:28:182346

Andes科技與WITTENSTEIN合作建構(gòu)RISC-V處理器安全解決方案

高效能、低功耗32/64位RISC-V處理器核心領(lǐng)導(dǎo)供貨商暨RISC-V國際協(xié)會創(chuàng)始首席會員Andes科技(TWSE: 6533)欣然宣布與WITTENSTEIN high integrity
2023-12-13 10:10:211452

Andes科技正式推出AndesCore? AX65全新RISC-V亂序執(zhí)行、超純量、多核處理器

高效率、低功耗、32/64 位 RISC-V 處理器核的領(lǐng)先供貨商和 RISC-V 國際協(xié)會創(chuàng)始首席成員Andes科技,宣布全面推出高性能AndesCore AX65--亂序執(zhí)行、超純量、多核處理器IP。
2024-01-17 13:48:322280

fpga和risc-v處理器的區(qū)別

FPGA(現(xiàn)場可編程門陣列)和RISC-V處理器在多個方面存在顯著的區(qū)別。
2024-03-27 14:21:112498

RED Semiconductor宣布推出算法微處理器ISA和硬件設(shè)計RISC-V

4月2日,RED Semiconductor(以下簡稱 "RED")宣布推出算法微處理器 ISA(指令集架構(gòu))和硬件設(shè)計 VISC,將 RISC-V 的功能擴展到邊緣人工智能、自動駕駛和密碼學(xué)領(lǐng)域。
2024-04-03 17:31:221433

Achronix FPGA增加對Bluespec提供的基于Linux的RISC-V處理器的支持,以實現(xiàn)可擴展數(shù)據(jù)處理

Achronix半導(dǎo)體公司,以及RISC-V工具和IP領(lǐng)域的行業(yè)領(lǐng)導(dǎo)者Bluespec有限公司,日前聯(lián)合宣布推出系列支持Linux的RISC-V處理器,這些處理器都可用于Achronix FPGA產(chǎn)品
2024-04-19 18:08:321148

科技與Arteris合作加速RISC-V的SoC設(shè)計創(chuàng)新

Arteris, Inc.是一家領(lǐng)先的系統(tǒng) IP 供應(yīng)商,致力于加速片上系統(tǒng)(SoC)的創(chuàng)建,科技是RISC-V International組織的創(chuàng)始成員和主要成員,也是高性能/低功耗RISC-V處理器IP的領(lǐng)先供應(yīng)商,宣布雙方建立合作伙伴關(guān)
2024-05-30 10:18:351923

科技與Arteris攜手加速RISC-V SoC的采用

與領(lǐng)先的RISC-V處理器IP和Arteris芯片互連IP的集成和優(yōu)化解決方案。Arteris,Inc.是一家領(lǐng)先的系統(tǒng)IP供應(yīng)商,致力于加速片上系統(tǒng)(SoC)
2024-06-08 08:36:51979

Rivos全新產(chǎn)品采用Andes科技NX45 RISC-V處理器

專注于加速數(shù)據(jù)分析和生成式AI工作負(fù)載的RISC-V主要會員公司Rivos與32/64位RISC-V處理器內(nèi)核的領(lǐng)先供貨商、RISC-V創(chuàng)始會員Andes科技,宣布Rivos已獲得AndesNX45 RISC-V處理器的授權(quán),用于其產(chǎn)品中的關(guān)鍵控制功能。
2024-12-04 10:37:171245

Andes科技推出D45-SE RISC-V處理器

Andes科技(TWSE:6533; SIN US03420C2089; ISIN:US03420C1099)是全球高效能、低功耗 32/64 位 RISC-V 處理器的領(lǐng)導(dǎo)廠商,也是
2024-12-26 10:54:031617

Andes科技推出AndesCore AX66亂序超純量多核處理器IP

Andes科技(Andes Technology)作為高效能、低功耗、32/64位RISC-V處理器核的領(lǐng)先供貨商及RISC-V國際組織的創(chuàng)始頂級會員,今日宣布推出支持RVA23規(guī)范的AndesCore AX66亂序超純量多核處理器IP。
2025-01-23 11:05:261808

Andes科技發(fā)布AndesCore? AX66處理器IP

近日,Andes科技(Andes Technology)正式推出AndesCore? AX66亂序超純量多核處理器IP,該處理器支持RVA23規(guī)范,是Andes科技在RISC-V處理器領(lǐng)域
2025-01-23 15:23:272191

新思科技RISC-V處理器助力低功耗嵌入式應(yīng)用

人工智能、自動駕駛汽車等技術(shù)正迅速發(fā)展,市場對定制可擴展處理器的需求也隨之不斷攀升。RISC-V開放標(biāo)準(zhǔn)指令集架構(gòu)(ISA)以其模塊化設(shè)計和協(xié)作社區(qū),引領(lǐng)了處理器設(shè)計新潮流,助力實現(xiàn)技術(shù)愿景。相應(yīng)
2025-02-10 16:52:081174

直播預(yù)約 |開源芯片系列講座第28期:高性能RISC-V處理器芯片

鷺島論壇開源芯片系列講座第28期「高性能RISC-V處理器芯片」7月30日(周三)20:00精彩開播期待與您云相聚,共襄學(xué)術(shù)盛宴!|直播信息報告題目高性能RISC-V處理器芯片報告簡介
2025-07-14 17:34:491092

明晚開播 |開源芯片系列講座第28期:高性能RISC-V處理器芯片

鷺島論壇開源芯片系列講座第28期「高性能RISC-V處理器芯片」明晚(30日)20:00精彩開播期待與您云相聚,共襄學(xué)術(shù)盛宴!|直播信息報告題目高性能RISC-V處理器芯片報告簡介RISC-V
2025-07-29 17:02:451142

Andes科技推出AndesCore 46系列處理器家族

Andes科技,作為高效能、低功耗32/64位RISC-V處理器核的領(lǐng)導(dǎo)供貨商及RISC-V國際組織的創(chuàng)始首席會員,今日宣布推出具有4個成員的AndesCore 46系列處理器家族。首款成員AX46MPV是一款全新64位多核超純量向量處理器IP,是屢獲殊榮的Andes向量核的第三代產(chǎn)品。
2025-08-13 14:02:362351

Andes科技推出全新32位RISC-V處理器D23-SE

Andes科技為高效能、低功耗32/64位元RISC-V處理器的領(lǐng)先供應(yīng)商,今日宣布推出全新D23-SE核心。這款處理器體積小巧且具備功能安全設(shè)計,專為功能車用安全應(yīng)用打造。 D23-SE 以
2025-12-17 10:51:09814

已全部加載完成