伦伦影院久久影视,天天操天天干天天射,ririsao久久精品一区 ,一本大道香蕉大久在红桃,999久久久免费精品国产色夜,色悠悠久久综合88,亚洲国产精品久久无套麻豆,亚洲香蕉毛片久久网站,一本一道久久综合狠狠老

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

定制RISC-V處理器簡化設計驗證

星星科技指導員 ? 來源:嵌入式計算設計 ? 作者:嵌入式計算設計 ? 2022-06-01 10:00 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

RISC-V 被稱為開放標準指令集架構 (ISA),其基本指令已被凍結以最小化復雜性。但最近它添加了廣泛的自定義擴展和增強功能,使其在構建特定應用系統的 SoC 設計人員中越來越受歡迎。

這些架構中采用的定制功能通常通過硬件/軟件協同設計策略得到增強,該策略優化軟件以最大限度地發揮 RISC-V 處理器 IP 的專業能力。

但無論系統是否在軟硬件協同設計環境中開發,構建穩定的 SoC 設計和驗證流程的過程仍然涉及大量設置和耗時的手動更改。研究估計 SoC 驗證占用了 SoC 總設計時間和成本的 50-80%,而且使用 RISC-V 處理器的驗證工程師的工作量比 Arm SoC 還要多,因為 CPU 本身以及任何定制都必須經過驗證。

RISC-硬件設計驗證提供商 Imperas 最近的一份聲明稱:“開源 IP 的日益普及也促進了將驗證作為進貨質量檢查作為 SoC 項目初始階段的一部分的團隊的增長。” V 處理器模型和用于軟件仿真的虛擬原型,讀取。“此外,修改或擴展基本核心功能的設計選項從一開始就取決于一個有效的設計驗證框架。”

圍繞可定制的 RISC-V IP 規范化驗證

事實上,隨著 RISC-V 的成熟,越來越多的設計團隊選擇“修改或擴展基本核心功能”,以至于 RISC-V 基金會已經組織了特殊興趣小組來規范目標用例的擴展功能集。這些工作組可以在下圖的左側看到,自春季發布該表以來,其中許多已經從待處理轉變為活動。

pYYBAGKWyQWAFibQAAFhUBHchsQ887.png

作為回應,ImperasDV 工具正在尋求通過與當前 UVM SystemVerilog 技術兼容的“黃金參考模型”來簡化 RISC-V SoC 設計驗證過程。它的環境采用鎖步比較設計驗證方法,允許在 Verilog 或 SystemVerilog 中編程的被測設備 (DUT) 運行和構建裝配級程序。這有助于解決異步事件,從而在發現錯誤時減少調試分析時間。

poYBAGKWyQ2AaUFjAAK85odm1BE621.png

該工具的主要組成部分是:

指令測試生成器

RTL DUT 子系統

功能覆蓋測量

測試臺/線束

Imperas DV 子系統

該工具的外殼可容納整個 RISC-V ISA,包括特權操作模式,并與最新的 Vector、DSP/SIMD、Bitmanip 和 Crypto (Scalar) 擴展兼容。從架構的角度來看,ImperasDV 提供了一個支持 RISC-V 驗證接口 (RVVI) 標準的驗證環境。這簡化了客戶 RTL、參考模型和測試平臺之間的集成。

poYBAGKWyRSAeA3sAAMr9N_fDAs446.png

如前所述,該集成有助于復雜超標量流水線的鎖步和比較驗證,并且該平臺可以容納多個硬件線程并完成無序指令。Imperas 的黃金參考模型確保平臺評估的操作數據正確執行,即使跨不同版本,這要歸功于對特定修訂的可配置版本控制支持。

開源協同設計現在開始

ImperasDV RISC-V 驗證工具鏈已被許多半導體行業領先的 RISC-V 供應商采用,其中一些供應商已經擁有可工作的硅原型,目前正致力于第二代設計。其中包括 Codasip、EM Microelectronics (Swatch)、NSITEXE (Denso)、Nvidia Networking (Mellanox)、OpenHW Group、MIPS Technology、Seagate Technology、Silicon Labs 和 Valtrix Systems,以及其他尚未公開的公司。

當然,我們還沒有解決硬件/軟件協同設計等式的另一面:嵌入式軟件開發。在這里,Imperas 還通過建模和仿真解決方案加快設計周期,只是這些解決方案基于開源開放虛擬平臺 (OVP) 模型。

該公司的riscvOVPsim 指令集模擬器 (ISS)允許以高達 1,000 MIPS 的速度開發和調試針對 RISC-V 處理器目標的代碼。它利用 Imperas 的 OVP 快速處理器模型庫來提供指令精確的單核 RISC-V 配置和變體,甚至被 RISC-V 基金會的合規性框架和測試套件使用。

poYBAGKWyRuAPrNjAAMjzCLLezg381.png

最重要的是,可以從 GitHub 免費下載riscvOVPsim,并且可以在www.ovpworld.org/riscvOVPsimPlus找到包含新 RISC-V 矢量擴展的增強測試套件。

riscvOVPsim 的可用升級包括虛擬平臺開發和仿真、多核軟件開發、可擴展平臺套件和多處理器主機 (MPonMP) 加速軟件上的 QuantumLeap 多處理器目標。

Imperas 產品組合以及來自快速發展的 RISC-V 生態系統的其他工具,為您今天開始自己的開放式處理器設計提供了足夠的資源。

作者:Brandon Lewis,Saumitra Jagdale

審核編輯:郭婷

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 處理器
    +關注

    關注

    68

    文章

    20302

    瀏覽量

    253879
  • 嵌入式
    +關注

    關注

    5204

    文章

    20562

    瀏覽量

    336011
  • RISC-V
    +關注

    關注

    49

    文章

    2926

    瀏覽量

    53376
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    新思科技ImperasDV解決方案讓RISC-V處理器驗證效率翻倍

    由于 RISC-V 是一個開放性的 ISA,它允許任何開發者自由設計和擴展定制處理器。基于 RISC-V處理器必須保持與不斷增長的支持工
    的頭像 發表于 03-25 13:56 ?241次閱讀

    新思科技VC Formal解決方案在RISC-V驗證中的應用

    ——地球上人均 6 顆。從“RISC-V 將無處不在”到“RISC-V,就現在”,RISC-V 已幾乎覆蓋所有應用。當前,RISC-V 已成功躋身世界主流
    的頭像 發表于 02-24 16:38 ?681次閱讀

    重磅合作!Quintauris 聯手 SiFive,加速 RISC-V 在嵌入式與 AI 領域落地

    之后,要打造的是高可靠性、高能效還支持可擴展的 RISC-V 設計方案。而且合作的核心目標特別明確: 讓 RISC-V 處理器在嵌入式、物聯網、AI 系統里更快普及; 用集成式 IP 和軟件平臺
    發表于 12-18 12:01

    Andes晶心科技推出全新32位RISC-V處理器D23-SE

    Andes晶心科技為高效能、低功耗32/64位元RISC-V處理器的領先供應商,今日宣布推出全新D23-SE核心。這款處理器體積小巧且具備功能安全設計,專為功能車用安全應用打造。 D23-SE 以
    的頭像 發表于 12-17 10:51 ?1976次閱讀

    直播預約 |開源芯片系列講座第30期:“一生一芯”計劃——從零開始設計自己的RISC-V處理器芯片

    鷺島論壇開源芯片系列講座第30期「“一生一芯”計劃從零開始設計自己的RISC-V處理器芯片」11月17日(周三)20:00精彩開播期待與您云相聚,共襄學術盛宴!|直播信息報告題目“一生一芯”計劃
    的頭像 發表于 11-10 12:03 ?1007次閱讀
    直播預約 |開源芯片系列講座第30期:“一生一芯”計劃——從零開始設計自己的<b class='flag-5'>RISC-V</b><b class='flag-5'>處理器</b>芯片

    為什么RISC-V是嵌入式應用的最佳選擇

    最近RISC-V基金會在社交媒體上發文,文章說物聯網和嵌入式系統正在迅速發展,需要更高的計算性能、更低的功耗和人工智能。RISC-V是為未來而建的,包括超高效的MCU到高性能應用處理器RIS
    的頭像 發表于 11-07 10:09 ?1722次閱讀

    基于E203 RISC-V的音頻信號處理系統 -協處理器的乘累加過程

    處理器簡介 RISC-V具有很高的可擴展性,既預留出了指令編碼空間,也提供了預定義的Custom指令;RISC-V的標準指令集僅使用了少部分指令編碼空間,更多的指令編碼空間被預留給用戶進行擴展
    發表于 10-28 06:18

    提高RISC-V在Drystone測試中得分的方法

    Drystone 是一種常用的計算機性能基準測試,主要用來測量整數(非浮點)計算性能。 影響 RISC-V 在 Drystone 測試中得分的因素主要有以下幾個: 處理器核心設計:處理器核心
    發表于 10-21 13:58

    利用事務級加速實現高速、高質量的RISC-V驗證

    引言RISC-V架構以其開放性和高度可定制的特性,正在重塑處理器設計格局。然而,這種靈活性也帶來了顯著的驗證挑戰,使其驗證復雜度遠超傳統固定
    的頭像 發表于 09-18 10:08 ?2188次閱讀
    利用事務級加速實現高速、高質量的<b class='flag-5'>RISC-V</b><b class='flag-5'>驗證</b>

    明晚開播 |開源芯片系列講座第28期:高性能RISC-V處理器芯片

    鷺島論壇開源芯片系列講座第28期「高性能RISC-V處理器芯片」明晚(30日)20:00精彩開播期待與您云相聚,共襄學術盛宴!|直播信息報告題目高性能RISC-V處理器芯片報告簡介
    的頭像 發表于 07-29 17:02 ?1431次閱讀
    明晚開播 |開源芯片系列講座第28期:高性能<b class='flag-5'>RISC-V</b>微<b class='flag-5'>處理器</b>芯片

    直播預約 |開源芯片系列講座第28期:高性能RISC-V處理器芯片

    鷺島論壇開源芯片系列講座第28期「高性能RISC-V處理器芯片」7月30日(周三)20:00精彩開播期待與您云相聚,共襄學術盛宴!|直播信息報告題目高性能RISC-V處理器芯片報告
    的頭像 發表于 07-14 17:34 ?1366次閱讀
    直播預約 |開源芯片系列講座第28期:高性能<b class='flag-5'>RISC-V</b>微<b class='flag-5'>處理器</b>芯片

    RISC-V和ARM有何區別?

    在微處理器架構領域,ARM與RISC-V是兩個備受關注的體系。ZLG致遠電子在推出ARM核心版后,又推出了基于RISC-V的MR6450核心版,這引發了人們對這兩種架構差異的深入探討。ARM
    的頭像 發表于 06-24 11:38 ?2125次閱讀
    <b class='flag-5'>RISC-V</b>和ARM有何區別?

    HPM5E31IGN單核 32 位 RISC-V 處理器

    HPM5E31IGN單核 32 位 RISC-V 處理器在當今嵌入式系統領域,RISC-V架構正以開源、靈活和高性價比的優勢快速崛起。HPM5E31IGN作為先楫半導體的一款單核32位RISC
    發表于 05-29 09:23

    HXS320F28027數字信號處理器(32位RISC-V DSP)

    HXS320F28027數字信號處理器(32位RISC-V DSP)HXS320F28027是中科昊芯(Haawking)基于自主研發的H28x內核推出的32位定點RISC-V DSP架構數字信號
    發表于 05-21 10:21

    Condor使用Cadence托管云服務開發高性能RISC-V處理器

    Condor 是一家美國初創企業,致力于開發高性能 RISC-V處理器。公司的目標是通過創新技術徹底革新整個行業,打破高性能計算的極限。
    的頭像 發表于 05-08 09:03 ?1228次閱讀