国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

HBM3E量產后,第六代HBM4要來了!

晶芯觀察 ? 來源:電子發燒友網 ? 作者:黃晶晶 ? 2024-07-28 00:58 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電子發燒友網報道(文/黃晶晶)眼下各家存儲芯片廠商的HBM3E陸續量產,HBM4正在緊鑼密鼓地研發,從規格標準到工藝制程、封裝技術等都有所進展,原本SK海力士計劃2026年量產HBM4,不過最近有消息說提前到2025年。其他兩家三星電子和美光科技的HBM4的量產時間在2026年。英偉達、AMD處理器大廠都規劃了HBM4與自家GPU結合的產品,HBM4將成為未來AI、HPC、數據中心等高性能應用至關重要的芯片。

行業標準制定中

近日,JEDEC固態技術協會發布的新聞稿表示,HBM4標準即將定稿,進一步提高數據處理速率,具有更高帶寬、更低功耗以及增加裸晶/堆棧的容量。這些進步對于需要高效處理大型數據集和復雜計算的應用至關重要,包括生成式人工智能(AI)、高性能計算、高端顯卡和服務器。 與HBM3相比,HBM4在每個堆棧中引入了兩倍的通道計數,具有更大的物理尺寸。為了支持設備兼容性,標準確保單個控制器可以同時處理HBM3和 HBM4。HBM4將指定24 Gb和32 Gb層,并提供支持4層、8層、12層和16層TSV堆棧的選項。該委員會初步同意最高6.4 Gbps的速度,并正在討論更高頻率的問題。 另外,韓媒報道還指出,JEDEC有望放寬對HBM4內存的高度限制。目前,HBM內存的最大DRAM堆疊層數為12層,允許的最大厚度為720微米。三星最近HBM3E 12H產品通過對NCF材料的優化,芯片之間的間隙已降低至7微米。若HBM4內存提升到16層,再加上凸塊厚度,傳統技術無法實現在720微米厚度下的16層堆疊。于是,據稱JEDEC主要參與方已同意放寬HBM4高度限制至775微米。這樣也可以為混合鍵合HBM內存的商業化留出更多時間。 下圖左邊為SK海力士從HBM3開始采用的先進大規?;亓鞒尚偷撞刻畛?(MR-MUF) 工藝,右邊為Cu-to-Cu(Copper-to-Copper, 銅-銅)鍵合封裝工藝,是一種混合鍵合方法,可在完全不使用凸塊的情況下將間距縮小至10微米及以下?;旌湘I合技術可以進一步縮小間距,同時作為一種無間隙鍵合(Gapless Bonding)技術,在芯片堆疊時不使用焊接凸塊(Solder Bump),因此在封裝高度上更具優勢,是目前各家存儲芯片廠商重點開發的技術。

圖片

圖源:SK海力士

HBM4制程工藝與性能

HBM的制程工藝方面,SK海力士在HBM3E內存上使用第五代10納米級1β制程技術,在2024年度IEEE IMW國際存儲研討會上,SK海力士表示計劃使用第六代10納米級的1-γ制程技術的32Gb DRAM裸片構建HBM4E內存。至于HBM4內存,分析認為由于SK海力士將在2025年量產HBM4,比其他兩家要早,那時可能還是采用的第五代10納米級1β制程技術。另外,三星電子、美光科技也紛紛將使用第六代10納米級的1-γ制程技術用于HBM4內存。
圖片
結合正在制定的行業標準以及廠商信息,我們大致可以看到HBM4的一些特性。首先HBM4的接口將采用2048位,比HBM3E的1024位高出一倍。HBM4的帶寬在2TB/s或以上,HBM3E的帶寬最高可達1.2TB/s。另外,SK海力士技術人員Kim Kwi Wook表示,HBM4E內存可較HBM4在帶寬上提升40%、密度提升30%,同時能效也提高30%。堆疊層數和容量上,HBM4采用32Gb DRAM顆粒,12層堆疊達到48GB容量,高至16層可達到64GB,HBM3E采用24Gb DRAM顆粒,8層堆疊為24GB容量,最高12層,36GB容量。今年6月,NVIDIA 宣布下一代Rubin GPU將配備8個HBM4,Rubin Ultra GPU將配備12個HBM4芯片,其總內存容量將顯著提升。

圖片

圖源:英偉達 (注:右上角紅框為配備8個HBM4的Rubin GPU,以及配備12個HBM4芯片的Rubin Ultra GPU)

邏輯芯片、3D堆疊封裝工藝更新

三星電子最近介紹了HBM與定制邏輯芯片進行3D堆疊的方案,是將HBM直接安裝在系統芯片上,可省去中間件和基板,大幅減少功耗和面積。SK海力士也在考慮HBM4直接堆疊在GPU上的方案。這是除HBM堆疊在GPU芯片旁這種較成熟的方案之外的另一個可能性。 對于邏輯芯片,它是DRAM 堆棧的控制單元,也負責通過互連層與處理器上的內存接口通信,也是 HBM 內存的重要組成部分。由于HBM4的邏輯芯片需要支持更多的信號引腳、更大的數據帶寬和承載部分客戶定制功能,因此存儲廠商開始選擇與邏輯晶圓廠合作,用邏輯半導體工藝生產HBM4的邏輯芯片。 目前的消息顯示三星將采用自家的4nm制程生產,該制程的良率已經超過70%。三星已經將晶圓代工部門員工派往HBM開發團隊,通過內存部門和代工部門的緊密合作,從邏輯裸晶的設計階段尋求優化,以最大限度地提高HBM4芯片的性能和功耗水平。 SK海力士則在今年4月與臺積電簽署諒解備忘錄,合作生產HBM4。SK海力士表示,以往的HBM產品,包括HBM3E(第五代HBM產品)都是基于公司自身制程工藝制造了基礎裸片(也就是邏輯芯片),但從HBM4產品開始計劃采用臺積電的先進邏輯(Logic)工藝。若在基礎裸片采用超細微工藝可以增加更多的功能。由此,公司計劃生產在性能和功效等方面更廣的滿足客戶需求的定制化(Customized)HBM產品。 與此同時,雙方將協力優化SK海力士的HBM產品和臺積電的CoWoS技術融合,共同應對HBM相關客戶的要求。 臺積電在2024年的技術研討會上展示了兩款HBM4基礎裸片,分別是N12FFC+和N5制程技術,其中N5版相較于N12FFC+版面積更小,性能更高,功耗更低,支持6~9μm級別的互聯間距,并能實現與邏輯處理器的3D垂直集成,有望大幅提升HPC和AI芯片的內存帶寬。那么SK海力士HBM4的邏輯芯片極有可能采用臺積電的5nm制程工藝。 同時,韓媒消息稱,SK海力士已向全球第二大封測廠Amkor協商供應硅中介層樣品。SK海力士將自己生產的HBM和硅中介層等發送給Amkor,由Amko將把它們與英偉達等客戶的GPU組裝成AI加速器。 混合鍵合仍面臨良率不佳的問題,因此SK海力士技術人員Kim Kwi Wook表示HBM4產品中采用混合鍵合的可能性不大。不過,為了降低晶圓堆疊的厚度,畢竟現在HBM芯片標準厚度為720um,如果要堆疊更多晶圓,晶圓減薄、銅-銅鍵合封裝等都是關鍵技術。

小結:

AI熱度當前,英偉達、AMD等廠商對HBM的需求不減,HBM迭代頻率在加快。隨著行業標準的正式定稿,以及存儲廠商HBM4新規格的發布,我們將進入HBM4的世代。
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 存儲
    +關注

    關注

    13

    文章

    4787

    瀏覽量

    90057
  • HBM
    HBM
    +關注

    關注

    2

    文章

    431

    瀏覽量

    15831
  • HBM3E
    +關注

    關注

    0

    文章

    82

    瀏覽量

    756
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    GPU猛獸襲來!HBM4、AI服務器徹底引爆!

    電子發燒友網報道(文/黃晶晶)日前,多家服務器廠商表示因AI服務器需求高漲拉高業績增長。隨著AI服務器需求旺盛,以及英偉達GPU的更新換代,勢必帶動HBM供應商的積極產品推進。三星方面HBM3E
    的頭像 發表于 06-02 06:54 ?6785次閱讀

    消息稱英偉達HBM4訂單兩家七三分,獨缺這一家

    的相關產品。 三星電子HBM4 采用1c DRAM 和 4nm 制程工藝,其數據處理速度超過了JEDEC 標準的8Gbps,最高可達11.7Gbps,比上一 HBM3E(9.6Gbp
    的頭像 發表于 02-11 10:27 ?569次閱讀

    HBM3E反常漲價20%,AI算力競賽重塑存儲芯片市場格局

    明年HBM3E價格,漲幅接近20%。 ? 此次漲價背后,是AI算力需求爆發與供應鏈瓶頸的共同作用。隨著英偉達H200、谷歌TPU、 亞馬遜Trainium 等AI芯片需求激增,HBM3E供需缺口持續擴大。與此同時,存儲廠商正將產能轉向更先進的
    的頭像 發表于 12-28 09:50 ?3001次閱讀

    存儲迭代暗涌:HBM4與UFS4.1浪潮下,燒錄環節何以成為新瓶頸?

    存儲芯片市場擴產繁榮,HBM4、UFS4.1等先進技術加速量產,但被低估的燒錄環節成關鍵瓶頸。先進存儲對燒錄的速度、精度和協議復雜度提出極高要求,面臨三重技術關卡。需專用燒錄方案突破瓶頸,其是國產存儲跨越量產“最后一公里”的關鍵
    的頭像 發表于 12-22 14:03 ?526次閱讀

    AI大算力的存儲技術, HBM 4E轉向定制化

    在積極配合這一客戶需求。從HMB4的加速量產、HBM4E演進到邏輯裸芯片的定制化等HBM技術正在創新中發展。 ? HBM4
    的頭像 發表于 11-30 00:31 ?8458次閱讀
    AI大算力的存儲技術, <b class='flag-5'>HBM</b> <b class='flag-5'>4E</b>轉向定制化

    美光確認HBM4將在2026年Q2量產

    2025年9月24日,美光在2025財年第四季度財報電話會議中確認,第四高帶寬內存(HBM4)將于2026年第二季度量產出貨,2026年下半年進入產能爬坡階段。其送樣客戶的HBM4
    的頭像 發表于 09-26 16:42 ?1921次閱讀

    全球首款HBM4量產:2.5TB/s帶寬超越JEDEC標準,AI存儲邁入新紀元

    電子發燒友網報道(文 / 吳子鵬)近日,SK 海力士宣布全球率先完成第六代高帶寬存儲器(HBM4)的開發,并同步進入量產階段,成為首家向英偉達等核心客戶交付 HBM4 的存儲廠商。 ?
    發表于 09-17 09:29 ?6273次閱讀

    SK海力士宣布量產HBM4芯片,引領AI存儲新變革

    HBM4 的開發,并在全球首次構建了量產體系,這一消息猶如一顆重磅炸彈,在半導體行業乃至整個科技領域激起千層浪。 ? 高帶寬存儲器(HBM)作為一種能夠實現高速、寬帶寬數據傳輸的下一
    的頭像 發表于 09-16 17:31 ?1799次閱讀

    傳三星 HBM4 通過英偉達認證,量產在即

    開始實現大規模生產。這一進展將使得三星參與到下一階段HBM訂單的有力競爭。 ? 三星還在HBM3E上提供了非常具有吸引力的報價,傳聞向英偉達提供比SK海力士低20%至30%的報價,三星不得不通過激進定價策略來提升市場競爭力。 ? 近日消息,S
    的頭像 發表于 08-23 00:28 ?7564次閱讀

    傳英偉達自研HBM基礎裸片

    "后的下一AI GPU "Feynman"。 ? 有分析指出,英偉達此舉或是將部分GPU功能集成到基礎裸片中,旨在提高HBM和GPU的整體性能。英偉達會將UCIe接口集成到HBM4中,以實現GPU
    的頭像 發表于 08-21 08:16 ?2799次閱讀

    HBM應用在手機上,可行嗎?

    ,HBM是采用多層DRAM芯片通過硅通孔(TVS)垂直堆疊,比如HBM3E就是8層或12層;而這些DRAM芯片通
    的頭像 發表于 07-13 06:09 ?7265次閱讀

    英偉達認證推遲,但三星HBM3E有了新進展

    明年。目前博通憑借自有半導體設計能力,正為谷歌代工第七TPU"Ironwood"及Meta自研AI芯片"MTIA v3"。 ? 此外,三星電子也積極推進向亞馬遜云服務(AWS)供應HBM3E 12層產品,近期已在平澤園區啟動實
    的頭像 發表于 07-12 00:16 ?3668次閱讀

    美光12層堆疊36GB HBM4內存已向主要客戶出貨

    隨著數據中心對AI訓練與推理工作負載需求的持續增長,高性能內存的重要性達到歷史新高。Micron Technology Inc.(美光科技股份有限公司,納斯達克股票代碼:MU)宣布已向多家主要客戶送樣其12層堆疊36GB HBM4內存。
    的頭像 發表于 06-18 09:41 ?1631次閱讀

    Cadence推出HBM4 12.8Gbps IP內存系統解決方案

    需求。Cadence HBM4 解決方案符合 JEDEC 的內存規范 JESD270-4,與前一 HBM3E IP 產品相比,內存帶寬翻了一番。Cadence
    的頭像 發表于 05-26 10:45 ?1511次閱讀

    三星在4nm邏輯芯片上實現40%以上的測試良率

    三星電子在 HBM3 時期遭遇了重大挫折,將 70% 的 HBM 內存市場份額拱手送給主要競爭對手 SK 海力士,更是近年來首度讓出了第一大 DRAM 原廠的寶座。這迫使三星在 HBM4 上采用
    發表于 04-18 10:52