国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

電能變換--鎖相環

電能變換 ? 2023-01-12 09:22 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

鎖相環,顧名思義,基本功能是實現交流信號相位的跟蹤和鎖定。在交流變換器中,為了實現變換器有功功率和無功功率的輸出的可控,需要實時獲取交流側的電壓相位信息。鎖相環的性能也是直接影響到變換器的穩定性。

從實現方式上,分為軟件鎖相環和硬件鎖相環,從應用場合上又主要分為單相鎖相環和三相鎖相環。本文主要介紹軟件的鎖相方案。

過零鎖相

過零鎖相是一種簡單的開環的鎖相技術,基本原理是通過實時檢測網側電壓的過零點和頻率信息來跟蹤電網的相位,進位實現鎖相。原理圖如下所示

poYBAGO7tyqASHFjAABIk9BVSMk976.png

在實際應用中,可以使用互感器,也可以直接用分壓電阻獲取交流信號。這里面比較重要的就是過零檢測電路,個人認為比較好的方案還是使用運算放大器組成一個比較器來實現過零比較。檢測電路輸出端接到單片機,利用輸入捕獲功能,通過讀取定時器的計數值即可知道相位。

閉環鎖相

乘法鑒相法是比較基本的閉環鎖相法。其控制回路一般由鑒相器(PD)、環路濾波器(LF)和壓強振蕩器(VCO)組成,如下圖所示:

poYBAGO7tzKAS9KLAABB2jBPxdQ603.png

其中鑒相器采用乘法器,將輸入信號vi和輸出信號vo進行相位比較從而輸出誤差電壓vd。環路濾波器的作用是濾除誤差電壓中的二次諧波分量和噪聲,以確??刂葡到y的穩定性。壓強振蕩器的作用是完成電壓/頻率的轉換,即壓強震蕩器的輸出信號頻率與誤差電壓vd的大小成正比。

基于二階廣義積分的鎖相環

四分之一周期延時法、全通濾波器法以及微分法在構建虛擬正交分量的原 理,然而這些方法都存在一些問題,比如動態響應較慢、對電流諧波敏感、系 統穩定性差等。采用二階廣義積分(Second-orderGeneralized Integrator,以下簡稱 SOGI)法構建虛擬正交分量,SOGI 法結構簡單,實現對輸 入信號的 90°相角偏移時響應速度快,濾波性能好,可以改善系統穩態性能。 SOGI 法在 s 域的傳遞函數為

pYYBAGO7tzqAGN6iAAAdID7acSc703.png

式中 k 為阻尼系數,是輸入信號與反饋信號差值的放大系數,k值的大小 直接影響 SOGI 的性能,性能最優時取值為 k=1.57。ω 為 SOGI 的諧振頻率,應與被跟蹤的交流信號頻率一致,SOGI 原理框圖如下圖所示:

pYYBAGO7t0OALnjEAAA4W3YZRJk375.png

將上述的傳遞函數在 MATLAB 上畫出伯德圖,由圖可得,系統對輸入信號頻率為 50HZ 的信號有很大的增益,對不等于 50HZ 的信 號有很好的削弱作用。同時可以看到,SOGI 輸出的信號在相位上相差 90 度, 輸出一對正交分量。

poYBAGO7t0-AWNJ4AAEp90OCQzo357.png

控制系統開環傳遞函數中包含正弦信號的s 域模型時,可以使控制系統 在某一頻率處的控制增益趨于無窮大,從而實現對頻率為 ω 的給定正弦信號 的無靜差跟蹤。此外,由于系統只能跟蹤相應頻率的正弦信號,對其它頻率的諧波信號起到濾波作用,所以系統與帶通濾波器的作用效果是等效的,從而使系統具有更好的濾波性能。需要注意的是,當SOGI 的諧振頻率與交流信號的 頻率不相等的時候,SOGI 的輸出就會存在跟蹤誤差。所以,SOGI 的諧振頻 率需要跟隨鎖相環輸出頻率而變化。

二階廣義積分只能產生正交向量,還需要將這組正交亮進行Park變換,然后將q軸的分量作為實際值,0為目標值進行PI運算,得到的結果與目標頻率相加,就得到了相應的角頻率,經過積分后就是正弦信號的角度,具體過程與三相的鎖相過程相似。原理圖如下圖所示

pYYBAGO7t1mABawYAANedY-5YwU276.png

三相電的鎖相-單同步坐標系

三相的鎖相一般使用單同步坐標系的方法進行鎖相,實際電壓矢量以同步坐標系中的d軸定向,顯然當鎖相環準確鎖相的時候Vpll應該和V是完全重合。如果沒有重合,Vpll就會在d軸產生分量。

poYBAGO7t2WAZNhPAABbdIWkANE272.png

控制原理圖如下圖所示

pYYBAGO7t26AWlJ6AACIMPE_kdQ886.png

這里沒有把Vq與零做差,PI控制器的參數應該負的。

首先對電網電壓進行Clark 變換( abc→αβ)和Park 變換( αβ--dq)變換,即將三相靜止abc 坐標系的電壓變量變換成兩相同步旋轉dq坐標系的電壓變量,這種變換的優勢在于能將三相靜止abc坐標系的中正弦量變換成兩相同步旋轉d坐標系中的直流量。在同步旋轉坐標系中,根據鎖相環工作的基本性能要求,即必須使矢量Vpll、V完全重合才能實現相位鎖定,顯然只要通過閉環控制,使Vq=0即可實現鎖相。實際上,在上圖所示的結構中,將Vq輸人PI調節器,當頻率鎖定時,Vq必為一直流量,由于PI調節器具有直流無靜差調節特性,因此通過對Vq的PI調節,即可使Vq趨于零,從而實現鎖相。而將PI調節器的輸出與實際電網額定頻率相疊加以獲得鎖相環的輸出頻率。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 電能變換
    +關注

    關注

    1

    文章

    7

    瀏覽量

    1371
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    Altera公司鎖相環IP核介紹

    鎖相環(PLL,Phase Lock Loop)的主要作用是實現輸出時鐘對輸入參考時鐘的相位與頻率的精確跟蹤和同步。鎖相環(PLL)的主要模塊包括相位頻率檢測器(PFD)、電荷泵、環路濾波器
    的頭像 發表于 03-06 15:58 ?51次閱讀
    Altera公司<b class='flag-5'>鎖相環</b>IP核介紹

    探索CDC516:高性能3.3V鎖相環時鐘驅動器

    探索CDC516:高性能3.3V鎖相環時鐘驅動器 在電子設計領域,時鐘驅動器對于確保系統的穩定運行至關重要。今天我們要深入探討的是德州儀器(Texas Instruments)的CDC516,一款
    的頭像 發表于 02-10 14:55 ?107次閱讀

    CDC2516:高性能鎖相環時鐘驅動器的深度解析

    CDC2516:高性能鎖相環時鐘驅動器的深度解析 在電子設計領域,時鐘驅動器是確保系統穩定運行的關鍵組件之一。今天,我們就來詳細探討一款高性能的鎖相環時鐘驅動器——CDC2516。 文件下載
    的頭像 發表于 02-10 14:50 ?124次閱讀

    CDC509:高性能3.3V鎖相環時鐘驅動器

    CDC509:高性能3.3V鎖相環時鐘驅動器 在電子設計領域,時鐘驅動是一項關鍵技術,尤其是在同步DRAM應用中,需要高精度、低抖動的時鐘信號來確保數據的準確傳輸。德州儀器(Texas
    的頭像 發表于 02-10 14:40 ?204次閱讀

    CDCVF2505 3.3 - V 時鐘鎖相環時鐘驅動器:設計與應用指南

    CDCVF2505 3.3 - V 時鐘鎖相環時鐘驅動器:設計與應用指南 作為電子工程師,在設計電路時,時鐘驅動器的選擇至關重要。今天我們來深入探討 Texas Instruments
    的頭像 發表于 02-10 14:25 ?133次閱讀

    CDCVF25081:高性能鎖相環時鐘驅動器深度解析

    CDCVF25081:高性能鎖相環時鐘驅動器深度解析 引言 在電子設計領域,時鐘驅動器起著至關重要的作用,它直接影響著系統的穩定性和性能。今天我們要深入探討的是德州儀器(TI)的CDCVF25081
    的頭像 發表于 02-10 14:20 ?124次閱讀

    TLC2932A高性能鎖相環芯片詳解:設計與應用指南

    TLC2932A高性能鎖相環芯片詳解:設計與應用指南 在電子設計領域,鎖相環(PLL)是一種至關重要的電路,它能夠實現信號的相位同步和頻率合成,廣泛應用于通信、雷達、儀器儀表等眾多領域。今天要給大家
    的頭像 發表于 02-10 11:10 ?159次閱讀

    探索TLC2933A高性能鎖相環:特性、應用與設計要點

    探索TLC2933A高性能鎖相環:特性、應用與設計要點 在電子設計領域,鎖相環(PLL)是實現頻率合成、信號同步等功能的關鍵組件。今天,我們將深入探討德州儀器(TI)的TLC2933A高性能鎖相環
    的頭像 發表于 02-10 11:10 ?173次閱讀

    ?CDCVF2510 3.3V鎖相環時鐘驅動器技術文檔總結

    該CDCVF2510是一款高性能、低偏斜、低抖動、鎖相環 (PLL) 時鐘驅動器。它使用鎖相環 (PLL) 將反饋 (FBOUT) 輸出與時鐘 (CLK) 輸入信號在頻率和相位上精確對齊。它專為
    的頭像 發表于 10-08 10:00 ?766次閱讀
    ?CDCVF2510 3.3V<b class='flag-5'>鎖相環</b>時鐘驅動器技術文檔總結

    ?CDCVF25081 3.3-V 鎖相環時鐘驅動器技術文檔總結

    CDCVF25081是一款高性能、低偏斜、低抖動、鎖相環時鐘驅動器。它使用 PLL 將輸出時鐘在頻率和相位上精確對齊輸入時鐘信號。輸出分為 2 個組,總共 8 個緩沖 CLKIN 輸出。當不存在 CLKIN 信號時,該器件會自動將輸出置于低電平狀態(掉電模式)。
    的頭像 發表于 09-22 15:39 ?789次閱讀
    ?CDCVF25081 3.3-V <b class='flag-5'>鎖相環</b>時鐘驅動器技術文檔總結

    ?CDCVF2510A 3.3V鎖相環時鐘驅動器技術文檔總結

    該CDCVF2510A是一款高性能、低偏斜、低抖動、鎖相環 (PLL) 時鐘驅動器。該CDCVF2510A使用鎖相環 (PLL) 將反饋 (FBOUT) 輸出在頻率和相位上精確對齊到時鐘 (CLK
    的頭像 發表于 09-22 09:21 ?465次閱讀
    ?CDCVF2510A 3.3V<b class='flag-5'>鎖相環</b>時鐘驅動器技術文檔總結

    基于鎖相環的無軸承同步磁阻電機無速度傳感器檢測技術

    使用場合。為實現無軸承同步磁阻電機高速超高速、低成本、實用化運行,提出了一種基于鎖相環法的無速度傳感自檢測技術。通過應用鎖相環原理,設計出無軸承同步磁阻電機無速度傳感器,并基于 Matlab
    發表于 07-29 16:22

    如何實現高效雙向電能變換

    隨著電動汽車、家庭和工商業儲能產品快速普及,雙向電能變換系統的熱度也在不斷攀升。作為電網與電池的功率橋梁,雙向電能變換系統基于一套硬件電路就能控制電池充放電,實現能量雙向流動,相比傳統單向變換器可大幅降低硬件成本,減小設備體積。
    的頭像 發表于 07-23 11:40 ?1556次閱讀

    高壓放大器在鎖相環穩定重復頻率研究中的應用

    實驗名稱: 鎖相環穩定重復頻率的系統分析 實驗內容: 針對重復頻率的漂移,引入兩套鎖相環系統反饋控制兩個激光器的重復頻率,將其鎖定在同一個穩定的時鐘源上。本章主要闡述了經典鎖相環的原理,穩定重復
    的頭像 發表于 06-06 18:36 ?700次閱讀
    高壓放大器在<b class='flag-5'>鎖相環</b>穩定重復頻率研究中的應用

    鎖相環(PLL)電路設計與應用(全9章)

    內容介紹本文檔主要介紹鎖相環(PLL)電路的設計與應用,內容包括PLL工作原理與電路構成、PLL電路的傳輸特性、PLL電路中環路濾波器的設計方法、PLL電路的測試與評價方法、PLL特性改善技術
    發表于 04-18 15:34