CDCVF25081是一款高性能、低偏斜、低抖動、鎖相環時鐘驅動器。它使用 PLL 將輸出時鐘在頻率和相位上精確對齊輸入時鐘信號。輸出分為 2 個組,總共 8 個緩沖 CLKIN 輸出。當不存在 CLKIN 信號時,該器件會自動將輸出置于低電平狀態(掉電模式)。
S1 和 S2 引腳允許在 PLL 或旁路 PLL 輸出之間進行選擇。當保持打開狀態時,輸出被禁用至邏輯低電平狀態。
*附件:cdcvf25081.pdf
該部件支持故障安全功能。該器件還集成了輸入遲滯,可防止在沒有輸入信號的情況下輸出隨機振蕩。
該器件在3.3V電源環境中工作,特性為–40°C至85°C(環境溫度)。
特性
- 基于鎖相環的零延遲緩沖器
- 1 個時鐘輸入到 2 個 4 個輸出組
- 無需外部 RC 網絡
- 電源電壓:3 V 至 3.6 V
- 工作頻率:8 MHz 至 200 MHz
- 低附加抖動(周期周期):66 MHz 至 200 MHz 時為 ±100 ps
- 提供掉電模式
- 電流消耗:< 20 μA in掉電模式
- 25 Ω片內串聯阻尼電阻器
- 工業溫度范圍:–40°C 至 85°C
- 擴頻時鐘兼容 (SSC)
- 包裝在
- 9.9 mm × 3.91 mm、16 引腳 SOIC (D)
- 5.0 mm × 4.4 mm、16 引腳 TSSOP (PW)
參數

方框圖

?1. 核心特性?
- ?鎖相環(PLL)架構?:零延遲緩沖器,1個時鐘輸入驅動2組共8個輸出,無需外部RC網絡
- ?電氣參數?:
- 工作電壓:3V至3.6V
- 頻率范圍:8MHz至200MHz
- 低附加抖動:±100ps(66-200MHz)
- 支持省電模式(靜態電流<20μA)
- ?物理特性?:
- 集成25Ω片上串聯阻尼電阻
- 工業級溫度范圍:-40°C至85°C
- 封裝選項:16引腳SOIC(9.9mm×3.91mm)或TSSOP(5.0mm×4.4mm)
?2. 典型應用場景?
- 國防無線電設備
- 醫療影像設備(CT/PET掃描儀、體外診斷)
- 雷達系統
- 音視頻制作切換器
?3. 功能描述?
- 通過PLL精確同步輸入/輸出時鐘的頻率和相位,反饋引腳(FBIN)需連接至任一輸出完成閉環
- 支持兩種工作模式:
- ?PLL模式?:自動校準輸出時鐘(需10μs鎖定時間)
- ?旁路模式?:直接傳遞輸入時鐘(S1/S2引腳控制)
- 無輸入信號時自動進入低功耗狀態
?4. 關鍵參數?
- ?時序特性?:
- 相位偏移:±200ps(PLL模式)
- 輸出傳播延遲:2.5-6ns(旁路模式)
- 輸出占空比:43%-57%
- ?可靠性指標?:
- ESD防護:2000V(HBM)/1000V(CDM)
- 最大結溫:150°C
?5. 設計建議?
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
-
鎖相環
+關注
關注
36文章
634瀏覽量
91105 -
pll
+關注
關注
6文章
981瀏覽量
138153 -
低電平
+關注
關注
1文章
238瀏覽量
13985 -
時鐘信號
+關注
關注
4文章
504瀏覽量
29961 -
時鐘驅動器
+關注
關注
0文章
122瀏覽量
14382
發布評論請先 登錄
相關推薦
熱點推薦
?CDCVF2510A 3.3V鎖相環時鐘驅動器技術文檔總結
該CDCVF2510A是一款高性能、低偏斜、低抖動、鎖相環 (PLL) 時鐘驅動器。該CDCVF2510A使用鎖相環 (PLL) 將反饋 (
?CDCVF2505 3.3V PLL時鐘驅動器技術文檔總結
該CDCVF2505是一款高性能、低偏斜、低抖動、鎖相環 (PLL) 時鐘 司機。該器件使用 PLL 將輸出時鐘(1Y[0-3] 和 CLKOUT)精確對齊到 頻率和相位的輸入
?CDCVF2509 3.3V鎖相環時鐘驅動器技術文檔總結
該CDCVF2509是一款高性能、低偏斜、低抖動、鎖相環 (PLL) 時鐘驅動器。該器件使用 PLL 將反饋 (FBOUT) 輸出與時鐘 (CLK) 輸入信號在頻率和相位上精確對齊。該
?CDCVF2510 3.3V鎖相環時鐘驅動器技術文檔總結
該CDCVF2510是一款高性能、低偏斜、低抖動、鎖相環 (PLL) 時鐘驅動器。它使用鎖相環 (PLL) 將反饋 (FBOUT) 輸出與時鐘
?CDC516 3.3V相位鎖定環時鐘驅動器技術文檔總結
CDC516 是一款高性能、低偏斜、低抖動、鎖相環時鐘驅動器。它使用鎖相環 (PLL) 將反饋輸出 (FBOUT) 與時鐘 (CLK) 輸入信號在頻率和相位上精確對齊。它專為與同步 D
CDCVF25081:高性能鎖相環時鐘驅動器深度解析
,一款高性能、低偏斜、低抖動的鎖相環(PLL)時鐘驅動器。 文件下載: cdcvf25081.pdf 一、產品特性亮點 1. 架構與輸出 CDCVF25081基于
CDCVF2505 3.3 - V 時鐘鎖相環時鐘驅動器:設計與應用指南
CDCVF2505 3.3 - V 時鐘鎖相環時鐘驅動器:設計與應用指南 作為電子工程師,在設計
CDC2516:高性能鎖相環時鐘驅動器的深度解析
: cdc2516.pdf 一、CDC2516概述 CDC2516是一款高性能、低偏斜、低抖動的鎖相環(PLL)時鐘驅動器,專為同步DRAM應用而設計。它工作在3.3V的VCC電壓下,能將一個
探索CDC516:高性能3.3V鎖相環時鐘驅動器
探索CDC516:高性能3.3V鎖相環時鐘驅動器 在電子設計領域,時鐘驅動器對于確保系統的穩定運行至關重要。今天我們要深入探討的是德州儀器(Texas Instruments)的CDC
?CDCVF25081 3.3-V 鎖相環時鐘驅動器技術文檔總結
評論