国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

電子發燒友App

硬聲App

掃碼添加小助手

加入工程師交流群

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

電子發燒友網>模擬技術>CTSD精密ADC—第4部分:輕松驅動ADC輸入和基準電壓源,簡化信號鏈設計

CTSD精密ADC—第4部分:輕松驅動ADC輸入和基準電壓源,簡化信號鏈設計

收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴

評論

查看更多

相關推薦
熱點推薦

CTSD精密ADC—利用異步采樣速率轉換(ASRC)簡化數字數據接口

本系列文章已突出介紹了連續時間Σ-Δ(CTSD)模數轉換器(ADC)調制器環路的架構特性,這種架構能夠簡化ADC模擬輸入端的信號設計。現在討論將ADC數據與外部數字主機接口以對此數據執行應用相關
2022-05-13 14:02:518196

采用差PulSAR ADC AD7982轉換單端信號電路圖

AD7982。該電路采用單端轉差驅動器ADA4941-1 和超低噪聲5.0 V基準電壓ADR435 ,可以接受許多類型的單端輸入信號,包括高壓至低壓范圍內的雙極性或單極性信號
2013-10-29 11:16:425339

ADC最佳SNR性能取決于輸入低噪聲信號基準電壓

要獲得 ADC 的最佳 SNR 性能并不僅僅是給 ADC 輸入提供低噪聲信號,提供一個低噪聲基準電壓是同等重要。
2017-10-19 13:51:2511993

精密數據采集信號的噪聲分析及應用

低功耗、低噪聲、全差分放大器 ADA4940-1 驅動輸入、18位、1 MSPS PulSAR? ADC AD7982,同時低噪聲精密5 V基準電壓 ADR435 用來提供 ADC 所需的5 V電源。
2018-03-01 09:06:448460

傳統ADC的前端設計

本文重點介紹新型連續時間Sigma-Delta (CTSD)精密ADC最重要的架構特性之一:輕松驅動阻性輸入基準電壓
2022-08-01 10:04:494579

CTSD ADC的固有混疊抑制解決方案

本文比較了現有精密ADC架構的混疊抑制解決方案背后的設計復雜性。我們將闡述一個理論,以此說明CTSD ADC架構本身固有的混疊抑制性能。我們還展示如何簡化信號設計,并探討CTSD ADC的擴展優勢。最后,我們將介紹新的測量和性能參數,以量化混疊抑制。
2022-08-01 09:59:561004

如何改進精密ADC信號設計

本身具有架構優勢,簡化信號設計,從而縮減了解決方案尺寸,有助于客戶縮短終端產品的上市時間。為了說明CTSD ADC本身的架構優勢及其如何適用于各種精密中等帶寬應用,我們將深入分析信號設計,讓設計人員了解CTSD技術的關鍵優勢,并探索AD4134 精密ADC易于設計的特性。
2022-08-01 10:14:411007

200mA精密基準電壓的功能

精密模擬設計人員通常依靠安靜不起眼的基準電壓為其DAC和ADC轉換器供電。這項工作超出了基準電壓的基本范圍——表面上設計用于為實際電源提供干凈、精確的穩定電壓;即電源轉換器的基準輸入。需要
2023-01-03 10:56:063463

CTSD ADC:如何改進精密ADC信號設計

本身具有架構優勢,簡化信號設計,從而縮減了解決方案尺寸,有助于客戶縮短終端產品的上市時間。為了說明CTSD ADC本身的架構優勢及其如何適用于各種精密中等帶寬應用,我們將深入分析信號設計,讓設計人員了解CTSD技術的關鍵優勢,并探索AD4134 精密ADC易于設計的特性。
2023-06-16 10:20:412559

CTSD ADC1部分:如何改進精密ADC信號設計

為了減少數字微控制器或DSP的大量后處理工作,設計人員可使用高性能精密ADC
2021-08-11 14:26:242220

CTSD精密ADC2部分:為信號設計人員介紹CTSD架構

CTSD ADC的一個關鍵優勢是它提供一個易于驅動的連續電阻輸入,而非傳統的前置開關電容采樣器。反相放大器電路具有類似的輸入阻抗概念,我們將其用作構建CTSD調制器環路的起始模塊。
2021-08-13 10:35:412274

ADC輸入保護的設計經驗,看完覺得太值了!

= ADC 輸入,紫色 = 基準電壓。左側圖像未添加肖特基二極管,右側圖像添加了肖特基二極管圖 4. 黃色 = ADC 輸入,綠色 = ADC 驅動輸入,紫色 = 基準電壓(交流耦合)左側圖像未添加
2021-02-22 09:29:39

ADC代碼轉換回相應的電壓

到輸出代碼。 圖 1:ADC輸入傳遞函數(N = 4) 滿量程范圍和輸入基準電壓要注意所使用ADC的FSR,因為不同的ADC有不同的FSR。FSR總是與基準電壓成正比,也可能取決于任何內部增益,如公式
2019-03-26 06:45:01

基準設計的重要性

采樣電容會從輸入引腳AIN驅動電容上抽取電荷。 常被忽略的地方是,整個采樣轉化周期里,SAR-ADC需要從信號電路中抽取一次電荷,而要從基準REF中抽取N次電荷(N等于ADC的位數),而且抽取的周期
2019-06-18 06:10:03

基準電壓電路設計中遇到的挑戰和要求

電路的電壓噪聲必須保持為 LSB 電壓的一小部分。 結論本文討論了如何針對精密逐次逼近型 ADC 設計基準電壓電路,并強調了如何判斷某些常見問題。文中的計算公式用于估算基準電壓電路的驅動能力和噪聲要求,以便有更高的概率使該電路通過硬件測試。
2020-04-14 07:00:00

電壓基準噪聲對增量累加ADC中的DC噪聲性能的影響

ADC上,并且測量噪聲性能,這樣通常能夠獲得一個比較好的基準噪聲測量值。如何選擇一個基準電壓對于在整個ADC輸入范圍內實現低噪聲/高分辨率性能來說,一個低噪聲基準重要。基準噪聲需求將取決于系統
2019-06-19 04:45:10

電壓參考對ADC/DAC混合信號部分的影響

設計來說,不存在一個普遍通用的解決方案。但是,在隨后的系列文章中,我將介紹幾款與各種各樣不同的轉換器一起工作的電路。我們下次見。參考文獻·《電壓參考如何影響您的性能:1部分,共3部分》,作者
2019-05-13 14:11:30

精密數據采集信號的噪聲分析

的總噪聲貢獻。如圖1所示,低功耗、低噪聲、全差分放大器 ADA4940-1 驅動輸入、18位、1 MSPS PulSAR? ADC AD7982,同時低噪聲精密5 V基準電壓 ADR435 用來
2021-03-27 06:30:00

精密數據采集信號的噪聲分析探討

的總噪聲貢獻。如圖1所示,低功耗、低噪聲、全差分放大器 ADA4940-1 驅動輸入、18位、1 MSPS PulSAR? ADC AD7982,同時低噪聲精密5 V基準電壓 ADR435 用來
2018-10-24 10:25:35

精密逐次逼近型ADC基準電壓的設計方案

粘連代碼,因此基準電壓電路的電壓噪聲必須保持為LSB電壓的一小部分。  結論  本文設計了一種精密逐次逼近型ADC設計基準電壓電路方案,并強調了如何判斷某些常見問題。文中的計算公式用于估算基準電壓電路的驅動能力和噪聲要求,以便有更高的概率使該電路通過硬件測試。(作者:Alan Walsh)
2018-09-27 10:57:26

精密逐次逼近型ADC設計基準電壓電路的研究

有關,也可能會造成粘連代碼,因此基準電壓電路的電壓噪聲必須保持為LSB電壓的一小部分。  5結論  本文討論了如何針對精密逐次逼近型ADC設計基準電壓電路,并強調了如何判斷某些常見問題。文中
2018-09-27 10:29:41

驅動ADC輸入簡化設計流程的方法

帶來諸多優勢。我們首先來看一種常見應用,其中需要將高電壓信號源進行電平轉換,將其轉換為所需的 ADC 輸入范圍。圖 1 中的簡單壓器可用來解決該問題,即將 +/-5V 信號電平轉換為 0-5V。該
2018-09-19 14:45:39

ADuC7060的ADC為什么無法使用外部基準電壓

高于1.35V時,必須將該位置1.這樣,可以將基準電壓頻”,解釋中的將基準電壓頻是什么意思啊?難道是說基準電壓超過1.35V后,若將該位置1,則實際基準電壓只有外部基準電壓的一半,即ADC
2024-01-15 07:23:03

ADuC7060的ADC無法使用外部基準電壓

時,必須將該位置1.這樣,可以將基準電壓頻”,解釋中的將基準電壓頻是什么意思啊?難道是說基準電壓超過1.35V后,若將該位置1,則實際基準電壓只有外部基準電壓的一半,即ADC輸入電壓
2018-12-03 09:14:47

DAC或者ADC基準電壓的位數匹配問題怎么解決

請教DAC或者ADC基準電壓的位數匹配問題我們知道DAC或ADC的精度用bit位數衡量,一個基準電壓的精度也可以用bit位數來衡量。那么問題來了,一個DA或者AD模塊他的AD或DA的位數
2025-01-20 06:07:58

SAR ADC輸入類型間的性能比較-第一部分

:量化信號的范圍。(Bennett, W. R.)(1948年7月)內部噪聲:為了分析ADC的SNR,我們首先假定一個噪聲可忽略不計的理想AC驅動器。可使用兩個對于ADC重要的量化噪聲
2018-09-12 11:25:57

SAR ADC模擬輸入架構

基準電壓輸入設置。單端雙極性輸入的直觀表示可參見上圖。采用單端雙極性輸入的器件有AD7656A-1。偽差輸入如果需要感測信號地或從載流地層解耦相對測量結果,信號設計人員可能考慮遷移至偽差輸入結構
2018-10-18 11:25:47

不同的SAR ADC模擬輸入架構研究

配置,容許信號擺幅介于對地正滿量程與負滿量程之間。同樣,滿量程通常由ADC基準電壓輸入設置。單端雙極性輸入的直觀表示可參見圖2。采用單端雙極性輸入的器件有AD7656A-1。圖2. 單端雙極性。偽差
2018-10-17 10:24:38

電壓基準與雙電壓基準的對決-第一部分

Ying Zhou1 開發一個低漂移系統會很難,特別是在使用雙極輸入信號時更是如此。諸如圖1中顯示的雙向電流感測的應用要求使用兩個良好匹配的低漂移基準電壓。第一個電壓,VREF定義ADC的滿量程范圍
2018-09-12 11:39:51

基于SiP技術提高精密數據采集信號密度

一個高精度、低功耗的16位SAR ADC;一個低功耗、高帶寬、高輸入阻抗的ADC驅動器;一個穩定的低功耗基準電壓緩沖器;以及一個高效的電源管理模塊。這些信號組件已通過SiP技術集成到一個數
2018-10-19 10:20:23

如何將ADC代碼轉換為電壓

。 圖 1:ADC輸入傳遞函數(N = 4) 滿量程范圍和輸入基準電壓要注意所使用ADC的FSR,因為不同的ADC有不同的FSR。FSR總是與基準電壓成正比,也可能取決于任何內部增益,如公式3所示
2019-07-23 04:45:01

如何設計ADC和DAC的基準,以及基準如何影響ADC與DAC那些性能?

如何設計ADC和DAC的基準,以及基準如何影響ADC與DAC那些性能?有沒有相關的資料參考?
2024-12-17 06:27:10

怎么保護ADC輸入

5.6V齊納二極管。圖3. 黃色 = ADC輸入,紫色 = 基準電壓。左側圖像未添加肖特基二極管,右側圖像添加了肖特基二極管。圖4. 黃色 = ADC輸入,綠色 = ADC驅動輸入,紫色 = 基準電壓
2018-10-19 09:57:47

探究寬帶GSPS ADC中的DDC(1部分

。圖1.抽取系數為8時,每8個樣本僅選擇8個樣本,拋棄7個樣本。你們猜猜第二個問題是什么?在2部分中,我們將看看其他常見問題之一,敬請期待。
2018-10-26 11:16:21

新興的CTSD ADC是怎樣彌補傳統的ADC性能的?

流水線型ADC與SAR ADC有什么不同?與流水線型ADC、SAR ADC相比,CTSD ADC有什么優勢?
2021-04-20 06:39:17

看完這篇,你也能輕松設計ADC輸入保護電路

= ADC 輸入,紫色 = 基準電壓。左側圖像未添加肖特基二極管,右側圖像添加了肖特基二極管圖 4. 黃色 = ADC 輸入,綠色 = ADC 驅動輸入,紫色 = 基準電壓(交流耦合)左側圖像未添加
2020-10-29 09:19:21

請問ADuCM360/1可以檢測到ADC輸入或外部基準電壓輸入的開路/短路嗎?

可以檢測到ADC輸入或外部基準電壓輸入的開路/短路嗎?我需要確保我的應用能夠檢測接線問題。
2024-01-15 06:17:23

高精度ADC信號中固定頻率降低雜散的特定設計解決方案

耦合通過外部基準而導致的雜散問題ADC參考其直流基準電壓電平將模擬信號量化成一個數字碼。因此,直流基準電壓輸入上的噪聲將直接饋入ADC輸出的數字碼。AD7175-2是一款低噪聲、快速建立、多路復用
2018-10-19 10:38:17

高速差ADC驅動器設計指南(一)

見公式3和公式4。需要注意實際的輸出共模電壓VOUT, cm和VOCM輸入端之間的差異,這個差異決定了輸出共模電平。對差ADC驅動器的分析比對傳統運放的分析要復雜得多。為了簡化代數表達式,暫且定義
2018-10-17 10:52:42

多路ADC系統的基準電壓設計

多路ADC系統的基準電壓設計:超聲成像系統通常使用一個大規模的模數轉換器ADC陣列。這些系統不僅需要精密的通道間匹配,而且還需要仔細設計電壓基準系統,以保持足夠的動態
2009-02-22 14:06:1432

多路ADC系統的基準電壓設計

本文主要講述的是多路ADC系統的基準電壓設計。
2009-04-25 09:52:1031

ADC系統的基準電壓設計方法

本文主要講述的是多路ADC系統的基準電壓設計方法
2009-05-08 10:14:3527

ADC和DAC基礎 (共五部分,完整版)

ADC和DAC基礎:ADC和DAC基礎第一部分ADC和DAC基礎第二部分ADC和DAC基礎第三部分ADC和DAC基礎第四部分,ADC和DAC基礎第五部分。 本系列文章分為5個部分,第一部分介紹采樣的
2009-09-23 19:08:240

精密基準方波基準電壓電路圖

精密基準方波基準電壓電路圖
2009-04-15 09:00:271565

14位Pipeline ADC設計的帶隙電壓基準技術

14位Pipeline ADC設計的帶隙電壓基準技術 目前,基準電壓被廣泛應用與高精度比較器,
2010-04-23 09:42:493988

ADC基準電壓設計與實現

  高分辨率、逐次逼近型ADC的整體精度取決于精度、穩定性和其基準電壓驅動能力。本文探討基準電壓電路設計中遇到的挑戰和要求。
2017-09-15 15:45:1720

高分辨率逐次逼近型ADC基準電壓電路設計的要求是什么?

逐次逼近型ADC簡化原理圖見圖1.采樣間隔期間,容性DAC連接至ADC輸入,并且與輸入電壓成比例的電荷被存儲在電容器中。轉換開始后,DAC從輸入端斷開。轉換算法逐個開關每一位至基準電壓或地。電容上
2018-07-10 07:58:003040

電壓基準如何影響ADC性能,2部分

本文是一個三部分系列的2部分,它研究用于逐次逼近寄存器(SAR)模數轉換器(ADC)的電壓參考系統的設計和性能。
2018-05-15 10:41:4010

基于LT6658的200mA精密基準電壓和穩壓器的設計實現

精密模擬設計人員常常依賴安靜低噪聲的基準電壓來為DAC和ADC轉換器供電。這項任務不在基準電壓的基本職責范圍內,其表面上的設計目的是為實際電源提供干凈精確的穩定電壓,即電源轉換器的基準輸入。考慮
2018-05-18 01:23:003203

ADI在線研討會:差驅動ADC的最新發展:第一部分

本研討會分為兩部分,討論如何針對設計選擇合適的差ADC驅動器,這是第一部分。在第一部分中,我們討論驅動ADC的基本知識,包括以下主題:數據采樣系統的誤差(例如失真和噪聲)、有效位數(ENOB)、差分信號定義和優勢、ADC驅動器架構。
2018-06-03 02:47:003840

ADC精密電壓基準實現物聯網的測量平衡

精確測量是物理現象詳細分析的物聯網愿景的基礎,精密電壓基準對于精確測量至關重要。無論ADC的底層架構如何,其操作從根本上依賴于輸入電壓與參考電壓的比較,以根據這些值創建適當的輸出代碼。在理想情況下,這種關系表示為:
2019-02-20 08:43:005118

ADC的多種輸入類型介紹

具有單端輸入ADC將模擬輸入電壓相對于地進行數字化。單端輸入簡化ADC驅動器要求,降低信號的復雜性并降低功耗。單端輸入可以是單極性或雙極性,其中單端單極性ADC上的模擬輸入僅在GND上方擺動
2019-04-16 09:06:0026435

如何針對設計選擇合適的差ADC驅動

本研討會分為兩部分,討論如何針對設計選擇合適的差ADC驅動器,這是第一部分。在第一部分中,我們討論驅動ADC的基本知識,包括以下主題:數據采樣系統的誤差(例如失真和噪聲)、有效位數(ENOB)、差分信號定義和優勢、ADC驅動器架構。
2019-06-20 06:06:004499

如何針對精密逐次逼近型ADC設計基準電壓電路

高分辨率、逐次逼近型 ADC 的整體精度取決于精度、穩定性和其基準電壓驅動能力。ADC 基準電壓輸入端的開關電容具有動態負載,因此基準電壓電路必須能夠處理與時間和吞吐速率相關的電流。某些
2021-01-07 23:55:0027

DN236-1和2通道無延遲ΔΣ<sup>?</sup>24位ADC輕松實現多種傳感器的數字化,1部分

DN236-1和2通道無延遲ΔΣ?24位ADC輕松實現多種傳感器的數字化,1部分
2021-04-19 20:11:551

DN237-1通道和2通道無延遲ΔΣ<sup>?</sup>24位ADC輕松實現多種傳感器的數字化,2部分

DN237-1通道和2通道無延遲ΔΣ?24位ADC輕松實現多種傳感器的數字化,2部分
2021-04-19 21:17:340

精密基準電壓

精密基準電壓
2021-04-27 20:11:4624

2部分:使用新型Sigma-Delta ADC的特性和功能的電路建議

2部分:使用新型Sigma-Delta ADC的特性和功能的電路建議
2021-05-09 19:13:399

1部分:使用新型Sigma-Delta ADC的特性和功能的電路建議

1部分:使用新型Sigma-Delta ADC的特性和功能的電路建議
2021-05-15 15:44:154

LTC6405演示電路-采用簡化混頻器和ADC型號的全差ADC驅動

LTC6405演示電路-采用簡化混頻器和ADC型號的全差ADC驅動
2021-06-08 16:17:065

ADC和DAC基礎 (共五部分,完整版)

基礎第四部分,ADC和DAC基礎第五部分。本系列文章分為5個部分,第一部分介紹采樣的概念以及奈奎斯特(Nyquist)采樣準則。5部分同樣也說明了如何運用欠采樣和抗混疊濾波器。By?Walt
2021-09-23 12:55:590

信號設計人員介紹CTSD架構

本文將采用一種與傳統方法不同的方式介紹連續時間Σ-Δ (CTSD) ADC技術,以便信號設計人員了解這種簡單易用的新型精密ADC技術,將其想像成一個連接了某些已知組件的簡單系統。
2022-08-25 16:14:081349

探索高壓輸電——2部分電壓換流器

探索高壓輸電——2部分電壓換流器
2022-11-01 08:27:041

探索高壓輸電 - 2部分電壓換流器

探索高壓輸電 - 2部分電壓換流器
2022-11-02 08:15:573

時鐘和基準電壓選擇

在本系列的1部分中,我們介紹了數據手冊中嵌入式模數轉換器(ADC)性能可能不代表您的應用的原因。這些原因包括:在芯片系統(SoC)的其余部分安靜時對ADC進行表征,考慮整個信號,而不僅僅是隔離
2022-12-02 11:24:482626

簡化ADC輸入基準驅動簡化信號設計

另一方面,輸入端需要低通抗混疊濾波器,以確保高頻噪聲和干擾嚴重衰減,以便當它們因采樣到目標頻帶而折返時,性能不會下降。現有ADC信號設計人員面臨的挑戰是微調混疊抑制和輸出建立的相反要求。DTSD ADC的前端設計帶有驅動器和抗混疊濾波器,如圖2所示。
2022-12-15 16:40:082089

共享基準電壓可能會影響精密ADC性能

施加在ADC基準輸入端的電壓是一個特別關鍵的元件。通常,為了節省資金或電路板空間,在具有多個精密ADC的系統中,工程師會傾向于在系統中共享一個基準電壓,而不緩沖每個基準電壓輸入ADC中沒有內部基準電壓緩沖器的基準電壓引腳通常不是靜態節點。
2023-01-05 10:31:182726

簡單的分立SE至差精密儀表放大器電路

圖1詳細介紹了所建議的精密系統設計,允許用戶在存在高共模電壓的情況下測量差分信號。該電路包括一個輸入緩沖器、一個ADC驅動器和一個基準電壓。緩沖器驅動儀表放大器的基準引腳,并將單端輸出轉換為差輸出。
2023-01-05 15:23:513293

精密逐次逼近型ADC電壓參考設計

高分辨率逐次逼近型ADC的整體精度取決于其基準電壓的精度、穩定性和驅動能力。ADC基準輸入端的開關電容構成動態負載,因此基準電壓電路必須能夠處理與時間和吞吐量相關的電流。一些ADC在片上集
2023-01-30 14:28:173517

多個ADC基準電壓

具有多個模數轉換器(ADC)的系統可實現的精度直接取決于施加到ADC基準電壓。例如,醫療超聲成像系統通常在接收器的波束成形器電子設備中包括大量ADC,通常按16、24、32等分組組織。最大光束精度
2023-02-25 10:51:363753

深入探討精密數據采集信號的噪聲分析

貢獻。 如圖1所示,低功耗、低噪聲、全差放 大器ADA4940-1驅動輸入、18位、1 MSPS PulSAR ADC AD7982,同時低噪聲精 密5 V基準電壓ADR435用來提供ADC所需的5 V電源。此信號無需額外驅動器級和基準電壓緩沖器,簡化了模擬信號調理,可節
2023-03-21 12:20:041514

了解基準電壓精密基準電壓的電平偏移

生成1.25V精密基準電壓的方法之一涉及電壓電平轉換,如圖1所示。通過使用 OPA5025 將其 GND 引腳驅動至 -2.5V,REF1 標稱輸出電壓 (25.376V) 電平轉換到其值的一半
2023-04-11 09:14:125232

深入分析信號設計,助你了解CTSD技術的關鍵優勢

本身具有架構優勢,簡化信號設計,從而縮減了解決方案尺寸,有助于客戶縮短終端產品的上市時間。為了說明CTSD ADC本身的架構優勢及其如何適用于各種精密中等帶寬應用,我們將深入分析信號設計,讓設計人員了解CTSD技術的關鍵優勢,并探索
2023-04-18 21:35:041822

CTSD精密ADC:利用異步采樣速率轉換(ASRC)簡化數字數據接口

本系列文章已突出介紹了連續時間Σ-Δ(CTSD)模數轉換器(ADC)調制器環路的架構特性,這種架構能夠簡化ADC模擬輸入端的信號設計。現在討論將ADC數據與外部數字主機接口以對此數據執行應用相關
2023-06-16 10:19:222904

CTSD精密ADC:為信號設計人員介紹CTSD架構

是更直觀地了解精密CTSD ADC內在優勢的背后原因。首先,我們將概述一種逐步構建CTSD調制器環路的方法,首先采用常見的閉環反相放大器配置,然后與ADC和DAC組合在一起。最后,我們將評估所構建電路的基本∑-Δ功能。
2023-06-16 10:21:591595

CTSD精密ADC:實現固有混疊抑制

、易于使用的無混疊精密ADC,可提供簡單、緊湊的信號解決方案。 2部分信號設計人員介紹了CTSD技術。本文比較了現有精密ADC架構的混疊抑制解決方案背后的設計復雜性。我們將闡述一個理論,以此
2023-06-16 10:23:171446

CTSD精密ADC輕松驅動ADC輸入基準電壓簡化信號設計

本文重點介紹新型連續時間Sigma-Delta (CTSD)精密ADC最重要的架構特性之一:輕松驅動阻性輸入基準電壓。實現最佳信號性能的關鍵是確保其與ADC接口時輸入基準電壓源本身不被破壞
2023-06-16 10:24:422566

如何改進精密ADC信號設計

精密ADC信號設計是現代電子系統中非常重要的一部分,它能夠將模擬信號轉換為數字信號,以便在數字處理器中進行數字信號處理。在設計精密ADC信號時,有許多因素需要考慮,例如信噪比、線性度、功耗、速度等。本文將介紹如何改進精密ADC信號設計,以提高其性能和可靠性。
2023-06-18 09:33:201655

【世說設計】深入探討精密數據采集信號的噪聲分析

貢獻。如圖1所示,低功耗、低噪聲、全差分放大器ADA4940-1驅動輸入、18位、1MSPSPulSARADCAD7982,同時低噪聲精密5V基準電壓ADR4
2023-04-09 14:24:101416

ADC眼中的虛擬評估,2部分

我在第一部分中的愿望是介紹該工具,以不太復雜的ADC為例,這樣我們就可以先了解該工具的功能,然后再深入研究具有附加數字信號處理功能的更復雜的ADC。現在,我們有機會了解了該工具,我們將了
2023-06-30 15:15:501467

ADC接口:電源,5部分

我們發現,使用DC/DC轉換器降低LDO的輸入電壓驅動ADC電源輸入的一種更有效的方法。提醒一下,下面的圖 1 給出了此拓撲。輸入電源電壓為5.0 V,降壓至2.5 V,然后輸入至LDO,ADC電源電壓具有1.8 V輸出。
2023-06-30 16:19:561381

ADC接口:電源,4部分

到目前為止,我們已經研究了ADC的不同類型的電源輸入,然后介紹了幾種驅動它們的方法。我們主要專注于使用LDO,但我們已經看到這可能并不總是最好的方法。根據系統約束和性能規格,其他拓撲可能更好。在這方面,我們來看看使用DC/DC轉換器(有時稱為開關穩壓器)和LDO來驅動ADC電源輸入(見圖1)。
2023-06-30 16:21:281315

ADC接口:電源,1部分

考慮到當前可用ADC的采樣速度以及典型ADC內部許多不同的電壓和時鐘域,通常建議在電源輸入中保持分離。通過將電源輸入保持在單獨的域上,可以最大限度地減少電源之間的串擾,并且噪聲在域之間的交叉時間要困難得多,在域之間可能會蔓延并導致ADC性能問題。
2023-06-30 16:39:351810

實例分享丨真雙極性輸入、全差輸出ADC驅動器設計

兩級信號調理,它能調整差雙極性±10 V輸入信號,并將其轉換為 ADC所需的共模電平為 2.048 V的全差±4.096 V信號。設計目標是實現上述調理,同時不降低ADC的噪聲和失真性能。ADC 驅動器需要的電源電壓通常超過 ADC輸入范圍,從而為輸入
2023-07-07 18:40:032042

驅動ADC第二部分 ADC驅動器與ADC匹配

電子發燒友網站提供《差驅動ADC第二部分 ADC驅動器與ADC匹配.pdf》資料免費下載
2023-11-23 16:38:140

驅動ADC 第一部分

電子發燒友網站提供《差驅動ADC 第一部分.pdf》資料免費下載
2023-11-23 16:36:360

電源設計方法-4部分

電子發燒友網站提供《電源設計方法-4部分.pdf》資料免費下載
2024-09-06 11:39:060

REF60xx高精度基準電壓,集成ADC驅動緩沖器

電子發燒友網站提供《REF60xx高精度基準電壓,集成ADC驅動緩沖器.pdf》資料免費下載
2024-11-22 15:27:050

ADS9129 16 位 20MSPS SAR ADC,帶 ADC 驅動器和基準驅動器技術手冊

ADS912x是16位高速模數轉換器(ADC)系列,集成了用于ADC輸入驅動器。集成的ADC驅動簡化信號,降低了精密應用的功耗,并支持超過1MHz的高頻信號。由于不需要外部去耦電容,集成ADC基準電壓緩沖器針對寬帶寬應用進行了優化。
2025-10-21 15:49:43475

ADS9117 18位5MSPS SAR ADC,帶ADC驅動器和基準電壓技術手冊

ADS911x是18位高速模數轉換器(ADC)系列,具有用于ADC輸入的集成驅動器。集成的ADC驅動簡化信號,降低了精密應用的功耗,并支持超過1MHz的高頻信號。由于不需要外部去耦電容,集成ADC基準電壓緩沖器針對寬帶寬應用進行了優化。
2025-10-22 11:10:04552

ADS9127 16位高速SAR ADC數據手冊總結

ADS912x是16位高速模數轉換器(ADC)系列,集成了用于ADC輸入驅動器。集成的ADC驅動簡化信號,降低了精密應用的功耗,并支持超過1MHz的高頻信號。由于不需要外部去耦電容,集成ADC基準電壓緩沖器針對寬帶寬應用進行了優化。
2025-10-22 11:16:22499

ADS9118 18位高速SAR ADC數據手冊總結

ADS911x是18位高速模數轉換器(ADC)系列,具有用于ADC輸入的集成驅動器。集成的ADC驅動簡化信號,降低了精密應用的功耗,并支持超過1MHz的高頻信號。由于不需要外部去耦電容,集成ADC基準電壓緩沖器針對寬帶寬應用進行了優化。
2025-10-22 11:34:45592

?ADS911x系列18位高速SAR ADC數據手冊完整總結

ADS911x是18位高速模數轉換器(ADC)系列,具有用于ADC輸入的集成驅動器。集成的ADC驅動簡化信號,降低了精密應用的功耗,并支持超過1MHz的高頻信號。由于不需要外部去耦電容,集成ADC基準電壓緩沖器針對寬帶寬應用進行了優化。
2025-10-22 13:47:29513

ADS9128 16位高速SAR ADC數據手冊完整總結

ADS912x是16位高速模數轉換器(ADC)系列,集成了用于ADC輸入驅動器。集成的ADC驅動簡化信號,降低了精密應用的功耗,并支持超過1MHz的高頻信號。由于不需要外部去耦電容,集成ADC基準電壓緩沖器針對寬帶寬應用進行了優化。
2025-10-22 13:55:52512

ADS9229雙通道、同步采樣、16位20MSPS SAR ADC技術手冊

ADS922x是16位、高速、雙通道、同步采樣、模數轉換器(ADC)系列,具有用于ADC輸入的集成驅動器。集成ADC驅動簡化信號,降低了精密應用的功耗,并支持超過1MHz的高頻信號。由于不需要外部去耦電容器,集成ADC基準電壓緩沖器針對寬帶寬應用進行了優化。
2025-10-22 15:26:52571

ADS9228 雙通道、同步采樣、16位10MSPS SAR ADC技術手冊

ADS922x是一系列16位、高速、雙通道、同步采樣、模數轉換器(ADC),具有用于ADC輸入的集成驅動器。集成的ADC驅動簡化信號,降低了精密應用的功耗,并支持超過1MHz的高頻信號。由于不需要外部去耦電容,集成ADC基準電壓緩沖器針對寬帶寬應用進行了優化。
2025-10-23 09:35:07475

ADS9227雙路同步采樣 16 位 SAR ADC 技術文檔總結

ADS922x是一系列16位、高速、雙通道、同步采樣、模數轉換器(ADC),具有用于ADC輸入的集成驅動器。集成的ADC驅動簡化信號,降低了精密應用的功耗,并支持超過1MHz的高頻信號。由于不需要外部去耦電容,集成ADC基準電壓緩沖器針對寬帶寬應用進行了優化。
2025-10-24 14:07:23716

ADS9218雙路同步采樣 18 位 SAR ADC 技術文檔總結

ADS921x是18位、高速、雙通道、同步采樣、模數轉換器(ADC)系列,具有用于ADC輸入的集成驅動器。集成ADC驅動簡化信號,降低了精密應用的功耗,并支持超過1MHz的高頻信號。由于不需要外部去耦電容器,集成ADC基準電壓緩沖器針對寬帶寬應用進行了優化。
2025-10-24 14:14:18596

已全部加載完成