雙鎖相環(huán)鄰頻調(diào)制器制作,Phase-locked loop
關(guān)鍵字:鎖相環(huán)調(diào)制器電路圖
作者:林德耀
本制作是在單片機(jī)控制下,通過復(fù)位開關(guān)對雙鎖相環(huán)鄰頻調(diào)制器輸出的電視頻道進(jìn)行遞增或遞減的切換,基于上期(09年第七期)所描述的雙鎖相環(huán)鄰頻調(diào)制器設(shè)計(jì)與制作的基礎(chǔ)上,在MC145152AP、MC12022鎖相分頻的環(huán)節(jié)上,對電視頻道的本振頻率(比欲設(shè)頻道的圖像載頻高38MHz)進(jìn)行數(shù)字編碼,根據(jù)編碼規(guī)則所獲得的信息進(jìn)行C語言的程序設(shè)計(jì)。仿真測試通過后將程序燒錄在AT89C52單片機(jī)芯片內(nèi),制作成的電路通過兩個(gè)復(fù)位開關(guān)進(jìn)行電視頻道的切換,并將有關(guān)數(shù)據(jù)顯示在LCD液晶顯示屏上。
一、單片機(jī)控制電路原理
單片機(jī)控制電路如下圖所示,SW3為復(fù)位開關(guān),當(dāng)按下復(fù)位開關(guān)SW3時(shí),電路復(fù)位,單片機(jī)處于起始工作狀態(tài)(1CH);按下復(fù)位開關(guān)SW1或SW2,雙鎖相環(huán)鄰頻調(diào)制器輸出的電視頻道分別作步進(jìn)遞增或遞減的變換。
一、單片機(jī)控制電路原理
單片機(jī)控制電路如下圖所示,SW3為復(fù)位開關(guān),當(dāng)按下復(fù)位開關(guān)SW3時(shí),電路復(fù)位,單片機(jī)處于起始工作狀態(tài)(1CH);按下復(fù)位開關(guān)SW1或SW2,雙鎖相環(huán)鄰頻調(diào)制器輸出的電視頻道分別作步進(jìn)遞增或遞減的變換。
所有的這些信息傳遞,都是經(jīng)系統(tǒng)軟件處理后由P1、P2口輸出欲設(shè)頻道本振頻率相應(yīng)的數(shù)字編碼信息至CK1插座上,CK1插座與上期(09年第七期)所描述的MCl45152AP相應(yīng)端口相連,迫使雙鎖相環(huán)鄰頻調(diào)制器根據(jù)人們的意愿進(jìn)行電視頻道的切換,并在LCD液晶顯示屏上顯示當(dāng)前所設(shè)置的頻道數(shù)和本振頻率。

數(shù)字編碼信息與LCD液晶顯示屏所顯示預(yù)設(shè)頻道數(shù)及本振頻率對應(yīng)關(guān)系一覽表如下表所示。
|
頻道數(shù)
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報(bào)投訴
發(fā)布評論請先 登錄 相關(guān)推薦
熱點(diǎn)推薦
Altera公司鎖相環(huán)IP核介紹鎖相環(huán)(PLL,Phase Lock Loop)的主要作用是實(shí)現(xiàn)輸出時(shí)鐘對輸入?yún)⒖紩r(shí)鐘的相位與頻率的精確跟蹤和同步。鎖相環(huán)(PLL)的主要模塊包括相位頻率檢測
探索CDC516:高性能3.3V鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器探索CDC516:高性能3.3V鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器 在電子設(shè)計(jì)領(lǐng)域,時(shí)鐘驅(qū)動(dòng)器對于確保系統(tǒng)的穩(wěn)定運(yùn)行至關(guān)重要。今天我們要深入探討的是德州儀器(Texas Instruments)的CDC516,一款
CDC2516:高性能鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器的深度解析CDC2516:高性能鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器的深度解析 在電子設(shè)計(jì)領(lǐng)域,時(shí)鐘驅(qū)動(dòng)器是確保系統(tǒng)穩(wěn)定運(yùn)行的關(guān)鍵組件之一。今天,我們就來詳細(xì)探討一款高性能的鎖相環(huán)時(shí)鐘驅(qū)動(dòng)
CDC509:高性能3.3V鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器CDC509:高性能3.3V鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器 在電子設(shè)計(jì)領(lǐng)域,時(shí)鐘驅(qū)動(dòng)是一項(xiàng)關(guān)鍵技術(shù),尤其是在同步DRAM應(yīng)用中,需要高精度、低抖動(dòng)的時(shí)鐘信號來確保數(shù)據(jù)的準(zhǔn)確傳輸。德州儀器(Texas
CDCVF2505 3.3 - V 時(shí)鐘鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器:設(shè)計(jì)與應(yīng)用指南CDCVF2505 3.3 - V 時(shí)鐘鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器:設(shè)計(jì)與應(yīng)用指南 作為電子工程師,在設(shè)計(jì)電路時(shí),時(shí)鐘驅(qū)動(dòng)器的選擇至關(guān)重要。今天我們來深入探討 Texas Instruments
CDCVF25081:高性能鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器深度解析CDCVF25081:高性能鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器深度解析 引言 在電子設(shè)計(jì)領(lǐng)域,時(shí)鐘驅(qū)動(dòng)器起著至關(guān)重要的作用,它直接影響著系統(tǒng)的穩(wěn)定性和性能。今天我們要深入探討的是德州儀器(TI)的CDCVF25081
TLC2932A高性能鎖相環(huán)芯片詳解:設(shè)計(jì)與應(yīng)用指南介紹的是德州儀器(TI)推出的TLC2932A高性能鎖相環(huán)芯片,它具有出色的性能和豐富的功能,能為工程師們的設(shè)計(jì)帶來更多便利和可能性。 文件下載: tlc2932a.pdf 一、TLC2932A概述 TLC2932A專為鎖相環(huán)系統(tǒng)設(shè)計(jì),主要由壓控振蕩
探索TLC2933A高性能鎖相環(huán):特性、應(yīng)用與設(shè)計(jì)要點(diǎn),了解其特性、工作原理及應(yīng)用中的設(shè)計(jì)要點(diǎn)。 文件下載: tlc2933a.pdf 一、TLC2933A概述 TLC2933A專為鎖相環(huán)系統(tǒng)設(shè)計(jì),主要由電壓控制振蕩器(VCO)和邊緣觸發(fā)型相位頻率檢測器
?CDCVF2510 3.3V鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器技術(shù)文檔總結(jié)該CDCVF2510是一款高性能、低偏斜、低抖動(dòng)、鎖相環(huán) (PLL) 時(shí)鐘驅(qū)動(dòng)器。它使用鎖相環(huán) (PLL) 將反饋 (FBOUT) 輸出與時(shí)鐘 (CLK) 輸入信號在頻率和相位上精確對齊。它專為
?CDC2536 鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器技術(shù)文檔總結(jié)?CDC2536是一款高性能、低偏斜、低抖動(dòng)的時(shí)鐘驅(qū)動(dòng)器。它使用鎖相環(huán) (PLL) 將時(shí)鐘輸出信號在頻率和相位上精確對齊到時(shí)鐘輸入 (CLKIN) 信號。它專門設(shè)計(jì)用于同步 DRAM 和流行的微處理器
?CDCVF2510A 3.3V鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器技術(shù)文檔總結(jié)該CDCVF2510A是一款高性能、低偏斜、低抖動(dòng)、鎖相環(huán) (PLL) 時(shí)鐘驅(qū)動(dòng)器。該CDCVF2510A使用鎖相環(huán) (PLL) 將反饋 (FBOUT) 輸出在頻率和相位上精確對齊到時(shí)鐘 (CLK
基于鎖相環(huán)的無軸承同步磁阻電機(jī)無速度傳感器檢測技術(shù)使用場合。為實(shí)現(xiàn)無軸承同步磁阻電機(jī)高速超高速、低成本、實(shí)用化運(yùn)行,提出了一種基于鎖相環(huán)法的無速度傳感自檢測技術(shù)。通過應(yīng)用鎖相環(huán)原理,設(shè)計(jì)出無軸承同步磁阻電機(jī)無速度傳感器,并基于 Matlab
發(fā)表于 07-29 16:22
高壓放大器在鎖相環(huán)穩(wěn)定重復(fù)頻率研究中的應(yīng)用實(shí)驗(yàn)名稱: 鎖相環(huán)穩(wěn)定重復(fù)頻率的系統(tǒng)分析 實(shí)驗(yàn)內(nèi)容: 針對重復(fù)頻率的漂移,引入兩套鎖相環(huán)系統(tǒng)反饋控制兩個(gè)激光器的重復(fù)頻率,將其鎖定在同一個(gè)穩(wěn)定的時(shí)鐘源上。本章主要闡述了經(jīng)典鎖相環(huán)的原理
Analog Devices Inc. ADF4382x小數(shù)N分頻鎖相環(huán) (PLL)數(shù)據(jù)手冊Analog Devices ADF4382x小數(shù)N分頻鎖相環(huán) (PLL) 是一款高性能、超低抖動(dòng)、小數(shù)N分頻鎖相環(huán) (PLL)。它集成了壓控振蕩器 (VCO),是5G或數(shù)據(jù)轉(zhuǎn)換器時(shí)鐘
鎖相環(huán)(PLL)電路設(shè)計(jì)與應(yīng)用(全9章)內(nèi)容介紹本文檔主要介紹鎖相環(huán)(PLL)電路的設(shè)計(jì)與應(yīng)用,內(nèi)容包括PLL工作原理與電路構(gòu)成、PLL電路的傳輸特性、PLL電路中環(huán)路濾波器的設(shè)計(jì)方法、PLL電路的測試與評價(jià)方法、PLL特性改善技術(shù)
發(fā)表于 04-18 15:34
|
雙鎖相環(huán)鄰頻調(diào)制器制作,Phase-locked loop
評論