CDC516 是一款高性能、低偏斜、低抖動、鎖相環時鐘驅動器。它使用鎖相環 (PLL) 將反饋輸出 (FBOUT) 與時鐘 (CLK) 輸入信號在頻率和相位上精確對齊。它專為與同步 DRAM 一起使用而設計。CDC516 的工作電壓為 3.3V VCC設計用于驅動每個輸出多達五個時鐘負載。
*附件:cdc516.pdf
四組四個輸出提供16個輸入時鐘的低偏斜、低抖動拷貝。輸出信號占空比調整為50%,與輸入時鐘的占空比無關。每組輸出都可以通過 1G、2G、3G 和 4G 控制輸入單獨啟用或禁用。當G輸入為高電平時,輸出與CLK在相位和頻率上切換;當G輸入為低電平時,輸出被禁用至邏輯低電平狀態。
與許多包含 PLL 的產品不同,CDC516 不需要外部 RC 網絡。片內包含用于PLL的環路濾波器,可最大限度地減少元件數量、電路板空間和成本。
由于CDC516基于PLL電路,因此需要穩定時間才能實現反饋信號與參考信號的鎖相。在CLK上電和施加固定頻率、固定相位信號后,以及PLL基準信號或反饋信號發生任何變化后,需要此穩定時間。PLL 可以通過捆扎 AV 來繞過 PLL 進行測試CC到地面。
CDC516 的工作溫度范圍為 0°C 至 70°C。
特性
- 使用 CDCVF2510A 作為此設備的替代品
- 用于同步DRAM應用的鎖相環時鐘分配
- 將一個時鐘輸入分配到四個輸出組
- 每個輸出組的單獨輸出使能
- 外部反饋引腳 (FBIN) 用于將輸出同步到時鐘輸入
- 無需外部 RC 網絡
- 工作電壓為 3.3V V
CC - 采用塑料 48 引腳薄型收縮小外形封裝
參數

?1. 產品概述?
- ?型號?:CDC516,3.3V供電的PLL時鐘驅動器,專為同步DRAM設計,?建議使用替代型號CDCVF2510A?。
- ?核心功能?:
- 將1個輸入時鐘(CLK)分配至?16路輸出?(4組×4路),支持低偏移(low-skew)和低抖動(low-jitter)。
- 內置PLL,無需外部RC網絡,集成環路濾波器,減少元件數量和成本。
- ?封裝?:48引腳TSSOP(薄型小尺寸封裝),工作溫度0°C至70°C。
?2. 關鍵特性?
- ?輸出控制?:四組輸出(1Y0-1Y3、2Y0-2Y3、3Y0-3Y3、4Y0-4Y3)可通過獨立使能引腳(1G-4G)單獨啟用/禁用(高電平有效)。
- ?PLL同步?:
- 反饋引腳(FBIN/FBOUT)需外部短接以完成PLL環路,確保輸出與輸入時鐘相位同步。
- 上電或時鐘穩定后需?1ms鎖定時間?,輸入時鐘占空比要求40%-60%。
- ?電氣特性?:
- 工作電壓:3.3V ±10%(3V至3.6V),時鐘頻率范圍25MHz至125MHz。
- 輸出占空比自動調整為50%,與輸入占空比無關。
?3. 引腳與功能?
- ?關鍵引腳?:
- ?輸出引腳?:
- 1Y0-1Y3(4路)、2Y0-2Y3(4路)、3Y0-3Y3(4路)、4Y0-4Y3(4路),每路可驅動最多5個時鐘負載。
?4. 性能參數?
- ?相位誤差?:典型值±80ps至±400ps(66MHz-100MHz),含抖動總誤差最高460ps。
- ?輸出偏移?:≤200ps(同負載條件下)。
- ?功耗?:
- 模擬電源電流隨頻率線性增加(見圖5),動態電流最高500mA(3.6V)。
?5. 絕對最大額定值?
- 電源電壓:-0.5V至4.6V,輸入電壓:-0.5V至6.5V,超出可能損壞器件。
- 最大功耗:0.85W(55°C靜止空氣環境)。
-
鎖相環
+關注
關注
36文章
633瀏覽量
90870 -
DRAM
+關注
關注
40文章
2375瀏覽量
188412 -
pll
+關注
關注
6文章
976瀏覽量
137636 -
輸入信號
+關注
關注
0文章
558瀏覽量
13123 -
時鐘驅動器
+關注
關注
0文章
96瀏覽量
14350
發布評論請先 登錄
?CDC2351-EP 1線至10線時鐘驅動器技術文檔總結
?CDCVF2510A 3.3V鎖相環時鐘驅動器技術文檔總結
?CDC2351-Q1 1:10時鐘驅動器技術文檔總結
?CDCVF2509 3.3V鎖相環時鐘驅動器技術文檔總結
?CDCVF2510 3.3V鎖相環時鐘驅動器技術文檔總結
?CDC509 3.3V相位鎖定環時鐘驅動器技術文檔總結
?CDC351 1:10時鐘驅動器技術文檔總結
?CDC329A 時鐘驅動器技術文檔總結
?CDC2351 1線轉10線時鐘驅動器技術文檔總結

?CDC516 3.3V相位鎖定環時鐘驅動器技術文檔總結
評論