国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

技術(shù)資訊 I 3D-IC 中 硅通孔TSV 的設(shè)計與制造

深圳(耀創(chuàng))電子科技有限公司 ? 2022-11-17 17:58 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本文要點:

3D 集成電路需要一種方法來連接封裝中垂直堆疊的多個裸片

由此,與制造工藝相匹配的硅通孔(Through-Silicon Vias,TSV)設(shè)計應(yīng)運而生

硅通孔設(shè)計有助于實現(xiàn)更先進的封裝能力,可以在封裝的不同部分混用不同的通孔設(shè)計

3D 集成電路或2.5D 封裝方法,以及新的處理器ASIC,都依賴于以某種方式來連接封裝上相互堆疊的裸片。硅通孔是一種主要的互連技術(shù),用于在 2.5D/3D 封裝中通過中介層、基板、電源和堆疊的裸片間提供電氣連接。這些通孔提供了與 PCB 中相同的互連功能,但設(shè)計方法完全不一樣,需要根據(jù)它們在制造過程中的不同來設(shè)計。

如今,現(xiàn)代集成電路較常使用單一樣式的硅通孔,這是因為用于裸片堆疊互連的沉積工藝較難實現(xiàn)。盡管在實現(xiàn)方面沒有太多的靈活性,但硅通孔使 2.5D 封裝和堆疊式集成電路的規(guī)模逐步縮小,在bump 數(shù)量增多的情況下,依然可以使bump的中體尺寸變小。在我們?yōu)樵O(shè)計選擇硅通孔樣式之前,需要考慮制造工藝以及硅通孔在制造中的困難。

硅通孔設(shè)計

03031b72-65c7-11ed-b116-dac502259ad0.jpg

3D 集成封裝基于裸片與中介層之間的垂直互連

硅通孔有三種設(shè)計樣式,用于連接中介層上堆疊的 3D 裸片,需要根據(jù)制造過程中的實現(xiàn)情況來選擇這些堆疊。硅通孔結(jié)構(gòu)一般用于集成了堆疊邏輯和存儲器的 2.5D/3D 集成系統(tǒng)級封裝。由于高帶寬存儲器占用了大量的封裝基板面積,針對這些部分使用硅通孔有諸多好處,可以沿著垂直堆疊的方向提供裸片之間的連接。

在 3D 集成電路中使用

硅通孔可以放置在 3D 集成電路中使用的裸片-裸片/裸片-晶圓工藝中,以定義通過基板和 I/O 的連接。下圖是以三種樣式實現(xiàn)的硅通孔截面示意圖。在這些圖中,通孔提供了一個長的垂直連接,垂直橫跨基板,并可進入多個裸片層。


3D 集成電路中的硅通孔可以采用三種方法進行設(shè)計和放置:

03348586-65c7-11ed-b116-dac502259ad0.png

硅通孔的先通孔、中通孔和后通孔工藝

先通孔

先制作通孔,然后再將元件或鍵合裸片擺放在中介層上。首先,在通孔中沉積金屬,然后覆蓋結(jié)構(gòu)的頂部。堆疊裸片之間的金屬化連接,用于連接基板層并完成與硅通孔的連接。

放置通孔需要在金屬化之前、擺放電路之后進行。在堆疊過程中,通孔結(jié)構(gòu)要達(dá)到不同的層,并提供層之間的連接。盲孔、埋孔和通孔版本的硅通孔可以在這個過程中輕松放置。

中通孔

后通孔

顧名思義,通孔是在堆疊和金屬化之后形成的,也叫做背面硅通孔。在這個過程中,將一個長的通孔結(jié)構(gòu)沿著封裝放置并穿過基板。該過程不影響金屬化,也不需要在晶圓減薄過程中納入顯現(xiàn) (reveal) 工藝。

用于在硅片上形成這些硅通孔的主要活性離子蝕刻工藝,是使用六氟化硫 (SF6) 和 C4F8 鈍化的 Bosch 蝕刻工藝。雖然非常大的孔可以由蝕刻掩膜定義并通過這種工藝形成,但蝕刻率對孔的長寬比非常敏感。在蝕刻之后,利用銅的電化學(xué)沉積來形成種子層,并通過電鍍堆積出孔的結(jié)構(gòu)。

在中介層和晶圓級封裝中使用

硅通孔也可用于中介層,將多個芯片或堆疊的裸片連接成 2.5D 封裝。擺放在中介層上的單個芯片可以是單片集成電路或硅上堆疊裸片,每個都有自己的硅通孔。這些堆疊的元件也可以是細(xì)間距 BGA/倒裝芯片封裝中的非標(biāo)準(zhǔn)元件,直接粘合在中介層的金屬焊盤上。然后,中介層利用倒裝芯片 bump 安裝到封裝基板上,如下圖所示:

03679020-65c7-11ed-b116-dac502259ad0.png

硅中介層上的 2.5D 集成封裝

中介層中硅通孔的制造工藝與單片或裸片堆疊 3D 集成電路(見上文)的制造工藝基本相同,涉及類似的蝕刻和堆積工藝。這種工藝也可以直接在芯片的晶圓上制造通孔和形成封裝,稱為晶圓級封裝。然后,這些晶圓級封裝可以粘合到異構(gòu) 3D 集成電路上,或者可以形成 bump,直接安裝到 2.5D 封裝中使用的中介層上。

硅通孔對信號完整性有何影響

按照集成電路的尺寸標(biāo)準(zhǔn),硅通孔的結(jié)構(gòu)非常大,并且長寬比較高,因此在選擇硅通孔時要格外關(guān)注成本,因為這些大型結(jié)構(gòu)需要更長的加工時間。此外,其直徑可以達(dá)到幾微米,且可能帶有扇形輪廓,會帶來可靠性問題。然而,盡管制造復(fù)雜性有所增加,但考慮到信號和電源完整性,依然利大于弊,包括:

電源損耗更低,因為硅通互連比水平通道要短

沿著互連長度的寄生效應(yīng)更小

由于寄生電容更少,信號轉(zhuǎn)換更快

繼續(xù)進行 3D 集成和異構(gòu)集成來說是十分必要的

如果 VLSI 設(shè)計師想為專門的應(yīng)用開發(fā)更先進的元件,就需要在物理布局中設(shè)計硅通孔,并運行基本的信號仿真來驗證電氣行為。

如果想在設(shè)計中實現(xiàn) 2.5D/3D 封裝的所有優(yōu)勢,請使用 Cadence 的全套系統(tǒng)分析工具。VLSI 設(shè)計師可以將多個特征模塊集成到新的設(shè)計中,并定義中介層連接,實現(xiàn)持續(xù)集成和擴展。強大的場求解器提供全套軟件仿真功能,與電路設(shè)計和 PCB layout 軟件集成,打造了一個完整的系統(tǒng)設(shè)計工具包,適用于各類應(yīng)用和各種復(fù)雜程度的設(shè)計。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 集成電路
    +關(guān)注

    關(guān)注

    5452

    文章

    12572

    瀏覽量

    374541
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    技術(shù)資訊 I 多板系統(tǒng) 3D 建模,提升設(shè)計精度和性能

    本文要點了解3D建模流程。洞悉多板系統(tǒng)3D建模如何提高設(shè)計精度、性能和成本效益。掌握3D建模在制造工藝的優(yōu)勢。在PCBA領(lǐng)域,仿真與建模是
    的頭像 發(fā)表于 11-21 17:45 ?2515次閱讀
    <b class='flag-5'>技術(shù)</b><b class='flag-5'>資訊</b> <b class='flag-5'>I</b> 多板系統(tǒng) <b class='flag-5'>3D</b> 建模,提升設(shè)計精度和性能

    電鍍材料在先進封裝的應(yīng)用

    TSV技術(shù)借助晶圓內(nèi)部的垂直金屬通,達(dá)成芯片間的直接電互連。相較于傳統(tǒng)引線鍵合等互
    的頭像 發(fā)表于 10-14 08:30 ?6798次閱讀
    <b class='flag-5'>硅</b>通<b class='flag-5'>孔</b>電鍍材料在先進封裝<b class='flag-5'>中</b>的應(yīng)用

    TSV制造工藝概述

    (Through Silicon Via,TSV技術(shù)是一種通過在介質(zhì)層制作垂直導(dǎo)通
    的頭像 發(fā)表于 10-13 10:41 ?3630次閱讀
    <b class='flag-5'>TSV</b><b class='flag-5'>制造</b>工藝概述

    TSV和TGV產(chǎn)品在切割上的不同難點

    技術(shù)區(qū)別TSV(ThroughSiliconVia),指連接晶圓兩面并與襯底和其他通
    的頭像 發(fā)表于 10-11 16:39 ?925次閱讀
    <b class='flag-5'>TSV</b>和TGV產(chǎn)品在切割上的不同難點

    HBM技術(shù)在CowoS封裝的應(yīng)用

    HBM通過使用3D堆疊技術(shù),將多個DRAM(動態(tài)隨機存取存儲器)芯片堆疊在一起,并通過TSV,Through-Silicon Via
    的頭像 發(fā)表于 09-22 10:47 ?2224次閱讀

    技術(shù)資訊 I Allegro PCB設(shè)計的扇出操作

    ,扇出是為印刷電路板上的表面貼裝器件創(chuàng)建分散通的過程。上期我們介紹了在布線操作的布線優(yōu)化操作,實現(xiàn)PCB的合理規(guī)范走線;本期我們將講解在AllegroPCB設(shè)計
    的頭像 發(fā)表于 09-19 15:55 ?6942次閱讀
    <b class='flag-5'>技術(shù)</b><b class='flag-5'>資訊</b> <b class='flag-5'>I</b> Allegro PCB設(shè)計<b class='flag-5'>中</b>的扇出<b class='flag-5'>孔</b>操作

    詳解WLCSP三維集成技術(shù)

    。然而,當(dāng)系統(tǒng)級集成需求把 3D 封裝/3D IC 技術(shù)推向 WLCSP 時,傳統(tǒng)方案——引線鍵合堆疊、PoP、TSV
    的頭像 發(fā)表于 08-28 13:46 ?3298次閱讀
    詳解WLCSP三維集成<b class='flag-5'>技術(shù)</b>

    TSV工藝晶圓減薄與銅平坦化技術(shù)

    本文主要講述TSV工藝晶圓減薄與銅平坦化。 晶圓減薄與銅平坦化作為 TSV 三維集成技術(shù)
    的頭像 發(fā)表于 08-12 10:35 ?1824次閱讀
    <b class='flag-5'>TSV</b>工藝<b class='flag-5'>中</b>的<b class='flag-5'>硅</b>晶圓減薄與銅平坦化<b class='flag-5'>技術(shù)</b>

    TSV技術(shù)的關(guān)鍵工藝和應(yīng)用領(lǐng)域

    工藝等多種類型。部分工藝需根據(jù)2.5D/3D封裝的特定要求進一步發(fā)展,例如3D封裝的引線鍵合技術(shù),對線弧高度、焊點尺寸等有了更高標(biāo)準(zhǔn),需要
    的頭像 發(fā)表于 08-05 15:03 ?3249次閱讀
    <b class='flag-5'>TSV</b><b class='flag-5'>技術(shù)</b>的關(guān)鍵工藝和應(yīng)用領(lǐng)域

    TSV制造技術(shù)里的關(guān)鍵界面材料與工藝

    TSV制造技術(shù),既包含TSV制造技術(shù)
    的頭像 發(fā)表于 08-01 09:24 ?2114次閱讀
    <b class='flag-5'>TSV</b><b class='flag-5'>制造</b><b class='flag-5'>技術(shù)</b>里的關(guān)鍵界面材料與工藝

    TSV制造技術(shù)里的通刻蝕與絕緣層

    相較于傳統(tǒng)CMOS工藝,TSV需應(yīng)對高深寬比結(jié)構(gòu)帶來的技術(shù)挑戰(zhàn),從激光或深層離子反應(yīng)刻蝕形成盲開始,經(jīng)等離子體化學(xué)氣相沉積絕緣層、金屬黏附/阻擋/種子層的多層沉積,到銅電鍍填充及改進型化學(xué)機械拋光(CMP)處理厚銅層,每一步均
    的頭像 發(fā)表于 08-01 09:13 ?2294次閱讀

    基于TSV的減薄技術(shù)解析

    在半導(dǎo)體三維集成(3D IC技術(shù)TSV
    的頭像 發(fā)表于 07-29 16:48 ?1662次閱讀
    基于<b class='flag-5'>TSV</b>的減薄<b class='flag-5'>技術(shù)</b>解析

    日月光最新推出FOCoS-Bridge TSV技術(shù)

    日月光半導(dǎo)體最新推出FOCoS-Bridge TSV技術(shù),利用提供更短供電路徑,實現(xiàn)更高 I/O 密度與更好散熱性能,滿足AI/HPC
    的頭像 發(fā)表于 05-30 15:30 ?1371次閱讀

    芯片制造的應(yīng)變技術(shù)介紹

    本文介紹了在芯片制造的應(yīng)變技術(shù)的原理、材料選擇和核心方法。
    的頭像 發(fā)表于 04-15 15:21 ?3167次閱讀
    芯片<b class='flag-5'>制造</b><b class='flag-5'>中</b>的應(yīng)變<b class='flag-5'>硅</b><b class='flag-5'>技術(shù)</b>介紹

    TSV填充材料

    電子發(fā)燒友網(wǎng)報道(文/黃山明)TSV(Through Silicon Via)即技術(shù),是通過在芯片和芯片之間、晶圓和晶圓之間制作垂直導(dǎo)通,實現(xiàn)芯片之間互連的
    的頭像 發(fā)表于 04-14 01:15 ?2842次閱讀