MAX9234/MAX9236/MAX9238可將三路LVDS串行輸入解串為21路單端LVCMOS/LVTTL輸出。隨LVDS數(shù)據(jù)流接收到的并行LVDS時(shí)鐘提供解串定時(shí)。輸出具有獨(dú)立的供電引腳,允許1.8V至5V的輸出邏輯電平。
2012-11-08 10:54:50
4013 】:4.5V3、 可通過鍵盤設(shè)置采集方式;(單點(diǎn)采集、多路巡測、采集時(shí)間間隔*)4、 具有異常數(shù)據(jù)聲音報(bào)警功能:對一路數(shù)據(jù)可設(shè)置正常數(shù)據(jù)的上限值和下限值,當(dāng)采集的數(shù)據(jù)出現(xiàn)異常,發(fā)出報(bào)警信號(hào)。選做功能:1
2012-11-18 22:39:56
現(xiàn)在輸入2路lvds串行數(shù)據(jù)和1路lvds時(shí)鐘信號(hào),頻率480M,請問如何解出串行數(shù)據(jù),并恢復(fù)成并行TTL信號(hào)
2013-04-28 18:08:32
解串器對大位寬并行總線進(jìn)行了串行化,不僅可實(shí)現(xiàn)在系統(tǒng)內(nèi)部、系統(tǒng)間或位于兩個(gè)不同地點(diǎn)的系統(tǒng)間進(jìn)行大量數(shù)據(jù)的點(diǎn)對點(diǎn)傳輸,同時(shí)還可降低功耗、板級空間和成本。下圖 1 是串行解串器的基本概念。圖 1:串行∕解
2022-11-21 06:38:25
作者:Michael Peffers 歡迎閱讀《獲得連接》系列博客!在上篇《獲得連接》博客《解密串行解串器》一文中,我們探討了如何通過串行解串器器件實(shí)現(xiàn)并行數(shù)據(jù)的串行解串。本文我們將探討串行解串器
2018-09-13 10:01:00
我們之前在用DS90UB948-Q1這類片子的時(shí)候都是用4路LVDS端口,每個(gè)端口處理一路數(shù)據(jù),然后再4路數(shù)據(jù)轉(zhuǎn)換成一路CSI信號(hào)輸出。
現(xiàn)在DS90UB960-Q1我們只用4路LVDS端口中的2
2024-12-17 07:44:59
路數(shù)4路DAC,轉(zhuǎn)換率1.25Msps數(shù)據(jù)位16bit數(shù)字接口JESD204B模擬接口交流耦合模擬輸出±1V輸出阻抗50Ω模擬指標(biāo)信噪比SNR:69.327dBFS時(shí)鐘PLL芯片HMC7044板載晶振
2022-07-21 16:10:34
數(shù)據(jù) 3 路差分輸出正/負(fù)端42/41B_CLKP/B_CLKNOutB 通道 LVDS 時(shí)鐘差分輸出正/負(fù)端數(shù)字及控制端口(TTL 電平)1SCLInOutI2CMaster/Slave 的 SCL
2022-05-13 09:47:05
差分形式并保持與輸出串行數(shù)據(jù)流的同步關(guān)系。LVDS 輸出有 2 個(gè)鏈路,每個(gè)鏈路包括 4 對 LVDS 差分數(shù)據(jù)輸出和 1 對并行的 LVDS 差分時(shí)鐘。 24 位 LVDS 發(fā)送器1 、產(chǎn)品概述本產(chǎn)品為一款多通道 LVDS 串行發(fā)送器,實(shí)現(xiàn)將 27 位 CMOS/TTL 信號(hào)(24 位 RGB
2022-01-25 06:53:00
到解幀器的接收器延遲。來自同一個(gè)系統(tǒng)中兩個(gè)不同ADC的數(shù)據(jù)可能各自具有獨(dú)特的確定性延遲。與簡單的串行鏈路配置不同——比如低壓差分信號(hào) (LVDS)——JESD204B接口將數(shù)據(jù)樣本打包為定義幀。幾個(gè)
2018-10-15 10:40:45
MXIM推出其高速LVDS串行器/解串器(SerDes)系列的最新成員:MAX9263/MAX9265串行解串器MAX9264。這千兆多媒體串行鏈路(GMSL)芯片組采用高帶寬數(shù)字內(nèi)容保護(hù)(HDCP
2014-12-06 12:31:57
我想用fpga讀取三路ps/2接口的鼠標(biāo)數(shù)據(jù),這三路數(shù)據(jù)是同時(shí)傳送過來。我以前用pic單片機(jī),但是pic只能單步執(zhí)行,在采集一路時(shí),另兩路會(huì)有數(shù)據(jù)丟失。想請教大俠們fpga能否解決這時(shí)序問題,對三路數(shù)據(jù)進(jìn)行同時(shí)同步采集?fpga是否嚴(yán)格意義上的并行執(zhí)行,還是像51單片機(jī)那樣單步或者是有一定時(shí)間順序?謝謝
2013-05-20 10:24:06
RT: AD 采集4路數(shù)據(jù)同時(shí)CPU計(jì)算2組數(shù)據(jù)通過串口傳輸循環(huán)發(fā)送到上位機(jī)labview 顯示波形。。。。如何做?(4路信號(hào)不通)
2014-06-05 12:15:12
stm32F407ADC+DMA 10路采集2路數(shù)據(jù)異常(通道9/10)使用的是0/1/2/38/9/10/11/12/13 通道9與通道10 雖然有數(shù)據(jù)但不變化好像與外邊是斷開的配置都是相同的其余各通道采集正常
2024-03-13 07:38:09
鏈路預(yù)算表用于計(jì)算Maxim工業(yè)、科學(xué)與醫(yī)療無線頻段(ISM-RF)產(chǎn)品(Tx、Rx、TRx)的鏈路性能,估算特定的射頻電路在幾種環(huán)境下的通信覆蓋范圍和鏈路裕量。該Excel?表格還可用于估算100MHz至10GHz載頻范圍的其它射頻系統(tǒng)的鏈路裕量。
2019-08-22 07:00:30
MAX9286吉比特多媒體串行鏈路(GMSL)解串器接收多達(dá)四個(gè)GMSL串行器的數(shù)據(jù),采用50Ω同軸電纜或100Ω屏蔽雙絞線(STP)電纜,通過四個(gè)CSI-2通道輸出數(shù)據(jù)。每條串行鏈路具有嵌入式控制
2018-02-02 15:10:14
本帖最后由 queqiongtao 于 2013-4-7 09:46 編輯
八路數(shù)字搶答器(CD4511)附件中有電路圖和仿真圖
2013-03-27 19:41:13
想利用RAM塊實(shí)現(xiàn)a,b兩路數(shù)據(jù)的延遲,其中a,b都是32位,速率為61.44Mb/s ,要求a路延遲16個(gè)數(shù)據(jù)時(shí)鐘周期,b路延遲8個(gè)數(shù)據(jù)周期請各位幫忙瞧一瞧代碼哪里有問題??我怎么也查不出問題來
2014-04-06 19:39:31
】:4.5V3、 可通過鍵盤設(shè)置采集方式;(單點(diǎn)采集、多路巡測、采集時(shí)間間隔*)4、 具有異常數(shù)據(jù)聲音報(bào)警功能:對一路數(shù)據(jù)可設(shè)置正常數(shù)據(jù)的上限值和下限值,當(dāng)采集的數(shù)據(jù)出現(xiàn)異常,發(fā)出報(bào)警信號(hào)。選做功能:1
2012-11-18 22:35:33
JTIO44RM為4 路數(shù)字量輸入(DI)和4 路繼電器輸出(DO)RS485數(shù)據(jù)采集模塊。4路DI可以是干節(jié)點(diǎn)輸入,也可以是濕節(jié)點(diǎn)輸入,濕節(jié)點(diǎn)支持最高電壓DC80V;兩路DO可以輸出常開、常閉兩種
2016-06-21 17:09:29
``處理器·Freescale i.MX6Q 處理器·ARM? cortex?-A91.2GHz x 4核·512 KB L2緩存·32 KB指令和數(shù)據(jù)緩存·2GB雙通道 LPDDR3 內(nèi)存,8GB
2016-06-13 10:02:54
485開關(guān)量轉(zhuǎn)換模塊,開關(guān)量16路控制器,16路數(shù)字量(DI)采集設(shè)備。采用標(biāo)準(zhǔn)的Modbus RTU通訊協(xié)議,可以通過RS485總線進(jìn)行遠(yuǎn)程DI數(shù)據(jù)采集傳輸。技術(shù)參數(shù)數(shù)字量輸入接口DI16路干
2015-10-30 17:32:02
解串器對大位寬并行總線進(jìn)行了串行化,不僅可實(shí)現(xiàn)在系統(tǒng)內(nèi)部、系統(tǒng)間或位于兩個(gè)不同地點(diǎn)的系統(tǒng)間進(jìn)行大量數(shù)據(jù)的點(diǎn)對點(diǎn)傳輸,同時(shí)還可降低功耗、板級空間和成本。下圖 1 是串行解串器的基本概念。圖 1:串行∕解
2018-09-13 09:54:18
用4路PWM給步進(jìn)驅(qū)動(dòng)器發(fā)送方波,如果關(guān)閉一路,會(huì)不會(huì)不影響其他3路呢?
2018-12-11 08:51:37
通訊 協(xié)議,可以通過 TCP/IP 網(wǎng)絡(luò)遠(yuǎn)程采集開關(guān)量數(shù)據(jù)。 設(shè)備同時(shí)帶有一個(gè) RS485 接口,可以將 RS485 接口數(shù)據(jù)轉(zhuǎn)到網(wǎng)絡(luò)傳輸,實(shí)現(xiàn)單串 口服務(wù)器功能。 特點(diǎn):1800257 →24 路
2020-01-15 09:12:02
文末下載完整資料多路數(shù)據(jù)采集系統(tǒng)[1](第一屆,1994年)(1)設(shè)計(jì)任務(wù)??設(shè)計(jì)一個(gè)八路數(shù)據(jù)采集系統(tǒng),系統(tǒng)原理框圖如圖1.3.35所示。??主控器能對50米以外的各路數(shù)據(jù),通過串行傳輸線(實(shí)驗(yàn)中用
2021-12-07 13:41:52
,你可以實(shí)現(xiàn)更高的性能—最多比傳統(tǒng)SAW示波器高9倍。 圖1:SAW示波器和TI LMK03328的10G鏈路性能一個(gè)低相位噪聲基準(zhǔn)時(shí)鐘轉(zhuǎn)化為串行鏈路中其它關(guān)鍵塊的更高抖動(dòng)允許量分配。隨著數(shù)據(jù)速率快速
2018-09-05 16:07:30
程度!隨著數(shù)據(jù)速率的增加,鏈路抖動(dòng)允許量變得越來越嚴(yán)格。硬件工程師將主要精力放在如何使他們的整個(gè)線路卡能夠支持最大吞吐量,而為基準(zhǔn)時(shí)鐘產(chǎn)生的隨機(jī)抖動(dòng)分配盡可能小的允許量。針對基準(zhǔn)時(shí)鐘,對于一條25GbE
2022-11-18 07:31:24
通過CDCE62005 EVM工具生成5路lvds格式輸出5路128MHz的LVDS格式時(shí)鐘時(shí),LOCK引腳的信號(hào)如下,請問是什么原因?
對應(yīng)的時(shí)鐘配置參數(shù)圖下:
REGISTERS
0
2024-11-08 12:26:37
)的數(shù)據(jù),然后將 RGB 色彩的并行總線信號(hào)與控制信號(hào)轉(zhuǎn)換為 LVDS 串行化數(shù)據(jù)流,以便通過單條雙絞線對線纜傳輸。線纜另一端的配套解串器可擴(kuò)展返回至并行接口的視頻信號(hào),該接口連接顯示器或主機(jī)。德州儀器
2018-09-17 16:10:00
本文主要講述的是LVDS串行-解串器在雙絞線電纜數(shù)據(jù)傳輸中的性能。
2009-04-29 10:32:33
29 10MHz – 135MHz 28 位平板顯示器鏈路 LVDS 串行解串器發(fā)送器 Function Serializer Color depth (bpp) 24 Input
2022-12-07 14:29:16
利用串行器/解串器能夠減少近距離、寬帶數(shù)據(jù)傳輸中的連線,類似應(yīng)用有:電信和網(wǎng)絡(luò)設(shè)備、蜂窩基站中的機(jī)架互聯(lián)、數(shù)字視頻信號(hào)接口等。電流模式、低壓差分信號(hào)(LVDS)的優(yōu)
2010-12-13 17:59:22
16 MAX9217/MAX9218視頻鏈路中的音頻數(shù)據(jù)傳輸
摘要:MAX9217/MAX9218串行器和解串器芯片組通過一對兒雙絞線LVDS鏈路實(shí)現(xiàn)視頻數(shù)據(jù)傳輸,廣泛用于汽車和工
2008-10-22 21:56:36
4544 
摘要:對于MAX9209/MAX9222等多通道輸入的LVDS串行/解串器,測量接收器的延遲裕量以判斷它們的抖動(dòng)容限是一種行之有效的方法。雖然一些文獻(xiàn)給出了接收端的延遲定義,但還沒有公認(rèn)
2009-04-25 09:25:56
1310 
MAX9249 吉比特多媒體串行鏈路串行器,具有LVDS系統(tǒng)接口
概述
MAX9249串行器帶有LVDS系統(tǒng)接口,采用Maxim吉比特多媒體串行鏈路(GMSL)技術(shù)。MAX9249串行器與GMSL解
2010-03-28 09:17:58
1350 MAX9249 吉比特多媒體串行鏈路串行器,具有LVDS系統(tǒng)接口
概述
MAX9249串行器帶有LVDS系統(tǒng)接口,采用Maxim吉比特多媒體串行鏈路(GMSL)
2010-05-20 08:51:48
950 MAX9259/MAX9260芯片組采用Maxim吉比特多媒體串行鏈路(GMSL)技術(shù)。MAX9259串行器與MAX9260解串器配合使用,構(gòu)成完整的數(shù)字串行鏈路,實(shí)現(xiàn)高速視頻、音頻和控制數(shù)據(jù)的傳輸。MAX9259/
2010-06-26 09:07:25
1789 在MAX9265串行鏈路(GMSL)串行接口功能的LVDS系統(tǒng)和高帶寬數(shù)字內(nèi)容保護(hù)(HDCP)的DVD和藍(lán)光™視頻和音頻數(shù)據(jù)加密千兆多媒體內(nèi)容保護(hù)。與任何支持HDCP GMSL串器的串行雙,形成一個(gè)數(shù)據(jù)的控制和HDCP加密的視頻和音頻數(shù)據(jù)傳輸數(shù)字串行鏈路。
2011-01-19 09:37:51
1407 MAX9266串行鏈路(GMSL)功能的LVDS解串器系統(tǒng)接口和高帶寬數(shù)字內(nèi)容保護(hù)(HDCP)的DVD和藍(lán)光?視頻和音頻數(shù)據(jù)解密千兆多媒體內(nèi)容保護(hù)
2011-04-11 10:54:15
2206 MXIM推出其高速LVDS串行器/解串器(SerDes)系列的最新成員:MAX9263/MAX9265串行解串器MAX9264
2011-04-14 18:01:00
4449 基于CY7C68013A和FPGA的4路數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)_智丹
2017-01-13 21:40:36
26 德州儀器(TI)宣布推出采用55毫米QFN封裝的低電壓差分信號(hào)(LVDS)串行與解串器(SerDes),據(jù)稱其尺寸小于同類競爭解決方案的1/3,能夠顯著縮小各種應(yīng)用的板級空間,如無線基站、數(shù)據(jù)
2017-12-13 15:17:00
3165 了解高速數(shù)據(jù)傳輸中使用的吉比特多媒體串行鏈路(GMSL)串行器/解串器(SerDes)背后的技術(shù)。本視頻中包括GMSL技術(shù)概述、關(guān)于GMSL正向和反向通道架構(gòu)的信息,以及關(guān)鍵GMSL特性介紹。
2018-10-08 03:13:00
13697 AD9523-1:低抖動(dòng)時(shí)鐘發(fā)生器,14路LVPECL/LVDS/HSTL輸出或29路LVCMOS輸出 數(shù)據(jù)手冊
2021-03-21 14:28:08
2 AD9510:1.2 GHz時(shí)鐘分配IC,PLL內(nèi)核,分頻器,延遲調(diào)整,8路輸出
2021-03-21 15:32:58
11 ADN4663:雙路3 V CMOS LVDS高速差分驅(qū)動(dòng)器數(shù)據(jù)表
2021-05-08 14:25:27
2 ADN4668:3 V LVDS四路CMOS差分線路接收器數(shù)據(jù)表
2021-05-08 17:13:41
1 ADM6339:四路電壓微處理器監(jiān)控電路數(shù)據(jù)表
2021-05-09 15:21:51
7 ADN4664:雙路3 V CMOS LVDS差分線路接收器數(shù)據(jù)表
2021-05-09 17:49:57
2 ADN4661:單路、3 V、CMOS、LVDS、高速差分驅(qū)動(dòng)器數(shù)據(jù)表
2021-05-25 14:12:55
1 ADN4662:單路、3 V、CMOS、LVDS差分線路接收器數(shù)據(jù)表
2021-05-25 19:48:08
5 位于兩個(gè)不同地點(diǎn)的系統(tǒng)間進(jìn)行大量數(shù)據(jù)的點(diǎn)對點(diǎn)傳輸,同時(shí)還可降低功耗、板級空間和成本。下圖 1 是串行解串器的基本概念。
2021-06-28 17:23:27
7876 
8路開關(guān)量+4路繼電器+6路模擬量多功能4G物聯(lián)網(wǎng)終端
2021-11-18 10:55:03
1679 
差分形式并保持與輸出串行數(shù)據(jù)流的同步關(guān)系。LVDS 輸出有 2 個(gè)鏈路,每個(gè)鏈路包括 4 對 LVDS 差分數(shù)據(jù)輸出和 1 對并行的 LVDS 差分時(shí)鐘。 24 位 LVDS 發(fā)送器1 、產(chǎn)品概述本產(chǎn)品為一款多通道 LVDS 串行發(fā)送器,實(shí)現(xiàn)將 27 位 CMOS/TTL 信號(hào)(24 位 RGB
2021-11-30 21:06:05
15 超低抖動(dòng)時(shí)鐘發(fā)生器如何優(yōu)化串行鏈路系統(tǒng)性能
2022-11-04 09:50:15
0 時(shí)鐘抖動(dòng)解秘—高速鏈路時(shí)鐘抖動(dòng)規(guī)范基礎(chǔ)知識(shí)
2022-11-07 08:07:30
2 LVDS解串器的偏斜裕量是其抖動(dòng)容限的指標(biāo)。應(yīng)用筆記3821:4通道(3個(gè)數(shù)據(jù)通道加時(shí)鐘通道)LVDS串行器/解串器的偏斜裕量測量展示了一種利用串行器和LVDS互連來測量偏斜裕量的方法。本應(yīng)用筆記描述了如何僅使用解串器測量偏斜裕量。概述的過程幾乎可用于任何LVDS解串器。
2023-01-10 09:20:05
1496 
Maxim的高速串行器和解串器(SerDes)產(chǎn)品已用于汽車、網(wǎng)絡(luò)、服務(wù)器和3G基站的視頻、圖像和數(shù)據(jù)傳輸。MAX9247串行器和MAX9218解串器構(gòu)成一對典型的單LVDS鏈路,內(nèi)置時(shí)鐘。該對可以達(dá)到的最高串行鏈路數(shù)據(jù)速率高達(dá)800Mbps。
2023-02-20 09:35:51
11721 
Maxim MAX9205/MAX9207 LVDS串行器和MAX9206/MAX9208 LVDS解串器設(shè)計(jì)用于通過串行點(diǎn)對點(diǎn)鏈路傳輸高速數(shù)據(jù),具有100Ω差分特性阻抗。MAX160–MAX400
2023-03-30 11:14:42
4765 
Maxim的高速串行器、解串器(SerDes)產(chǎn)品已經(jīng)應(yīng)用于汽車、網(wǎng)絡(luò)、服務(wù)器和3G基站中的視頻、圖像和數(shù)據(jù)傳輸。MAX9247串行器與MAX9218解串器構(gòu)成一對兒典型的具有嵌入式時(shí)鐘的單通道LVDS鏈路。該鏈路的最高串行數(shù)據(jù)速率可達(dá)800Mbps。
2023-06-16 14:42:27
7602 
雙路LVDS信號(hào)和單路的時(shí)鐘頻率有什么關(guān)系?是一個(gè)時(shí)鐘內(nèi)傳輸兩個(gè)像素的數(shù)據(jù)嗎? 雙路LVDS信號(hào)是一種在高速數(shù)據(jù)傳輸上應(yīng)用廣泛的接口,它利用微小的電壓擺動(dòng)來傳輸數(shù)據(jù)。在雙路LVDS信號(hào)中,數(shù)據(jù)被分成
2023-10-18 15:38:22
3924 電子發(fā)燒友網(wǎng)站提供《DS90UB954-Q1雙路4.16Gbps、MIPI CSI-2輸出、FPD-link III解串器集線器數(shù)據(jù)表.pdf》資料免費(fèi)下載
2024-06-19 12:33:12
0 電子發(fā)燒友網(wǎng)站提供《DS90UB936-Q1雙路3Gbps、MIPI CSI-2輸出、FPD-link III解串器集線器數(shù)據(jù)表.pdf》資料免費(fèi)下載
2024-06-19 12:41:58
1 電子發(fā)燒友網(wǎng)站提供《TDES954雙路解串器集線器數(shù)據(jù)表.pdf》資料免費(fèi)下載
2024-06-19 12:38:09
0 電子發(fā)燒友網(wǎng)站提供《DS90UB9722-Q1汽車類FPD-link IV雙路解串器集線器數(shù)據(jù)表.pdf》資料免費(fèi)下載
2024-06-24 10:40:42
2 電子發(fā)燒友網(wǎng)站提供《DS90UB960-Q1四路4.16Gbps FPD-link III解串器集線器數(shù)據(jù)表.pdf》資料免費(fèi)下載
2024-06-29 10:13:47
0 電子發(fā)燒友網(wǎng)站提供《DS90UB962-Q1四路3Gbps FPD-link III解串器集線器數(shù)據(jù)表.pdf》資料免費(fèi)下載
2024-06-29 10:14:53
0 電子發(fā)燒友網(wǎng)站提供《TDES960四路4.16Gbps V3link解串器集線器數(shù)據(jù)表.pdf》資料免費(fèi)下載
2024-06-29 10:04:03
28 電子發(fā)燒友網(wǎng)站提供《DS90UB662-Q1四路3Gbps FPD-link III解串器集線器數(shù)據(jù)表.pdf》資料免費(fèi)下載
2024-06-28 17:19:10
0 電子發(fā)燒友網(wǎng)站提供《DS90UB964-Q1 12 位、100MHz FPD-link III四路解串器集線器數(shù)據(jù)表.pdf》資料免費(fèi)下載
2024-07-01 14:19:55
0 電子發(fā)燒友網(wǎng)站提供《DS90CR486 133MHz 48位通道鏈路解串器數(shù)據(jù)表.pdf》資料免費(fèi)下載
2024-07-02 09:52:47
0 電子發(fā)燒友網(wǎng)站提供《DS92LV18 18位總線LVDS串行器/解串器數(shù)據(jù)表.pdf》資料免費(fèi)下載
2024-07-04 10:48:34
2 四路數(shù)據(jù)分配器是一種數(shù)字電路元件,它的作用是將一個(gè)數(shù)據(jù)輸入信號(hào)分配成多個(gè)數(shù)據(jù)輸出信號(hào)。 1. 四路數(shù)據(jù)分配器的基本概念 四路數(shù)據(jù)分配器是一種多路復(fù)用器(Multiplexer),它將一個(gè)數(shù)據(jù)輸入信號(hào)
2024-07-10 10:42:55
3756 電子發(fā)燒友網(wǎng)站提供《了解高速56G PAM-4串行鏈路的時(shí)鐘需求.pdf》資料免費(fèi)下載
2024-09-23 11:36:20
0 電子發(fā)燒友網(wǎng)站提供《LMK1D1208低附加抖動(dòng)、八路LVDS輸出時(shí)鐘緩沖器評估板.pdf》資料免費(fèi)下載
2024-11-16 15:00:51
0 AD9510提供多路輸出時(shí)鐘分配功能,并集成一個(gè)片內(nèi)鎖相環(huán)(PLL)內(nèi)核。它具有低抖動(dòng)和低相位噪聲特性,能夠極大地提升數(shù)據(jù)轉(zhuǎn)換器的時(shí)鐘性能。4路獨(dú)立的LVPECL時(shí)鐘輸出和4路LVDS時(shí)鐘輸出工作頻率分別為1.2 GHz和800 MHz。可選的CMOS時(shí)鐘輸出工作頻率為250 MHz。
2025-04-15 11:41:58
809 
AD9511提供多路輸出時(shí)鐘分配功能,并集成一個(gè)片內(nèi)鎖相環(huán)(PLL)內(nèi)核。它具有低抖動(dòng)和低相位噪聲特性,能夠極大地提升數(shù)據(jù)轉(zhuǎn)換器的時(shí)鐘性能。3路獨(dú)立的LVPECL時(shí)鐘輸出和2路LVDS時(shí)鐘輸出工作頻率分別為1.2 GHz和800 MHz。可選的CMOS時(shí)鐘輸出工作頻率為250 MHz。
2025-04-15 13:48:04
960 
或任何HDCP-GMSL串行器,配合MAX9264解串器或任何HDCP-GMSL解串器,構(gòu)成數(shù)字串行鏈路,用于傳輸控制數(shù)據(jù)和HDCP加密視頻、音頻數(shù)據(jù)。GMSL是經(jīng)過Digital Content Protection (DCP),LLC認(rèn)證的HDCP技術(shù)。
2025-05-22 09:47:04
951 
Analog Devices/Maxim Integrated MAX96752 GMSL2解串器(帶雙LVDS(OLDI)輸出)可將單鏈或雙鏈路GMSL? 串行輸入轉(zhuǎn)換為單路或雙路OLDI。這些
2025-05-23 13:56:47
1365 
MAX96752解串器將單鏈路或雙鏈路 GMSL? 串行輸入轉(zhuǎn)換為單鏈路或雙 OLDI。它們還發(fā)送和接收側(cè)信道和外設(shè)控制數(shù)據(jù),實(shí)現(xiàn)視頻和雙向數(shù)據(jù)的全雙工、單線傳輸。
OLDI 輸出可配置為單
2025-05-27 14:18:33
1633 
MAX9278A/MAX9282A吉比特多媒體串行鏈路(GMSL)解串器通過50Ω同軸或100Ω屏蔽雙絞線(STP)電纜接收來自GMSL串行器的數(shù)據(jù),在四個(gè)數(shù)據(jù)通道LVDS端口(oLDI)中的三個(gè)端口輸出解串后數(shù)據(jù)。
2025-05-28 10:30:44
934 
MAX9278/MAX9282千兆位多媒體串行鏈路(GMSL)解串器通過50Ω同軸電纜或100Ω屏蔽雙絞線(STP)電纜從GMSL串行器接收數(shù)據(jù),并在3個(gè)(共4個(gè))數(shù)據(jù)通道LVDS輸出端(oLDI)輸出解串器數(shù)據(jù)。
2025-05-28 14:28:36
990 
MAX9266多媒體串行鏈路(GMSL)解串器帶有LVDS系統(tǒng)接口和寬帶數(shù)字內(nèi)容保護(hù)(HDCP)加密,用于DVD和Blu-ray?視頻及音頻數(shù)據(jù)保護(hù)。該款解串器配合任何HDCP-GMSL串行器,構(gòu)成數(shù)字串行
2025-05-28 16:05:12
1084 
MAX9265吉比特多媒體串行鏈路(GMSL)串行器具有LVDS系統(tǒng)接口和寬帶數(shù)字內(nèi)容保護(hù)(HDCP)加密,用于DVD和Blu-ray?視頻及音頻數(shù)據(jù)的內(nèi)容保護(hù)。串行器可配合任何HDCP GMSL解
2025-05-28 16:12:08
796 
MAX9268解串器采用Maxim吉比特多媒體串行鏈路(GMSL)技術(shù),具有LVDS系統(tǒng)接口,可有效減少引腳數(shù)、縮小封裝面積,器件可以與任意一款GMSL串行器配合使用,構(gòu)成完整的數(shù)字串行鏈路,實(shí)現(xiàn)高速視頻、音頻和雙向控制數(shù)據(jù)的傳輸。
2025-05-28 16:38:08
906 
MAX9249串行器帶有LVDS系統(tǒng)接口,采用Maxim吉比特多媒體串行鏈路(GMSL)技術(shù)。MAX9249串行器與GMSL解串器配合使用,構(gòu)成完整的數(shù)字串行鏈路,實(shí)現(xiàn)高速視頻、音頻和控制數(shù)據(jù)的傳輸。
2025-05-28 16:43:37
884 
MAX9209/MAX9213將21位的LVTTL/LVCMOS并行輸入數(shù)據(jù)串行化為三路LVDS輸出。第四路LVDS輸出為并行速率時(shí)鐘,為解串器提供時(shí)鐘。
MAX9209/MAX9213具有
2025-05-28 18:14:27
757 
onsemi FIN3386MTDX LVDS串行解串器參數(shù)特性,數(shù)據(jù)手冊與EDA模型下載
2025-07-09 18:06:58
584 
10 - MHz至66 - MHz,10:1 LVDS串行器/解串器芯片組的設(shè)計(jì)與應(yīng)用 在當(dāng)今的電子系統(tǒng)設(shè)計(jì)中,高速數(shù)據(jù)傳輸和處理至關(guān)重要。TI公司的SN65LV1023A串行器
2025-12-29 15:50:06
71 DS92LV18:18位總線LVDS串行器/解串器的深度解析 在電子設(shè)計(jì)領(lǐng)域,數(shù)據(jù)傳輸?shù)母咝院头€(wěn)定性一直是工程師們關(guān)注的重點(diǎn)。TI推出的DS92LV18 18位總線LVDS串行器/解串器,為
2025-12-30 10:05:09
107 探索DS90CR486:高性能48位通道鏈路解串器的技術(shù)剖析與應(yīng)用指南 在高速數(shù)據(jù)傳輸?shù)念I(lǐng)域中,DS90CR486作為一款133MHz、48位通道鏈路解串器,以其高達(dá)6.384Gbps的吞吐量,成為
2025-12-30 11:05:06
117 深入剖析SCAN921023和SCAN921224:20 - 66 MHz 10位總線LVDS串行器與解串器 在高速數(shù)據(jù)傳輸?shù)碾娮釉O(shè)計(jì)領(lǐng)域,串行器和解串器(SerDes)起著至關(guān)重要的作用。今天我們
2025-12-31 09:20:08
88 深度解析DS92LV1260:六路10位BLVDS解串器的卓越性能與設(shè)計(jì)要點(diǎn) 在當(dāng)今高速數(shù)據(jù)傳輸?shù)臅r(shí)代,解串器在保障數(shù)據(jù)高效、準(zhǔn)確傳輸方面發(fā)揮著至關(guān)重要的作用。今天,我們就來深入探討德州儀器(TI
2025-12-31 10:25:04
154 深入剖析DS92LV16:16位總線LVDS串行器/解串器的卓越性能與應(yīng)用 在當(dāng)今高速數(shù)據(jù)傳輸?shù)臅r(shí)代,串行器/解串器(SERDES)在數(shù)據(jù)處理和傳輸中扮演著至關(guān)重要的角色。德州儀器(TI
2025-12-31 14:45:06
90
評論