完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > vhdl
VHDL全名Very-High-Speed Integrated Circuit Hardware Description Language,誕生于1982年。1987年底,VHDL被IEEE和美國國防部確認(rèn)為標(biāo)準(zhǔn)硬件描述語言 。
文章:308個(gè) 瀏覽:131716次 帖子:562個(gè)
幾乎所有的芯片設(shè)計(jì)、芯片驗(yàn)證工程師,每天都在和VCS打交道,但是由于驗(yàn)證環(huán)境的統(tǒng)一化管理,一般將不同的編譯仿真選項(xiàng)集成在一個(gè)文件里,只需要一兩個(gè)人維護(hù)即...
C到VHDL的編譯器設(shè)計(jì)與實(shí)現(xiàn)詳解
本文主要介紹了C到VHDL的編譯器設(shè)計(jì)與實(shí)現(xiàn),首先介紹了C與VHDL的語言特征,其次闡述了設(shè)計(jì)方案,最后介紹了轉(zhuǎn)換過程及測試分析,具體的跟隨小編一起來了解一下。
采用VHDL語言和FPGA芯片的2FSK調(diào)制解調(diào)器實(shí)現(xiàn)方案介紹
在通信系統(tǒng)中,基帶數(shù)字信號在遠(yuǎn)距離傳輸,特別是在有限帶寬的高頻信道如無線或光纖信道上傳輸時(shí),必須對數(shù)字信號進(jìn)行載波調(diào)制,這在日常生活和工業(yè)控制中被廣泛采...
2019-05-03 標(biāo)簽:fpga調(diào)制解調(diào)器vhdl 6.2k 0
用FPGA器件與VHDL語言實(shí)現(xiàn)曼徹斯特碼編解碼器的設(shè)計(jì)
曼徹斯特碼編碼、解碼器是1553B總線接口中不可缺少的重要組成部分。曼徹斯特碼編解碼器設(shè)計(jì)的好壞直接影響總線接口的性能。本文介紹的是MIL-STD-15...
基于VHDL的交通燈控制器設(shè)計(jì)方案、源程序與仿真分析介紹
應(yīng)用VHDL語言設(shè)計(jì)數(shù)字系統(tǒng),大部分設(shè)計(jì)工作可在計(jì)算機(jī)上完成,從而縮短系統(tǒng)開發(fā)時(shí)間,提高工作效率。下面介紹基于VHDL設(shè)計(jì)交通燈控制器的一種方案,并給出...
采用VHDL語言實(shí)現(xiàn)多功能可變模計(jì)數(shù)器設(shè)計(jì)并進(jìn)行仿真驗(yàn)證
隨著電子技術(shù)、計(jì)算機(jī)技術(shù)和EDA技術(shù)的不斷發(fā)展,利用FPGA/CPLD進(jìn)行數(shù)字系統(tǒng)的開發(fā)已被廣泛應(yīng)用于通信、航天、醫(yī)療電子、工業(yè)控制等領(lǐng)域。與傳統(tǒng)電路設(shè)...
采用VHDL語言在FPGA芯片上實(shí)現(xiàn)NAND Flash的數(shù)據(jù)存儲系統(tǒng)的設(shè)計(jì)
NAND Flash存儲設(shè)備是Flash內(nèi)存的一種,其內(nèi)部采用非線性宏單元模式,為固態(tài)大容量內(nèi)存的實(shí)現(xiàn)提供了廉價(jià)有效的解決方案。NAND Flash存儲...
利用FPGA與VHDL語言實(shí)現(xiàn)多按鍵狀態(tài)識別系統(tǒng)設(shè)計(jì)
FPGA采用Altera公司EPF10K30ATC144,該器件內(nèi)核采用3.3 V供電,端口電壓為3.3V可承受5 V輸入高電平,其工作頻率高達(dá)100 ...
如何在VHDL中實(shí)現(xiàn)一個(gè)簡單的寄存器
寄存器是設(shè)備中用于存儲數(shù)據(jù)的常見電子元件。這些是最小的數(shù)據(jù)保存元素,用于存儲 CPU 正在處理的操作數(shù)或指令。有不同類型的寄存器,即指令寄存器、程序寄存...
利用VHDL語言與FPGA器件設(shè)計(jì)數(shù)字日歷
本文介紹如何利用VHDL硬件描述語言設(shè)計(jì)一個(gè)具有年、月、日、星期、時(shí)、分、秒計(jì)時(shí)顯示功能,時(shí)間調(diào)整功能和整點(diǎn)報(bào)時(shí)功能的數(shù)字日歷。在QuartusⅡ開發(fā)環(huán)...
完成2選1多路選擇器的文本編輯輸入(mux21a.vhd)和仿真測試等步驟。最后在實(shí)驗(yàn)系統(tǒng)上進(jìn)行硬件測試,驗(yàn)證本項(xiàng)設(shè)計(jì)的功能。
利用VHDL語言和BiSS協(xié)議實(shí)現(xiàn)光電編碼器的設(shè)計(jì)
位置編碼器是工業(yè)自動控制中重要的反饋環(huán)節(jié)執(zhí)行元件。位置編碼器按工作方式分為絕對式和增量式兩種。絕對位置式編碼器的數(shù)據(jù)輸出一般采用串行通信的方式。位置編碼...
基于VHDL語言和FPGA開發(fā)板實(shí)現(xiàn)數(shù)字秒表的設(shè)計(jì)
應(yīng)用VHDL語言設(shè)計(jì)數(shù)字系統(tǒng),很多設(shè)計(jì)工作可以在計(jì)算機(jī)上完成,從而縮短了系統(tǒng)的開發(fā)時(shí)間,提高了工作效率。本文介紹一種以FPGA為核心,以VHDL為開發(fā)工...
PYNQ設(shè)計(jì)案例:基于HDL語言+Vivado的自定義IP核創(chuàng)建
作者:Mculover666 1.實(shí)驗(yàn)?zāi)康?用HDL語言+Vivado創(chuàng)建一個(gè)掛載在AXI總線上的自定義IP核 2.實(shí)驗(yàn)步驟 2.1.創(chuàng)建一個(gè)新的項(xiàng)目 ...
采用VHDL語言與FPGA芯片實(shí)現(xiàn)平均值相位差計(jì)的設(shè)計(jì)
相位差的測量在研究網(wǎng)絡(luò)特性中具有重要作用,如何快速、精確地測量相位差已成為生產(chǎn)科研中的重要課題。測量相位差的方法很多,有集成電路設(shè)計(jì)的,也有采用數(shù)字信號...
基于可編程邏輯器件ispLSI1032的定向型計(jì)算機(jī)硬件EDA的研究
TDN-CM++實(shí)驗(yàn)裝置是計(jì)算機(jī)組成原理及系統(tǒng)結(jié)構(gòu)課程的專用實(shí)驗(yàn)箱,但存在硬件結(jié)構(gòu)基本固定,這里采用的是TDN-CM++實(shí)驗(yàn)裝置上復(fù)雜可編程邏輯器件is...
基于EDA技術(shù)和VHDL語言編程實(shí)現(xiàn)智能交通控制燈的設(shè)計(jì)
十字路口設(shè)計(jì)兩組交通燈分別控制東西和南北兩個(gè)方向的交通。如圖1所示,當(dāng)東西方向的紅燈亮?xí)r,南北方向?qū)?yīng)綠燈亮,過渡階段黃燈亮,即東西方向紅燈亮的時(shí)間等于...
2020-04-24 標(biāo)簽:eda計(jì)數(shù)器vhdl 4.5k 0
基于EDA技術(shù)與VHDL語言實(shí)現(xiàn)空調(diào)控制系統(tǒng)的設(shè)計(jì)
空調(diào)控制系統(tǒng)結(jié)構(gòu)如圖1所示。首先由傳感器檢測室內(nèi)溫度,并將采集來的數(shù)據(jù)傳輸?shù)娇刂葡到y(tǒng)的預(yù)處理單元。在預(yù)處理單元將采集來的溫度信號與設(shè)定值相比較,以判斷當(dāng)...
2019-01-14 標(biāo)簽:傳感器控制系統(tǒng)eda 4.4k 0
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |