完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > cadence
鏗騰電子科技有限公司(Cadence Design Systems, Inc; NASDAQ:CDNS)是一個(gè)專門(mén)從事電子設(shè)計(jì)自動(dòng)化(EDA)的軟件公司,由SDA Systems和ECAD兩家公司于1988年兼并而成。是全球最大的電子設(shè)計(jì)技術(shù)(Electronic Design Technologies)、程序方案服務(wù)和設(shè)計(jì)服務(wù)供應(yīng)商。其解決方案旨在提升和監(jiān)控半導(dǎo)體、計(jì)算機(jī)系統(tǒng)、網(wǎng)絡(luò)工程和電信設(shè)備、消費(fèi)電子產(chǎn)品以及其它各類(lèi)型電子產(chǎn)品的設(shè)計(jì)。
文章:521個(gè) 瀏覽:146970次 帖子:519個(gè)
使用新型Cadence Tensilica DSP FPU實(shí)現(xiàn)最佳PPA
音頻和視頻處理、雷達(dá)、電信、驅(qū)動(dòng)電機(jī)控制、虛擬現(xiàn)實(shí) (VR)、增強(qiáng)現(xiàn)實(shí) (AR) 以及最近的人工智能 (AI) 算法等應(yīng)用都強(qiáng)烈依賴于 DPS(數(shù)字信號(hào)...
Virtuoso Studio Device-Level自動(dòng)布局布線解決方案
基于 Cadence 30 年的行業(yè)知識(shí)和領(lǐng)先地位,全新人工智能定制設(shè)計(jì)解決方案 Virtuoso Studio 采用了多項(xiàng)創(chuàng)新功能和新的基礎(chǔ)架構(gòu),實(shí)現(xiàn)...
LPDDR5X:重要性與日俱增的移動(dòng)存儲(chǔ)器
自 2000 年代中期獲得正式批準(zhǔn)以來(lái),低功耗 DDR(LPDDR)一直是驅(qū)動(dòng)對(duì)面積和功率敏感的移動(dòng)設(shè)備上更復(fù)雜用例的基石。畢竟退回 2007 年,智能...
Cadence技術(shù)解讀 天線的阻抗匹配技術(shù)
本文要點(diǎn) 天線的阻抗匹配技術(shù)旨在確保將最大功率傳輸?shù)教炀€中,從而使天線元件能夠強(qiáng)烈輻射。 天線阻抗匹配是指將天線饋線末端的輸入阻抗與饋線的特性阻抗相匹配...
Integrity?3D-IC平臺(tái)助力設(shè)計(jì)者實(shí)現(xiàn)驅(qū)動(dòng)PPA目標(biāo)
Cadence Integrity 3D-IC 平臺(tái)是業(yè)界首個(gè)全面的整體 3D-IC 設(shè)計(jì)規(guī)劃、實(shí)現(xiàn)和分析平臺(tái),以全系統(tǒng)的視角,對(duì)芯片的性能、功耗和面積...
Clarity 3D Solver 與 Celsius Thermal Solver的算法解密
對(duì)于以IC為中心的方法,Celsius Thermal Solver 不僅解決了顯而易見(jiàn)的問(wèn)題,還解決了 3D IC、裸片到裸片鍵合和硅通孔 (TSV)...
CADENCE PCB設(shè)計(jì)解決方案能為解決與實(shí)現(xiàn)高難度的與制造密切相關(guān)的設(shè)計(jì)提供完整的設(shè)計(jì)環(huán)境,該設(shè)計(jì)解決方案集成了從設(shè)計(jì)構(gòu)想至最終產(chǎn)品所需要的一切設(shè)計(jì)流程,
2011-12-15 標(biāo)簽:CadencePCB設(shè)計(jì) 2.9k 0
如何將Protel原理圖轉(zhuǎn)化到Cadence平臺(tái)上去
隨著PCB設(shè)計(jì)的復(fù)雜程度和高速PCB設(shè)計(jì)需求的不斷增加,越來(lái)越多的PCB設(shè)計(jì)者、設(shè)計(jì)團(tuán)隊(duì)選擇Cadence 的設(shè)計(jì)平臺(tái)和工具。
FPGA設(shè)計(jì)新需求走熱 EDA戰(zhàn)況升溫
可編程邏輯廠商逐步開(kāi)始從可編程邏輯芯片供應(yīng)商向可編程邏輯系統(tǒng)商完成華麗轉(zhuǎn)身,正對(duì)EDA工具供應(yīng)商提出更高的要求。鑒于日益升溫的FPGA市場(chǎng),EDA業(yè)者加...
? ?在使用Allegro軟件進(jìn)行PCB設(shè)計(jì)的過(guò)程中,我們可能會(huì)遇到一個(gè)問(wèn)題,那就是該軟件并不支持直接放置中文字符,它僅支持英文字符。特別是在PCB設(shè)計(jì)...
2025-07-01 標(biāo)簽:pcbCadencePCB設(shè)計(jì) 2.6k 0
應(yīng)對(duì)復(fù)雜SoC設(shè)計(jì),Cadence發(fā)布Tempus時(shí)序Signoff解決方案
Cadence益華電腦總裁兼執(zhí)行長(zhǎng)陳立武表示:“在當(dāng)今復(fù)雜SoC上達(dá)成設(shè)計(jì)收斂還要滿足上市時(shí)間要求,堪稱為一項(xiàng)艱巨的挑戰(zhàn)。我們開(kāi)發(fā)了Tempus時(shí)序si...
看下圖,我在設(shè)置top布線層的時(shí)候,選擇了boundary這個(gè)選項(xiàng)中的top,結(jié)果就會(huì)在電路版中,顯示刪除孤島的邊界,然后再gerber設(shè)置里面,mat...
硬件初學(xué)者如何開(kāi)始入手學(xué)習(xí)?
AD、PADS、Cadence三大工具是什么? 硬件開(kāi)發(fā)工具,主要是“畫(huà)原理圖”+“畫(huà)PCB圖” * AD:Altium Designer ...
Cadence Allegro布局操作Move命令的應(yīng)用
在布局的時(shí)候,常常需要對(duì)一些元素去進(jìn)行移動(dòng)位置以方便進(jìn)行設(shè)計(jì)。
Cadence解決方案助力高性能傳感器封裝設(shè)計(jì)
在技術(shù)和連通性主宰一切的時(shí)代,電子和機(jī)械設(shè)計(jì)的融合將徹底改變用戶體驗(yàn)。獨(dú)立開(kāi)發(fā)器件的時(shí)代已經(jīng)過(guò)去;市場(chǎng)對(duì)創(chuàng)新、互聯(lián)產(chǎn)品的需求推動(dòng)了業(yè)內(nèi)對(duì)協(xié)作方法的需求。
Cadence Allegro通過(guò)Excel表格創(chuàng)建元器件
在我們遇到引腳數(shù)量特別多的芯片時(shí),此前用的創(chuàng)建元件的方法會(huì)顯得特別的麻煩,且費(fèi)時(shí)費(fèi)力,也會(huì)容易出現(xiàn)錯(cuò)誤,這時(shí)我們可以通過(guò)Capture導(dǎo)入Excel表格...
對(duì)于大規(guī)模的芯片設(shè)計(jì),自上而下是三維集成電路的一種常見(jiàn)設(shè)計(jì)流程。在三維布局中,可以將原始二維布局中相距較遠(yuǎn)的模塊放到上下兩層芯片中,從而在垂直方向相連,...
2022-08-03 標(biāo)簽:集成電路Cadence芯片設(shè)計(jì) 2.3k 0
使用Genus retime技術(shù)的實(shí)現(xiàn)原理
Retime技術(shù)類(lèi)似pipeline。Retime技術(shù)在兩級(jí)flop之間插入retime stage flop,把復(fù)雜的組合邏輯分割成里幾個(gè)部分,每個(gè)部...
2023-12-14 標(biāo)簽:Cadence時(shí)鐘設(shè)計(jì)Retimer 2.3k 0
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |