高頻脈沖噪聲對(duì)數(shù)字信號(hào)處理系統(tǒng)危害性最大。為了提高系統(tǒng)的抗干擾性能,在數(shù)字信號(hào)處理系統(tǒng)中可
2010-12-17 11:00:34
4995 FPGA數(shù)字信號(hào)處理實(shí)現(xiàn)原理及方法
2012-08-15 19:00:58
FPGA數(shù)字信號(hào)處理實(shí)現(xiàn)原理及方法
2012-08-19 13:37:35
來(lái)說(shuō),濾除噪聲、擴(kuò)展對(duì)比度、銳化以及色彩增強(qiáng)等處理能顯著提升視覺(jué)效果。這里設(shè)計(jì)一個(gè)基于FPGA的實(shí)時(shí)視頻圖像處理系統(tǒng),包含增強(qiáng)對(duì)比度擴(kuò)展和色飽和度兩種處理方法,相比于DSP和ASIC方案來(lái)說(shuō),FPGA在性能和靈活性方面具有絕對(duì)優(yōu)勢(shì),應(yīng)用FPGA設(shè)計(jì)視頻通信系統(tǒng)更普遍。
2019-08-22 08:22:29
具有各種功能的信號(hào)處理系統(tǒng),可以使系統(tǒng)做到更加經(jīng)濟(jì)和小型化,進(jìn)而有可能實(shí)現(xiàn)過(guò)去用模擬技術(shù)難以實(shí)現(xiàn)的各種功能。
圖1-1給出了模擬信號(hào)數(shù)宇化處理系統(tǒng)的簡(jiǎn)化框圖。此系統(tǒng)先將模擬信號(hào)變換為數(shù)字信號(hào),經(jīng)
2023-09-28 06:34:08
強(qiáng) 模擬信號(hào)處理系統(tǒng)調(diào)試和修改不便,而數(shù)字處理系統(tǒng)的系統(tǒng)參數(shù)一般保 存在寄存器或存儲(chǔ)器中,修改這些參數(shù)對(duì)系統(tǒng)進(jìn)行調(diào)試非常簡(jiǎn)單,軟件實(shí)現(xiàn)時(shí)尤其如此。由于數(shù)字器件以及軟件的特點(diǎn),數(shù)字信號(hào)處理系統(tǒng)的復(fù)制也
2020-12-09 14:01:39
FPGA正在掀起一場(chǎng)數(shù)字信號(hào)處理的變革。本書(shū)旨在講解前端數(shù)字信號(hào)處理算法的高效實(shí)現(xiàn)。首先概述了當(dāng)前的FPGA技術(shù)、器件以及用于設(shè)計(jì)最先進(jìn)DSP系統(tǒng)的工具。第1章的案例研究是40多個(gè)設(shè)計(jì)示例
2023-09-19 06:38:28
數(shù)字信號(hào)處理的FPGA實(shí)現(xiàn)
2019-12-31 17:24:40
數(shù)字信號(hào)處理的FPGA實(shí)現(xiàn)
2020-04-06 11:20:46
數(shù)字信號(hào)處理的FPGA實(shí)現(xiàn),還有個(gè)大的,上傳不了,要的M
2013-03-15 17:26:53
數(shù)字信號(hào)處理的FPGA實(shí)現(xiàn)中文版
2017-11-05 15:00:10
組成,這與電阻器、電感器和電容器所構(gòu)成的模擬濾波器完全不同。數(shù)字信號(hào)處理系統(tǒng)很容易用數(shù)字集成電路制成,顯示出體積小、穩(wěn)定性高、可程控等優(yōu)點(diǎn)。數(shù)字濾波器也可以用軟件實(shí)現(xiàn)。軟件實(shí)現(xiàn)方法是借助于通用
2020-09-22 10:05:27
數(shù)字信號(hào)處理器
2023-03-24 15:01:31
【PDF】數(shù)字信號(hào)處理系統(tǒng)及其應(yīng)用附件列表:
2011-02-24 10:28:14
【PDF】基于PCI的DSP_FPGA數(shù)字信號(hào)處理平臺(tái)附件下載:
2011-02-24 10:23:34
處理研究的內(nèi)容2.2 數(shù)字信號(hào)處理系統(tǒng)架構(gòu)分析2.3 基于FPGA的數(shù)字信號(hào)處理的相關(guān)問(wèn)題2.3.1 基于FPGA的數(shù)字信號(hào)處理系統(tǒng)設(shè)計(jì)流程2.3.2 定點(diǎn)數(shù)與浮點(diǎn)數(shù)參考文獻(xiàn)第3章 數(shù)字信號(hào)處理中
2012-04-24 09:33:23
分享的是基于ARM和CPLD的嵌入式數(shù)字圖像處理系統(tǒng)設(shè)計(jì)方案。嵌入式數(shù)字圖像處理系統(tǒng)概述:本文介紹的是一種嵌入式數(shù)字圖象處理平臺(tái)的實(shí)現(xiàn)方案,通過(guò)ARM和CPLD技術(shù),構(gòu)造一個(gè)具有通用性、可擴(kuò)充性、靈活
2019-12-10 17:55:03
為解決高速數(shù)字圖像處理系統(tǒng)和實(shí)時(shí)性相沖突的要求,設(shè)計(jì)了以多DSP(數(shù)字信號(hào)處理器TMS320C6416)和現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)相結(jié)合的實(shí)時(shí)圖像處理系統(tǒng)。重點(diǎn)介紹了該系統(tǒng)的硬件資源選擇、基本組
2021-04-28 06:14:48
利用ARM的心電信號(hào)處理系統(tǒng)的設(shè)計(jì)本文設(shè)計(jì)了一個(gè)具有數(shù)字化、信息化特征的心電信號(hào)處理系統(tǒng)。該系統(tǒng)以32 位高速 ARM 處理器為硬件平臺(tái),以實(shí)時(shí)操作系統(tǒng)作為軟件平臺(tái),對(duì)硬件系統(tǒng)的資源進(jìn)行了調(diào)度和分配
2009-11-28 12:08:16
DSP技術(shù)廣泛應(yīng)用于各個(gè)領(lǐng)域,但傳統(tǒng)的數(shù)字信號(hào)處理器由于以順序方式工作使得數(shù)據(jù)處理速度較低,且在功能重構(gòu)及應(yīng)用目標(biāo)的修改方面缺乏靈活性。而使用具有并行處理特性的FPGA實(shí)現(xiàn)數(shù)字信號(hào)處理系統(tǒng),具有很強(qiáng)的實(shí)時(shí)性和靈活性,因此利用FPGA實(shí)現(xiàn)數(shù)字信號(hào)處理成為數(shù)字信號(hào)處理領(lǐng)域的一種新的趨勢(shì)。
2019-10-17 08:12:27
引信的核心部件,是方位識(shí)別功能和目標(biāo)檢測(cè)功能的主要實(shí)現(xiàn)單元。其結(jié)構(gòu)和性能對(duì)引信的整體性能有著至關(guān)重要的影響。隨著FPGA、DSP技術(shù)的發(fā)展,數(shù)字信號(hào)處理技術(shù)在引信中的應(yīng)用大幅增強(qiáng)了引信信號(hào)的處理能力
2020-04-20 07:24:20
哪位大神關(guān)于《數(shù)字信號(hào)處理與數(shù)字信號(hào)處理器》的DSP論文,求分享。。。。
2014-05-27 16:25:52
基于FPGA的數(shù)字信號(hào)處理
2020-04-04 18:08:33
`積分商城兌換的禮品《基于FPGA的數(shù)字信號(hào)處理(第2版)》曬曬,:-)`
2016-03-28 23:53:15
在信號(hào)處理系統(tǒng)中一般采用數(shù)據(jù)采集卡實(shí)現(xiàn)數(shù)據(jù)采集,采用微機(jī)軟件處理的方法實(shí)現(xiàn)數(shù)據(jù)處理,采用PC機(jī)實(shí)現(xiàn)數(shù)據(jù)管理。由于PC機(jī)的CPU采用的是馮?諾依曼存儲(chǔ)器結(jié)構(gòu),并不適用于數(shù)字信號(hào)的運(yùn)算,若完全使用PC機(jī)
2018-12-17 11:29:06
基于DSP的圖像處理系統(tǒng)的應(yīng)用研究摘要 本文介紹了一種基于FPGA+DSP結(jié)構(gòu)的具有通用性、可擴(kuò)充性的高速數(shù)字圖像處理系統(tǒng)硬件平臺(tái)。重點(diǎn)介紹了以高速數(shù)字信號(hào)處理器TMS320DM642
2012-12-19 11:05:08
摘要:介紹了可編程邏輯器件在數(shù)字信號(hào)處理系統(tǒng)中的應(yīng)用。并運(yùn)用VHDL語(yǔ)言對(duì)采用Lattice公司的ispLSI1032E可編程邏輯器件所構(gòu)成的乘法器的結(jié)構(gòu)、原理及各位加法器的VHDL作了詳細(xì)的描述
2019-06-28 06:14:11
向下的設(shè)計(jì)方法,探討了數(shù)字集成系統(tǒng)的系統(tǒng)級(jí)設(shè)計(jì)和寄存器傳輸級(jí)設(shè)計(jì),描述了數(shù)字集成系統(tǒng)的高層次綜合方法。最后本文描述了數(shù)字信號(hào)處理系統(tǒng)結(jié)構(gòu)的實(shí)現(xiàn)方法,指出常見(jiàn)的高速、實(shí)時(shí)信號(hào)處理系統(tǒng)的四種結(jié)構(gòu):由于
2017-11-28 11:32:15
數(shù)字電路的常見(jiàn)干擾噪聲有哪幾種?抑制干擾噪聲的措施有哪些?數(shù)字信號(hào)處理系統(tǒng)的抗干擾設(shè)計(jì)
2021-05-12 07:01:58
硬件系統(tǒng)的設(shè)計(jì)思路是什么基于ADSP21160的數(shù)字信號(hào)處理系統(tǒng)設(shè)計(jì)
2021-04-22 06:47:12
定點(diǎn)數(shù)具有哪幾種表示的形式?FPGA是如何實(shí)現(xiàn)數(shù)字信號(hào)處理定點(diǎn)運(yùn)算的?
2021-06-18 09:19:18
~
01、數(shù)字信號(hào)處理的FPGA實(shí)現(xiàn)
旨在講解前端數(shù)字信號(hào)處理算法的高效實(shí)現(xiàn)。首先概述了當(dāng)前的FPGA技術(shù)、器件以及用于設(shè)計(jì)最先進(jìn)DSP系統(tǒng)的工具。闡述了計(jì)算機(jī)算法的概念、理論、FIR和IIR濾波器
2025-04-07 16:41:58
根據(jù)電力監(jiān)控系統(tǒng)的要求,提出一種基于FPGA技術(shù)的多路交流信號(hào)采集與處理系統(tǒng)的設(shè)計(jì)方法。分析整個(gè)系統(tǒng)的結(jié)構(gòu),并討論FPGA內(nèi)部硬件資源的劃分和軟件的設(shè)計(jì)方案,以及各個(gè)功能
2009-05-16 14:47:58
27 設(shè)計(jì)了一種基于FPGA 和DSP 的光纖信號(hào)實(shí)時(shí)處理系統(tǒng),介紹了系統(tǒng)的硬件組成和工作原理。該系統(tǒng)采用FPGA 實(shí)現(xiàn)數(shù)據(jù)的高速采集和邏輯控制,用DSP 實(shí)現(xiàn)傳感信號(hào)的全數(shù)字解調(diào),分析了載
2009-06-19 11:17:43
24 以雷達(dá)信號(hào)處理領(lǐng)域中的應(yīng)用為例,介紹了基于ADSP2106X的高速并行數(shù)字信號(hào)處理系統(tǒng)的設(shè)計(jì)方法。ADSP2106X本身的特點(diǎn)使其非常適合于高速實(shí)時(shí)處理的場(chǎng)合,與可編程邏輯器件的組成
2009-11-30 13:22:52
19 本文針對(duì)磁通門(mén)信號(hào)采集與處理的具體特點(diǎn),對(duì)基于FPGA的磁通門(mén)數(shù)字信號(hào)處理系統(tǒng)進(jìn)行了研究。該系統(tǒng)采用A/D轉(zhuǎn)換器對(duì)磁通門(mén)輸出信號(hào)進(jìn)行采樣,采樣后的數(shù)據(jù)通過(guò)FPGA進(jìn)行數(shù)據(jù)
2009-12-23 15:09:09
15 數(shù)字信號(hào)處理
數(shù)字濾波器是指完成信號(hào)濾波處理功能的,用有限精度算法實(shí)現(xiàn)的離散時(shí)間線性非時(shí)變系統(tǒng),其
2010-02-09 11:42:41
73 數(shù)字信號(hào)處理系統(tǒng)的設(shè)計(jì)與實(shí)踐(實(shí)驗(yàn)指導(dǎo)書(shū))
TMS320VC5402DSK使用注意事項(xiàng)1) 先用并口電纜將TMS320VC5402DSK與PC機(jī)相連,而后再將電源接上,打開(kāi)Code Composer Studio
2010-02-23 16:56:59
37 本文針對(duì)磁通門(mén)信號(hào)采集與處理的具體特點(diǎn),對(duì)基于FPGA的磁通門(mén)數(shù)字信號(hào)處理系統(tǒng)進(jìn)行了研究。該系統(tǒng)采用A/D轉(zhuǎn)換器對(duì)磁通門(mén)輸出信號(hào)進(jìn)行采樣,采樣后的數(shù)據(jù)通過(guò)FPGA進(jìn)行數(shù)據(jù)處理,再
2010-07-21 17:24:58
26 針對(duì)使用硬件描述語(yǔ)言進(jìn)行設(shè)計(jì)存在的問(wèn)題,提出一種基于FPGA并采用DSP Builder作為設(shè)計(jì)工具的數(shù)字信號(hào)處理器設(shè)計(jì)方法。并按照Matlab/Simulink/DSP Builder/QuartusⅡ設(shè)計(jì)流程,設(shè)計(jì)了一個(gè)12
2010-11-22 16:21:08
53 摘 要:本文是基于ADSP-TS101S的多芯片數(shù)字信號(hào)處理系統(tǒng)的實(shí)現(xiàn)方案。該系統(tǒng)應(yīng)用于某雷達(dá)的信號(hào)處理機(jī)。文中首先介紹了多片TigerSHARC DSP芯片構(gòu)成的信號(hào)處理系統(tǒng)組成;其次估計(jì)系統(tǒng)的運(yùn)算量,所需計(jì)算時(shí)間;最后具體說(shuō)明了CPLD產(chǎn)生復(fù)位信號(hào)及并-串轉(zhuǎn)換功能實(shí)現(xiàn)的方法。
2006-03-11 13:17:45
1220 
數(shù)字信號(hào)處理器(DSP)
數(shù)字信號(hào)處理器(digital signal processor, 簡(jiǎn)寫(xiě) DSP)是一種專(zhuān)用于(通常為實(shí)時(shí)的)數(shù)字信號(hào)處理的微處理器。
2010-01-04 10:54:54
3702 摘 要:以?xún)善蒚I公司生產(chǎn)的數(shù)字信號(hào)處理器TMS320C6203B為核心,用可編程邏輯陣列CPLD進(jìn)行邏輯控制,采用現(xiàn)場(chǎng)可編程門(mén)陣列FPGA作圖像的預(yù)處理和進(jìn)行雙數(shù)字信號(hào)處理器(DSP)之間的通訊,實(shí)現(xiàn)了實(shí)時(shí)相關(guān)的圖像處理。此系統(tǒng)實(shí)時(shí)性好,可直接利用數(shù)字圖像的灰度特征,
2011-02-24 22:51:12
60 數(shù)字信號(hào)處理(DIGITAL SIGNAL PROCESSING,DSP)是從20世紀(jì)60年代以來(lái),隨著信息科學(xué)和計(jì)算機(jī)科學(xué)的發(fā)展迅速發(fā)展起來(lái)的-門(mén)新技術(shù)和新興學(xué)科。它以眾多學(xué)科為基礎(chǔ),不僅具有完整的學(xué)科領(lǐng)
2011-04-05 14:29:21
158 本文提出一種方案把數(shù)字信號(hào)處理部分從PC機(jī)軟件中分離出來(lái)交給DSP處理,DSP處理完畢后再把數(shù)據(jù)交還PC機(jī)進(jìn)行管理。這樣充分利用DSP對(duì)數(shù)字信號(hào)高速處理的優(yōu)勢(shì),提高信號(hào)處理系統(tǒng)的實(shí)
2011-08-04 10:56:57
1834 
介紹了一種用于數(shù)字化雙功能多普勒超聲成像儀中以單片FPGA 實(shí)現(xiàn)的實(shí)時(shí)、多任務(wù)、高速信號(hào)處理系統(tǒng),該系統(tǒng)承擔(dān)著動(dòng)態(tài)濾波、多普勒解調(diào)、包絡(luò)檢波、FFT 變換、數(shù)據(jù)壓縮、數(shù)據(jù)選通等
2011-09-14 15:18:43
143 本書(shū)共分8章,主要內(nèi)容包括典型fpga器件的介紹、vhdl硬件描述語(yǔ)言、fpga設(shè)計(jì)中常用軟件簡(jiǎn)介、用fpga實(shí)現(xiàn)數(shù)字信號(hào)處理的數(shù)據(jù)規(guī)劃、多種結(jié)構(gòu)類(lèi)型的fir數(shù)字濾波器的fpga實(shí)現(xiàn)、不同結(jié)構(gòu)
2011-11-04 15:50:12
0 本文提出了一種基于FPGA的雷達(dá)數(shù)字信號(hào)處理機(jī)設(shè)計(jì),接收機(jī)采用了脈沖多普勒、數(shù)字波束形成等主流雷達(dá)技術(shù)。
2012-03-31 09:53:13
4437 
基于FPGA的雷達(dá)信號(hào)處理系統(tǒng)設(shè)計(jì)的論文
2015-10-30 10:38:12
6 基于FPGA的視頻后處理系統(tǒng)--的技術(shù)論文
2015-10-30 10:38:26
0 基于FPGA數(shù)字信號(hào)處理,本文主要探討了基于FPGA數(shù)字信號(hào)處理的實(shí)現(xiàn)
2015-10-30 10:39:38
37 。這是數(shù)字信號(hào)處理中的經(jīng)典內(nèi)容,也是進(jìn)一步學(xué)習(xí)和掌握更多 信號(hào)處理理論的基礎(chǔ)。為便于數(shù)字信號(hào)處理系統(tǒng)的設(shè)計(jì)與開(kāi)發(fā),書(shū)中介紹了數(shù)字信號(hào)處理芯 片的原理及其開(kāi)發(fā)工具以及應(yīng)用實(shí)例。 本書(shū)概念清晰,說(shuō)明詳細(xì),深入淺
2015-11-17 15:22:48
25 本書(shū)比較全面地闡述了fpga在數(shù)字信號(hào)處理中的應(yīng)用問(wèn)題。本書(shū)共分8章,主要內(nèi)容包括典型fpga器件的介紹、vhdl硬件描述語(yǔ)言、fpga設(shè)計(jì)中常用軟件簡(jiǎn)介、用fpga實(shí)現(xiàn)數(shù)字信號(hào)處理的數(shù)據(jù)規(guī)劃、多種
2015-12-23 11:07:46
47 外文翻譯過(guò)來(lái)的,數(shù)字信號(hào)處理的FPGA實(shí)現(xiàn)中文版。
2016-05-04 16:04:24
0 基于FPGA的數(shù)字信號(hào)處理算法研究與高效實(shí)現(xiàn)
2016-08-29 23:20:56
42 基于FPGA數(shù)字信號(hào)處理
2016-12-14 22:08:25
23 數(shù)字信號(hào)處理的FPGA實(shí)現(xiàn)
2016-12-14 22:08:25
32 數(shù)字信號(hào)處理實(shí)驗(yàn)報(bào)告
2016-12-17 16:18:37
5 基于FPGA短程激光相位測(cè)距儀數(shù)字信號(hào)處理電路設(shè)計(jì)_趙一霽
2017-03-19 11:38:26
11 基于DSP_FPGA的LFMCW雷達(dá)測(cè)距信號(hào)處理系統(tǒng)設(shè)計(jì)_陳林軍
2017-03-19 19:07:17
4 基于FPGA的通用傳感器信號(hào)處理系統(tǒng)設(shè)計(jì)_李輝
2017-03-19 19:07:17
3 基于FPGA和DSP的高速圖像處理系統(tǒng)
2017-10-19 13:43:31
20 基于DSP的數(shù)字信號(hào)采集處理系統(tǒng)設(shè)計(jì)
2017-10-19 15:10:22
25 ,為DSP系統(tǒng)的設(shè)計(jì)又提供了一種嶄新的方法。利用CPLD或FPGA設(shè)計(jì)的DSP系統(tǒng)具有良好的靈活性和極強(qiáng)的實(shí)時(shí)性。同時(shí),其價(jià)格又可以被大眾接受。由于乘法器在數(shù)字信號(hào)處理系統(tǒng)中具有廣泛的應(yīng)用,所以本文以乘法器的處理系統(tǒng)中具有廣泛的應(yīng)用,所以本
2017-10-25 14:33:59
0 多抽樣率的數(shù)字信號(hào)處理及其FPGA實(shí)現(xiàn)
2017-10-30 11:42:44
12 DSP技術(shù)廣泛應(yīng)用于各個(gè)領(lǐng)域,但傳統(tǒng)的數(shù)字信號(hào)處理器由于以順序方式工作使得數(shù)據(jù)處理速度較低,且在功能重構(gòu)及應(yīng)用目標(biāo)的修改方面缺乏靈活性。而使用具有并行處理特性的FPGA實(shí)現(xiàn)數(shù)字信號(hào)處理系統(tǒng),具有很強(qiáng)
2017-10-31 10:37:23
0 在振動(dòng)信號(hào)采集和處理系統(tǒng)設(shè)計(jì)中,信號(hào)的處理時(shí)間與可靠性決定著系統(tǒng)應(yīng)用的可行性。本文設(shè)計(jì)了一種基于FPGA的振動(dòng)信號(hào)采集處理系統(tǒng),該系統(tǒng)通過(guò)振動(dòng)信號(hào)采集電路、抗混疊濾波電路、AD采樣電路將電荷信號(hào)轉(zhuǎn)化
2017-11-18 05:26:02
4815 
為解決高速數(shù)字圖像處理系統(tǒng)和實(shí)時(shí)性相沖突的要求,設(shè)計(jì)了以多DSP(數(shù)字信號(hào)處理器TMS320C6416)和現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)相結(jié)合的實(shí)時(shí)圖像處理系統(tǒng)。重點(diǎn)介紹了該系統(tǒng)的硬件資源選擇、基本組
2017-11-18 12:34:02
4703 
近年來(lái),雷達(dá)在軍用和民用領(lǐng)域都獲得了巨大的發(fā)展。雷達(dá)信號(hào)處理系統(tǒng)是雷達(dá)的關(guān)鍵模塊,對(duì)雷達(dá)定位精度起著決定性作用。FPGA 以其眾多的優(yōu)點(diǎn),在雷達(dá)信號(hào)處理系統(tǒng)中被廣泛使用。本文探究FPGA 在雷達(dá)信號(hào)
2017-11-22 07:25:02
5151 
本文開(kāi)始對(duì)數(shù)字信號(hào)處理和數(shù)字信號(hào)處理的選型進(jìn)行了介紹,其次介紹了數(shù)字信號(hào)處理芯片的選型參數(shù),最后介紹了數(shù)字信號(hào)處理應(yīng)用與發(fā)展趨勢(shì)。
2018-02-05 14:02:52
8223 
DSP強(qiáng)大的數(shù)字信號(hào)處理能力和ARM處理器良好的實(shí)時(shí)性能,結(jié)合音頻編解碼芯片TLV320AIC23的接口特點(diǎn),本文闡述了由三者組成的音頻處理系統(tǒng)的硬件接口設(shè)計(jì)和軟件編程,提供了有效和實(shí)用的音頻處理系統(tǒng)方案。
2018-02-11 05:07:00
2717 
信號(hào)處理系統(tǒng)一般不單單是模擬信號(hào)或者數(shù)字信號(hào),一般兩者都會(huì)有。信號(hào)的處理關(guān)注的是信號(hào)以及信號(hào)所包含的信息的表示、變換及運(yùn)算。
2018-03-21 11:08:00
5336 
數(shù)字信號(hào)的產(chǎn)生及處理。
2018-04-09 15:10:56
11 FPGA+DSP的數(shù)字硬件系統(tǒng)正好結(jié)合了兩者的優(yōu)點(diǎn),兼顧了速度和靈活性。本文以導(dǎo)引頭信號(hào)處理系統(tǒng)為例說(shuō)明FPGA+DSP系統(tǒng)中FPGA的關(guān)鍵技術(shù)。
2019-01-08 08:36:00
3785 
本系統(tǒng)以FPGA作為高性能實(shí)時(shí)信號(hào)處理系統(tǒng)的數(shù)據(jù)采集和控制中心,2片DSP為數(shù)據(jù)處理中心,主要包括4個(gè)功能模塊——數(shù)據(jù)采集模塊、FPGA數(shù)據(jù)控制模塊、DSP處理模塊和通信模塊,系統(tǒng)結(jié)構(gòu)框圖如圖1所示。
2019-04-23 08:29:00
4860 
現(xiàn)代雷達(dá)特別是機(jī)載雷達(dá)數(shù)字信號(hào)處理機(jī)的特點(diǎn)是輸入數(shù)據(jù)多,工作模式復(fù)雜,信息處理量大。因此,在一個(gè)實(shí)時(shí)信號(hào)處理系統(tǒng)中,雷達(dá)信號(hào)處理系統(tǒng)要同時(shí)進(jìn)行高速數(shù)據(jù)分配、處理和大量的數(shù)據(jù)交換
2018-10-14 08:27:00
3129 
本文提出了一種實(shí)現(xiàn)信號(hào)采集方案,介紹了由ARM 處理器S3C2410 和EP2C8 FPGA 組成的高速信號(hào)采集系統(tǒng)的系統(tǒng)設(shè)計(jì),并著重介紹前端硬件的設(shè)計(jì),并就ARM 處理器和FPGA 的互聯(lián)設(shè)計(jì)進(jìn)行探討。利用FPGA 硬件控制A/D 轉(zhuǎn)換,達(dá)到了較好的效果,實(shí)現(xiàn)了信號(hào)的采集與存儲(chǔ)。
2018-11-02 15:46:01
12 強(qiáng)大的數(shù)字信號(hào)處理能力和ARM處理器良好的實(shí)時(shí)性能,結(jié)合音頻編解碼芯片TLV320AIC23的接口特點(diǎn),本文闡述了由三者組成的音頻處理系統(tǒng)的硬件接口設(shè)計(jì)和軟件編程,提供了有效和實(shí)用的音頻處理系統(tǒng)方案。
2019-02-26 15:07:37
3554 
本文檔的主要內(nèi)容詳細(xì)介紹的是數(shù)字信號(hào)處理系統(tǒng)設(shè)計(jì)與實(shí)踐教程之DSP系統(tǒng)設(shè)計(jì)的詳細(xì)資料說(shuō)明包括了:1. 電源、復(fù)位和時(shí)鐘電路,2.系統(tǒng)自舉,3.系統(tǒng)設(shè)計(jì),4.小結(jié)
2019-03-20 17:15:19
16 構(gòu)建數(shù)字視頻圖像處理系統(tǒng)的優(yōu)勢(shì):,4、設(shè)計(jì)實(shí)例:基于FPGA的MPEG4AVC/H.264視頻編碼器核心算法;,5、設(shè)計(jì)基于FPGA高速數(shù)字信號(hào)處理系統(tǒng)的技巧
2019-03-29 16:53:50
16 1 實(shí)時(shí)數(shù)字信號(hào)處理技術(shù)的發(fā)展 ,2 數(shù)字信號(hào)處理器的特點(diǎn) ,3 德州儀器公司的DSP產(chǎn)品,4 DSP芯片的選擇 ,5 DSP應(yīng)用系統(tǒng)設(shè)計(jì)流程
2019-11-11 08:00:00
5 處理能力的現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)在成本、性能、體積等方面都顯示出了優(yōu)勢(shì)。本文以此為背景,研究了基于FPGA的快速傅立葉變換、數(shù)字濾波、相關(guān)運(yùn)算等數(shù)字信號(hào)處理算法的高效實(shí)現(xiàn)。
2021-02-01 16:11:00
17 , DSP 既可以代表數(shù)字信號(hào)處理技術(shù),也可以代表數(shù)字信號(hào)處理器, 兩者是不可分割的, 前者要通過(guò)后者變成實(shí)際產(chǎn)品。 兩者結(jié)合起來(lái)就成為解決實(shí)際問(wèn)題和實(shí)現(xiàn)方案的手段 DsPs 一數(shù)字信號(hào)處理解決方案。
2021-03-25 09:30:45
12 基于PCI總線的軟件無(wú)線電數(shù)字信號(hào)處理系統(tǒng).txt10有了執(zhí)著,生命旅程上的寂寞可以鋪成一片藍(lán)天;有了執(zhí)著,孤單可以演繹成一排鴻雁;有了執(zhí)著,歡樂(lè)可以綻放成滿(mǎn)圓的鮮花。
2021-04-19 15:13:51
8 隨著集成電路技術(shù)的發(fā)展,FPGA和DSP以及ARM以其體積小、速度快、功耗低、設(shè)計(jì)靈活、利于系統(tǒng)集成、擴(kuò)展升級(jí)等優(yōu)點(diǎn),被廣泛地應(yīng)用于高速數(shù)字信號(hào)傳輸及數(shù)據(jù)處理,以DSP+FPGA+ARM的架構(gòu)組成滿(mǎn)足實(shí)時(shí)性要求的高速數(shù)字處理系統(tǒng)已成為一種趨勢(shì),本文主要研究FPGA在高速多路數(shù)據(jù)傳輸中的應(yīng)用。
2021-04-24 09:04:49
7109 
數(shù)字信號(hào)處理的FPGA實(shí)現(xiàn).第3版英文
2021-10-18 10:55:32
0 激光雷達(dá)信號(hào)處理系統(tǒng)(LDSP )是專(zhuān)為激光雷達(dá)研發(fā)的高性能、高集成、低功耗數(shù)字信號(hào)處理器。該信號(hào)處理器采用高速高精度 ADC、大規(guī)模 FPGA及高速 DSP等處理芯片,處理功能強(qiáng)大、速度高、功耗低
2021-11-24 15:24:20
3169 
基于FPGA+DSP彈載SAR信號(hào)處理系統(tǒng)設(shè)計(jì)
2021-12-27 18:58:51
21 隨著 FPGA 數(shù)字信號(hào)處理系統(tǒng)復(fù)雜度不斷提高,FPGA 信號(hào)處理系統(tǒng)的功能驗(yàn)證已經(jīng)成為影響產(chǎn)品上市時(shí)間和成本的關(guān)鍵[1]。盡管在驗(yàn)證領(lǐng)域已經(jīng)發(fā)展出多種自動(dòng)測(cè)試方法,但是針對(duì)信號(hào)處理算法進(jìn)行驗(yàn)證
2022-11-04 16:24:47
3692 電子發(fā)燒友網(wǎng)站提供《車(chē)載系統(tǒng)和安全的數(shù)字信號(hào)處理.pdf》資料免費(fèi)下載
2023-10-20 10:54:58
1 信號(hào)、系統(tǒng)和數(shù)字信號(hào)處理知識(shí)整理
2023-12-08 10:47:12
1241 
數(shù)字信號(hào)處理與信號(hào)與系統(tǒng)是兩個(gè)很重要的概念。雖然它們都涉及到信號(hào)的處理和分析,但在很多方面有著不同的特點(diǎn)和應(yīng)用。本文將詳細(xì)探討數(shù)字信號(hào)處理與信號(hào)與系統(tǒng)的區(qū)別。 首先,讓我們來(lái)了解一下信號(hào)與系統(tǒng)的概念
2024-01-18 09:30:47
5842 數(shù)字信號(hào)處理(Digital Signal Processing,簡(jiǎn)稱(chēng)DSP)和通信原理是信息科學(xué)領(lǐng)域中兩個(gè)密切相關(guān)的領(lǐng)域。它們?cè)诶碚摵蛻?yīng)用層面都有很多相互聯(lián)系和相互依賴(lài)的地方。 在現(xiàn)代通信系統(tǒng)中
2024-08-09 09:35:07
2430 的以數(shù)字信號(hào)處理器為核心部件的數(shù)字信號(hào)處理系統(tǒng)框圖,此系統(tǒng)既可處理數(shù)字信號(hào),也可處理模擬信號(hào)。 圖1數(shù)字信號(hào)處理系統(tǒng)框圖 一 數(shù)字信號(hào)處理的基本組成? 當(dāng)用此系統(tǒng)處理數(shù)字信號(hào)時(shí),如圖1所示,可直接將輸入數(shù)字信號(hào)x(n)送入數(shù)字信
2025-06-18 09:02:21
983 
評(píng)論