資料介紹
1 引言
隨著半導體技術的發展,可編程邏輯器件在結構、工藝、集成度、功能、速度和靈活性等方面有了很大的改進和提高,從而為高效率、高質量、靈活地設計數字系統提供了可靠性。CPLD或FPGA技術的出現,為DSP系統的設計又提供了一種嶄新的方法。利用CPLD或FPGA設計的DSP系統具有良好的靈活性和極強的實時性。同時,其價格又可以被大眾接受。由于乘法器在數字信號處理系統中具有廣泛的應用,所以本文以乘法器的處理系統中具有廣泛的應用,所以本文以乘法器的設計為例,來說明采用可編程邏輯器件設計數字系統的方法。如果想使系統具有較快的工作速度,可以采用組合邏輯電路構成的乘法器,但是,這樣的乘法器需占用大量的硬件資源,因而很難實現寬位乘法器功能。本文這種用于序邏輯電路構成的乘法器,既節省了芯片資源,又能滿足工作速度及原理的要求,因而具有一定的實用價值。
2 系統構成
該乘法器通過逐項移位相加來實現乘法功能。它從被乘數的最低開始,若為1,則乘數左移后再與上一次的和相加;若為0,左移后與0相加,直到移到被乘數的最高位。圖1是該乘法器的系統組成框圖。該控制模塊的STAR輸入有兩個功能:第一個功能是將16位移位寄存器清零和被乘數A[7…0]向8位移位寄存器加載;第二個功能為輸入乘法使能信號。乘法時鐘信號從CLK輸入,當被乘數加載于8位移位寄存器后,它由低位到高位逐位移出,當QB=1時,選通模塊打開,8位乘數B[8…0]被送入加法器,并與上一次鎖存在16位鎖存器中的高8位相加,其和在下一個時鐘上升沿被鎖存到鎖存器內;當QB=0時,選通模塊輸出為全0。如此循環8個時鐘脈沖后,由控制模塊控制的乘法運算過程自動中止。該乘法器的核心元件是8位加法器,其運算速度取決于時鐘頻率。

3 加法器的實現
加法器的設計需要考慮資源利用率和進位速度這兩個相互矛盾的問題,通常取兩個問題的折衷。多位加法器的構成有并行進位和串行進位兩方式,前者運算速度快,但需占用較多的硬件資源,而且隨著位數的增加,相同位數的并行加法器和串行加法器的硬件資源占用差距快速增大。實踐證明,4位二進制并行加法器和串行加法器占用的資源幾乎相同,因此,由4位二進制并行加法器級聯來構成多位加法器是較好的折衷選擇。以下為由兩個4位二進制并行加法器級聯構成8位二進制加法器的 VHDL程序:
LIBRARY IEEE;
USE IEEE.STD_LOGIC_1164.ALL;
USE IEEE.STD_LOGIC_UNSIGNED.ALL;
ENTITY ADDER8B IS
PORT (CIN:IN STD_LOGIC;
A :IN STD_LOGIC_VECTOR(7 DOWNTO 0);
B :IN STD_LOGIC_VECTOR(7 DOWNTO 0);
S :OUT STD_LOGIC_VECTOR(7 DOWNTO 0);
OUT :OUT STD_LOGIC);
END ADDER8B;
ARCHITECTURE struc OF ADDER8B IS
COMPONENT ADDER4B
PORT (CIN4: IN STD_LOGIC;
A4 : IN STD_LOGIC_VECTOR(3 DOWNTO 0);
B4 :IN STD_LOGIC_VECTOR(3 DOWNTO 0);
S4 : OUT ST_D_LOGIC_VECTOR(3 DOWN-TO 0);
COUT4 : OUT STD_LOGIC);
END COMPONENT;
SIGNAL CARRY_OUT : STD_LOGIC;
BEGIN
U1:ADDER4B
PORT MAP(CIN4=》CIN,A4=》A(3 DOWNTO 0),B4=》B(3 DOWNTO 0),S4=》S(3 DOWNTO 0),COUT4=》CARRY_OUT);
U2 :ADDER4B
PORT MAP(CIN4=》CARRY_OUT,A4=》A(7 DOWNTO 4),B4=》B(7 DOWNTO 4),S4=》S(7 DOWNTO 4),COUT4=》COUT);
END struc;
在上面的VHDL描述中,ADDER4B是一個4位二進制加法器,其VHDL描述是:
LIBRARY IEEE;
USE IEEE.STD_LOGIC_1164.ALL;
USE IEEE.STD_LOGIC_UNSIGNED.ALL;
ENTITY ADDER4B IS
PORT (CIN4 :IN STD_LOGIC;
A4 :IN STD_LOGIC_VECTOR(3 DOWNTO 0);
B4:IN STD_LOGIC_VECTOR(3 DOWNTO 0);
S4:OUT STD_LOGIC_VECTOR(3 DOWNTO 0);
COUT4:OUT STD_LOGIC;
EAND ADDER4B;
ARCHITEC_TURE behav OF ADDER4B IS
SIGNAL SINT :STD_LOGIC_VECTOR(4 DOWNTO 0);
SIGNAL AA,BB:STD_LOGIC_VECTOR(4 DOWNTO 0);
BEGIN
AA《=‘0’&A4;
BB《=‘0’&B4;
SINT《=AA+BB+CIN4;
S4《=SINT(3 DOWNTO 0);
COUT4《=SINT(4);
END behav;
4 結束語
本文采用基于EDA技術的自上而下的系統設計方法,其設計流程如圖2所示。該乘法器的最大優點是節省芯片資源,其運算速度取決于輸入的時鐘頻率。如若時鐘頻率為100MHz,則每個運算周期僅需80ns,因而具有一定的實用價值。

?
隨著半導體技術的發展,可編程邏輯器件在結構、工藝、集成度、功能、速度和靈活性等方面有了很大的改進和提高,從而為高效率、高質量、靈活地設計數字系統提供了可靠性。CPLD或FPGA技術的出現,為DSP系統的設計又提供了一種嶄新的方法。利用CPLD或FPGA設計的DSP系統具有良好的靈活性和極強的實時性。同時,其價格又可以被大眾接受。由于乘法器在數字信號處理系統中具有廣泛的應用,所以本文以乘法器的處理系統中具有廣泛的應用,所以本文以乘法器的設計為例,來說明采用可編程邏輯器件設計數字系統的方法。如果想使系統具有較快的工作速度,可以采用組合邏輯電路構成的乘法器,但是,這樣的乘法器需占用大量的硬件資源,因而很難實現寬位乘法器功能。本文這種用于序邏輯電路構成的乘法器,既節省了芯片資源,又能滿足工作速度及原理的要求,因而具有一定的實用價值。
2 系統構成
該乘法器通過逐項移位相加來實現乘法功能。它從被乘數的最低開始,若為1,則乘數左移后再與上一次的和相加;若為0,左移后與0相加,直到移到被乘數的最高位。圖1是該乘法器的系統組成框圖。該控制模塊的STAR輸入有兩個功能:第一個功能是將16位移位寄存器清零和被乘數A[7…0]向8位移位寄存器加載;第二個功能為輸入乘法使能信號。乘法時鐘信號從CLK輸入,當被乘數加載于8位移位寄存器后,它由低位到高位逐位移出,當QB=1時,選通模塊打開,8位乘數B[8…0]被送入加法器,并與上一次鎖存在16位鎖存器中的高8位相加,其和在下一個時鐘上升沿被鎖存到鎖存器內;當QB=0時,選通模塊輸出為全0。如此循環8個時鐘脈沖后,由控制模塊控制的乘法運算過程自動中止。該乘法器的核心元件是8位加法器,其運算速度取決于時鐘頻率。
3 加法器的實現
加法器的設計需要考慮資源利用率和進位速度這兩個相互矛盾的問題,通常取兩個問題的折衷。多位加法器的構成有并行進位和串行進位兩方式,前者運算速度快,但需占用較多的硬件資源,而且隨著位數的增加,相同位數的并行加法器和串行加法器的硬件資源占用差距快速增大。實踐證明,4位二進制并行加法器和串行加法器占用的資源幾乎相同,因此,由4位二進制并行加法器級聯來構成多位加法器是較好的折衷選擇。以下為由兩個4位二進制并行加法器級聯構成8位二進制加法器的 VHDL程序:
LIBRARY IEEE;
USE IEEE.STD_LOGIC_1164.ALL;
USE IEEE.STD_LOGIC_UNSIGNED.ALL;
ENTITY ADDER8B IS
PORT (CIN:IN STD_LOGIC;
A :IN STD_LOGIC_VECTOR(7 DOWNTO 0);
B :IN STD_LOGIC_VECTOR(7 DOWNTO 0);
S :OUT STD_LOGIC_VECTOR(7 DOWNTO 0);
OUT :OUT STD_LOGIC);
END ADDER8B;
ARCHITECTURE struc OF ADDER8B IS
COMPONENT ADDER4B
PORT (CIN4: IN STD_LOGIC;
A4 : IN STD_LOGIC_VECTOR(3 DOWNTO 0);
B4 :IN STD_LOGIC_VECTOR(3 DOWNTO 0);
S4 : OUT ST_D_LOGIC_VECTOR(3 DOWN-TO 0);
COUT4 : OUT STD_LOGIC);
END COMPONENT;
SIGNAL CARRY_OUT : STD_LOGIC;
BEGIN
U1:ADDER4B
PORT MAP(CIN4=》CIN,A4=》A(3 DOWNTO 0),B4=》B(3 DOWNTO 0),S4=》S(3 DOWNTO 0),COUT4=》CARRY_OUT);
U2 :ADDER4B
PORT MAP(CIN4=》CARRY_OUT,A4=》A(7 DOWNTO 4),B4=》B(7 DOWNTO 4),S4=》S(7 DOWNTO 4),COUT4=》COUT);
END struc;
在上面的VHDL描述中,ADDER4B是一個4位二進制加法器,其VHDL描述是:
LIBRARY IEEE;
USE IEEE.STD_LOGIC_1164.ALL;
USE IEEE.STD_LOGIC_UNSIGNED.ALL;
ENTITY ADDER4B IS
PORT (CIN4 :IN STD_LOGIC;
A4 :IN STD_LOGIC_VECTOR(3 DOWNTO 0);
B4:IN STD_LOGIC_VECTOR(3 DOWNTO 0);
S4:OUT STD_LOGIC_VECTOR(3 DOWNTO 0);
COUT4:OUT STD_LOGIC;
EAND ADDER4B;
ARCHITEC_TURE behav OF ADDER4B IS
SIGNAL SINT :STD_LOGIC_VECTOR(4 DOWNTO 0);
SIGNAL AA,BB:STD_LOGIC_VECTOR(4 DOWNTO 0);
BEGIN
AA《=‘0’&A4;
BB《=‘0’&B4;
SINT《=AA+BB+CIN4;
S4《=SINT(3 DOWNTO 0);
COUT4《=SINT(4);
END behav;
4 結束語
本文采用基于EDA技術的自上而下的系統設計方法,其設計流程如圖2所示。該乘法器的最大優點是節省芯片資源,其運算速度取決于輸入的時鐘頻率。如若時鐘頻率為100MHz,則每個運算周期僅需80ns,因而具有一定的實用價值。

?
下載該資料的人也在下載
下載該資料的人還在閱讀
更多 >
- 可編程邏輯器件PLD課件下載 34次下載
- 如何使用FPGA實現數字信號處理算法的研究 17次下載
- 如何使用DSP和CPLD進行語音處理系統的設計資料說明 6次下載
- 數字信號處理在數字化醫療儀器中的應用 8次下載
- 可編程邏輯的多媒體信號處理 0次下載
- DSPBuilder在數字信號處理中的應用 3次下載
- 基于DSP的數字信號采集處理系統設計 25次下載
- 基于FPGA進行可編程邏輯設計 14次下載
- 用于語音和音頻應用的可編程混合信號數字信號處理器 4次下載
- 數字電子技術--可編程邏輯器件 0次下載
- 數字電子技術--可編程邏輯器件 0次下載
- Bootloader技術在數字信號控制器中的應用 32次下載
- 基于雙數字信號處理器(DSP)的實時相關圖像處理系統的設計 60次下載
- 基于ADSP2106X的高速并行雷達數字信號處理系統
- 基于FPGA的數字信號顯示系統軟硬件設計
- 什么是現場可編程邏輯陣列?它有哪些特點和應用? 2.3k次閱讀
- 頻譜分析儀怎么測量數字信號 2k次閱讀
- 基于MATLAB的信號處理系統與分析 2.4k次閱讀
- 可編程片上系統是什么 1.4k次閱讀
- 可編程邏輯器件測試方法 2.9k次閱讀
- 可編程邏輯器件和ASIC對比介紹 3.3k次閱讀
- 利用可編程邏輯控制器CPLD實現數據采集系統的總體設計 1.9k次閱讀
- 基于FPGA技術和AD9833芯片實現可編程遙測信號源的設計 3.9k次閱讀
- 可編程邏輯控制器是什么_可編程邏輯控制器原理 1.3w次閱讀
- 淺談數字信號處理器的分類及選擇 6.8k次閱讀
- 可編程邏輯器件改變數字系統設計方法 2k次閱讀
- 干貨!使用嵌入式處理器對可編程邏輯器件重編程 2.1k次閱讀
- 基于信號處理和嵌入式應用的音頻處理系統的設計和實現 2.7k次閱讀
- 數字信號處理技術的優點分析 1.3w次閱讀
- 通過可編程邏輯來提高器件處理系統的性能 1.3k次閱讀
下載排行
本周
- 1MDD品牌三極管BC807數據手冊
- 3.00 MB | 次下載 | 免費
- 2MDD品牌三極管BC817數據手冊
- 2.51 MB | 次下載 | 免費
- 3MDD品牌三極管D882數據手冊
- 3.49 MB | 次下載 | 免費
- 4MDD品牌三極管MMBT2222A數據手冊
- 3.26 MB | 次下載 | 免費
- 5MDD品牌三極管MMBTA56數據手冊
- 3.09 MB | 次下載 | 免費
- 6MDD品牌三極管MMBTA92數據手冊
- 2.32 MB | 次下載 | 免費
- 7STM32G474 HRTIME PWM 丟波問題分析與解決
- 1.00 MB | 次下載 | 3 積分
- 8新能源電動汽車高壓線束的銅鋁連接解決方案
- 2.71 MB | 次下載 | 2 積分
本月
- 1愛華AIWA HS-J202維修手冊
- 3.34 MB | 37次下載 | 免費
- 2NB-IoT芯片廠商的資料說明
- 0.31 MB | 22次下載 | 1 積分
- 3PC5502負載均流控制電路數據手冊
- 1.63 MB | 22次下載 | 免費
- 4H110主板CPU PWM芯片ISL95858HRZ-T核心供電電路圖資料
- 0.63 MB | 6次下載 | 1 積分
- 5UWB653Pro USB口測距通信定位模塊規格書
- 838.47 KB | 5次下載 | 免費
- 6技嘉H110主板IT8628E_BX IO電路圖資料
- 2.61 MB | 4次下載 | 1 積分
- 7蘇泊爾DCL6907(即CHK-S007)單芯片電磁爐原理圖資料
- 0.04 MB | 4次下載 | 1 積分
- 8蘇泊爾DCL6909(即CHK-S009)單芯片電磁爐原理圖資料
- 0.08 MB | 2次下載 | 1 積分
總榜
- 1matlab軟件下載入口
- 未知 | 935137次下載 | 10 積分
- 2開源硬件-PMP21529.1-4 開關降壓/升壓雙向直流/直流轉換器 PCB layout 設計
- 1.48MB | 420064次下載 | 10 積分
- 3Altium DXP2002下載入口
- 未知 | 233089次下載 | 10 積分
- 4電路仿真軟件multisim 10.0免費下載
- 340992 | 191439次下載 | 10 積分
- 5十天學會AVR單片機與C語言視頻教程 下載
- 158M | 183353次下載 | 10 積分
- 6labview8.5下載
- 未知 | 81602次下載 | 10 積分
- 7Keil工具MDK-Arm免費下載
- 0.02 MB | 73822次下載 | 10 積分
- 8LabVIEW 8.6下載
- 未知 | 65991次下載 | 10 積分
電子發燒友App





創作
發文章
發帖
提問
發資料
發視頻
上傳資料賺積分
評論