臺積電此次揭露 3D IC 封裝技術成功,正揭開半導體制程的新世代。目前業界認為,此技術主要為是為了應用在 5 納米以下先進制程,并為客制化異質芯片鋪路,當然也更加鞏固蘋果訂單。
臺積電近幾年推出的 CoWoS 架構及整合扇出型封狀等原本就是為了透過芯片堆棧摸索后摩爾定律時代的路線,而真正的 3D 封裝技術的出現,更加強化了臺積電垂直整合服務的競爭力。尤其未來異質芯片整合將會是趨勢,將處理器、數據芯片、高頻存儲器、CMOS 影像感應器與微機電系統等整合在一起。
封裝不同制程的芯片將會是很大的市場需求,半導體供應鏈的串聯勢在必行。所以令臺積電也積極投入后端的半導體封裝技術,預計日月光、矽品等封測大廠也會加速布建 3D IC 封裝的技術和產能。不過這也并不是容易的技術,需搭配難度更高的工藝,如硅鉆孔技術、晶圓薄化、導電材質填孔、晶圓連接及散熱支持等,將進入新的技術資本競賽。
臺積電總裁魏哲家表示,盡管半導體處于淡季,但看好高性能運算領域的強勁需求,且臺積電客戶組合將趨向多元化。不過目前臺積電的主要動能仍來自于 7 納米制程,2020 年 6 納米才開始試產,3D 封裝等先進技術屆時應該還只有少數客戶會采用,業界猜測蘋果手機處理器應該仍是首先引進最新制程的訂單。更進一步的消息,要等到 5 月份臺積大會時才會公布。
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
-
臺積電
+關注
關注
44文章
5803瀏覽量
176330 -
封裝
+關注
關注
128文章
9249瀏覽量
148626
發布評論請先 登錄
相關推薦
熱點推薦
2nm“諸神之戰”打響!性能飆升+功耗驟降,臺積電攜聯發科領跑
電子發燒友網報道(文/莫婷婷)2025年,2nm制程正式開啟全球半導體“諸神之戰”。就在近期,MediaTek(聯發科)宣布,首款采用臺積
臺積電計劃建設4座先進封裝廠,應對AI芯片需求
地位。 ? 臺積電在季度法人說明會上透露,先進封裝業務在2025年已貢獻約一成的企業營收,且未來增速預計
MediaTek采用臺積電2納米制程開發芯片
MediaTek 今日宣布,MediaTek 首款采用臺積電 2 納米制程的旗艦系統單芯片(SoC)已成功完成設計流片(Tape out),
臺積電日月光主導,3DIC先進封裝聯盟正式成立
9月9日,半導體行業迎來重磅消息,3DIC 先進封裝制造聯盟(3DIC Advanced Manufacturing Alliance,簡稱 3DIC AMA)正式宣告成立,該聯盟由行
化圓為方,臺積電整合推出最先進CoPoS半導體封裝
成熟技術基礎上的創新升級。長期以來,CoWoS作為臺積電的主力封裝技術,憑借在高性能計算芯片領域的穩定表現占據重要地位,但其采用的圓形硅中介層在面積利用率和大規模
臺積電官宣退場!未來兩年逐步撤離氮化鎵市場
7月3日,氮化鎵(GaN)制造商納微半導體(Navitas)宣布,其650V元件產品將在未來1到2年內,從當前供應商臺積電(TSMC)逐步過
美國芯片“卡脖子”真相:臺積電美廠芯片竟要運回臺灣封裝?
美國芯片供應鏈尚未實現完全自給自足。新報告顯示,臺積電亞利桑那州工廠生產的芯片,因美國國內缺乏優質封裝服務,需空運至中國臺灣完成
力旺NeoFuse于臺積電N3P制程完成可靠度驗證
力旺電子宣布,其一次性可編程內存(One-Time Programmable, OTP)NeoFuse已于臺積電N3P制程完成可靠度驗證。N
行芯科技揭示先進工藝3DIC Signoff破局之道
在當下3DIC技術作為提升芯片性能和集成度的重要路徑,正面臨著諸多挑戰,尤其是Signoff環節的復雜性問題尤為突出。此前,6月6日至8日,由中國科學院空天信息創新研究院主辦的“第四屆電子與信息前沿
臺積電先進制程漲價,最高或達30%!
%,最高可能提高30%。 ? 今年1月初臺積電也傳出過漲價消息,將針對3nm、5nm等先進制程技術進行價格調整,漲幅預計在
發表于 05-22 01:09
?1257次閱讀
西門子與臺積電合作推動半導體設計與集成創新 包括臺積電N3P N3C A14技術
西門子和臺積電在現有 N3P 設計解決方案的基礎上,進一步推進針對臺積電 N
發表于 05-07 11:37
?1526次閱讀
臺積電全球首顆3DIC完成封裝 預計2021年量產
評論