国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

全數(shù)字鎖相環(huán) (ADPLL)設計

oCEM_ICPlatform ? 來源:未知 ? 作者:胡薇 ? 2018-07-10 16:06 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

6月12日,由工業(yè)和信息化部人才交流中心主辦,IC智慧谷、上海林恩信息咨詢有限公司承辦,南京江北新區(qū)人力資源服務產(chǎn)業(yè)園、中國半導體行業(yè)協(xié)會集成電路分會、上海集成電路技術與產(chǎn)業(yè)促進中心協(xié)辦的第65期國際名家講堂在上海舉辦,來自加利福尼亞大學洛杉磯分校(UCLA)的著名教授Behzad Razavi為中國的學員們帶來了高性能鎖相環(huán)設計短期高級課程。

PLL電路是用于生成與輸入信號相位同步的新的信號電路,無論是工業(yè)還是民用,PLL電路的應用范圍非常廣,教授首先介紹了PLL的基本結構與各部分工作原理,對鑒相器和壓控振蕩器的設計都做了大致的說明,在穩(wěn)定性、紋波和相位偏移之間的設計折衷給出了自己的建議。PLL電路的特性由環(huán)路濾波器決定,因此設計PLL電路時,將其深刻理解為負反饋電路非常重要,穩(wěn)定的PLL電路的環(huán)路濾波器的設計方法是PLL設計的精髓。

隨后教授連續(xù)講解了4篇ISSCC發(fā)布的最新成果,傳遞最新的設計技術,包括PLL中各模塊的濾波、疊加等相位噪聲抑制技術,F(xiàn)inFET技術節(jié)點上的版圖設計問題,更小的隨機抖動設計方法,以及5G應用中低于-50dBm的功率設計技術和低于-40dBc的噪聲設計技術。學員們都在電路實例中收獲了應對PLL非理想效應的實際設計經(jīng)驗。

課程的最后一個專題是環(huán)形振蕩器的相位噪聲分析,影響相位噪聲的因素具有不同的性質(zhì),然而很難找到一種通用的方法來包含各種影響因素以獲得PLL系統(tǒng)的總相位噪聲,教授在噪聲分析方面也提出了兩個基本的設計準則,并介紹了一種沒有電感元件的低噪聲PLL設計技術。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pll
    pll
    +關注

    關注

    6

    文章

    982

    瀏覽量

    138193
  • FinFET
    +關注

    關注

    12

    文章

    260

    瀏覽量

    92267

原文標題:【精彩回顧】第65期國際名家講堂:高性能鎖相環(huán)設計

文章出處:【微信號:ICPlatform,微信公眾號:芯動力人才計劃】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    Altera公司鎖相環(huán)IP核介紹

    鎖相環(huán)(PLL,Phase Lock Loop)的主要作用是實現(xiàn)輸出時鐘對輸入?yún)⒖紩r鐘的相位與頻率的精確跟蹤和同步。鎖相環(huán)(PLL)的主要模塊包括相位頻率檢測器(PFD)、電荷泵、環(huán)路濾波器
    的頭像 發(fā)表于 03-06 15:58 ?98次閱讀
    Altera公司<b class='flag-5'>鎖相環(huán)</b>IP核介紹

    探索CDC516:高性能3.3V鎖相環(huán)時鐘驅(qū)動器

    探索CDC516:高性能3.3V鎖相環(huán)時鐘驅(qū)動器 在電子設計領域,時鐘驅(qū)動器對于確保系統(tǒng)的穩(wěn)定運行至關重要。今天我們要深入探討的是德州儀器(Texas Instruments)的CDC516,一款
    的頭像 發(fā)表于 02-10 14:55 ?118次閱讀

    CDC2516:高性能鎖相環(huán)時鐘驅(qū)動器的深度解析

    CDC2516:高性能鎖相環(huán)時鐘驅(qū)動器的深度解析 在電子設計領域,時鐘驅(qū)動器是確保系統(tǒng)穩(wěn)定運行的關鍵組件之一。今天,我們就來詳細探討一款高性能的鎖相環(huán)時鐘驅(qū)動器——CDC2516。 文件下載
    的頭像 發(fā)表于 02-10 14:50 ?142次閱讀

    CDC509:高性能3.3V鎖相環(huán)時鐘驅(qū)動器

    CDC509:高性能3.3V鎖相環(huán)時鐘驅(qū)動器 在電子設計領域,時鐘驅(qū)動是一項關鍵技術,尤其是在同步DRAM應用中,需要高精度、低抖動的時鐘信號來確保數(shù)據(jù)的準確傳輸。德州儀器(Texas
    的頭像 發(fā)表于 02-10 14:40 ?213次閱讀

    CDCVF2505 3.3 - V 時鐘鎖相環(huán)時鐘驅(qū)動器:設計與應用指南

    CDCVF2505 3.3 - V 時鐘鎖相環(huán)時鐘驅(qū)動器:設計與應用指南 作為電子工程師,在設計電路時,時鐘驅(qū)動器的選擇至關重要。今天我們來深入探討 Texas Instruments
    的頭像 發(fā)表于 02-10 14:25 ?141次閱讀

    CDCVF25081:高性能鎖相環(huán)時鐘驅(qū)動器深度解析

    CDCVF25081:高性能鎖相環(huán)時鐘驅(qū)動器深度解析 引言 在電子設計領域,時鐘驅(qū)動器起著至關重要的作用,它直接影響著系統(tǒng)的穩(wěn)定性和性能。今天我們要深入探討的是德州儀器(TI)的CDCVF25081
    的頭像 發(fā)表于 02-10 14:20 ?133次閱讀

    TLC2932A高性能鎖相環(huán)芯片詳解:設計與應用指南

    TLC2932A高性能鎖相環(huán)芯片詳解:設計與應用指南 在電子設計領域,鎖相環(huán)(PLL)是一種至關重要的電路,它能夠?qū)崿F(xiàn)信號的相位同步和頻率合成,廣泛應用于通信、雷達、儀器儀表等眾多領域。今天要給大家
    的頭像 發(fā)表于 02-10 11:10 ?184次閱讀

    探索TLC2933A高性能鎖相環(huán):特性、應用與設計要點

    探索TLC2933A高性能鎖相環(huán):特性、應用與設計要點 在電子設計領域,鎖相環(huán)(PLL)是實現(xiàn)頻率合成、信號同步等功能的關鍵組件。今天,我們將深入探討德州儀器(TI)的TLC2933A高性能鎖相環(huán)
    的頭像 發(fā)表于 02-10 11:10 ?183次閱讀

    ?CDCVF2510 3.3V鎖相環(huán)時鐘驅(qū)動器技術文檔總結

    該CDCVF2510是一款高性能、低偏斜、低抖動、鎖相環(huán) (PLL) 時鐘驅(qū)動器。它使用鎖相環(huán) (PLL) 將反饋 (FBOUT) 輸出與時鐘 (CLK) 輸入信號在頻率和相位上精確對齊。它專為
    的頭像 發(fā)表于 10-08 10:00 ?775次閱讀
    ?CDCVF2510 3.3V<b class='flag-5'>鎖相環(huán)</b>時鐘驅(qū)動器技術文檔總結

    ?CDCVF25081 3.3-V 鎖相環(huán)時鐘驅(qū)動器技術文檔總結

    CDCVF25081是一款高性能、低偏斜、低抖動、鎖相環(huán)時鐘驅(qū)動器。它使用 PLL 將輸出時鐘在頻率和相位上精確對齊輸入時鐘信號。輸出分為 2 個組,總共 8 個緩沖 CLKIN 輸出。當不存在 CLKIN 信號時,該器件會自動將輸出置于低電平狀態(tài)(掉電模式)。
    的頭像 發(fā)表于 09-22 15:39 ?809次閱讀
    ?CDCVF25081 3.3-V <b class='flag-5'>鎖相環(huán)</b>時鐘驅(qū)動器技術文檔總結

    ?CDCVF2510A 3.3V鎖相環(huán)時鐘驅(qū)動器技術文檔總結

    該CDCVF2510A是一款高性能、低偏斜、低抖動、鎖相環(huán) (PLL) 時鐘驅(qū)動器。該CDCVF2510A使用鎖相環(huán) (PLL) 將反饋 (FBOUT) 輸出在頻率和相位上精確對齊到時鐘 (CLK
    的頭像 發(fā)表于 09-22 09:21 ?473次閱讀
    ?CDCVF2510A 3.3V<b class='flag-5'>鎖相環(huán)</b>時鐘驅(qū)動器技術文檔總結

    基于鎖相環(huán)的無軸承同步磁阻電機無速度傳感器檢測技術

    使用場合。為實現(xiàn)無軸承同步磁阻電機高速超高速、低成本、實用化運行,提出了一種基于鎖相環(huán)法的無速度傳感自檢測技術。通過應用鎖相環(huán)原理,設計出無軸承同步磁阻電機無速度傳感器,并基于 Matlab
    發(fā)表于 07-29 16:22

    高壓放大器在鎖相環(huán)穩(wěn)定重復頻率研究中的應用

    實驗名稱: 鎖相環(huán)穩(wěn)定重復頻率的系統(tǒng)分析 實驗內(nèi)容: 針對重復頻率的漂移,引入兩套鎖相環(huán)系統(tǒng)反饋控制兩個激光器的重復頻率,將其鎖定在同一個穩(wěn)定的時鐘源上。本章主要闡述了經(jīng)典鎖相環(huán)的原理,穩(wěn)定重復
    的頭像 發(fā)表于 06-06 18:36 ?715次閱讀
    高壓放大器在<b class='flag-5'>鎖相環(huán)</b>穩(wěn)定重復頻率研究中的應用

    Analog Devices Inc. ADF4382x小數(shù)N分頻鎖相環(huán) (PLL)數(shù)據(jù)手冊

    Analog Devices ADF4382x小數(shù)N分頻鎖相環(huán) (PLL) 是一款高性能、超低抖動、小數(shù)N分頻鎖相環(huán) (PLL)。它集成了壓控振蕩器 (VCO),是5G或數(shù)據(jù)轉換器時鐘應用生成
    的頭像 發(fā)表于 06-04 11:15 ?1105次閱讀
    Analog Devices Inc. ADF4382x小數(shù)N分頻<b class='flag-5'>鎖相環(huán)</b> (PLL)數(shù)據(jù)手冊

    鎖相環(huán)(PLL)電路設計與應用(全9章)

    內(nèi)容介紹本文檔主要介紹鎖相環(huán)(PLL)電路的設計與應用,內(nèi)容包括PLL工作原理與電路構成、PLL電路的傳輸特性、PLL電路中環(huán)路濾波器的設計方法、PLL電路的測試與評價方法、PLL特性改善技術
    發(fā)表于 04-18 15:34