国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

AD9577帶雙路PLL、擴頻和余量微調(diào)功能的時鐘發(fā)生器技術(shù)手冊

要長高 ? 2025-04-10 15:29 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

概述
AD9577既提供一個多路輸出時鐘發(fā)生器功能,又帶有兩個片上鎖相環(huán)內(nèi)核PLL1和PLL2,專門針對網(wǎng)絡時鐘應用而優(yōu)化。PLL設計基于ADI公司成熟的高性能、低抖動頻率合成器產(chǎn)品系列,確保實現(xiàn)較高的網(wǎng)絡性能。PLL具有I^2^C 可編程輸出頻率和格式。小數(shù)N分頻PLL可支持擴頻時鐘功能,降低EMI輻射的峰值功率。兩個PLL均可支持頻率余量微調(diào)功能。
數(shù)據(jù)表:*附件:AD9577帶雙路PLL、擴頻和余量微調(diào)功能的時鐘發(fā)生器技術(shù)手冊.pdf

第一個整數(shù)N分頻PLL部分(PLL1)由一個鑒頻鑒相器(PFD)、一個電荷泵(CP)、一個低噪聲電壓控制振蕩器(VCO)、一個可編程反饋分頻器和兩個獨立可編程輸出分頻器組成。通過將外部晶振或基準時鐘連接至REFCLK引腳,可將最高達637.5 MHz的頻率同步至輸入基準。針對所需輸出速率,每個輸出分頻器和反饋分頻器的比率可以是工廠設定或I^2^C 編程設定。

第二個小數(shù)N分頻PLL(PLL2)內(nèi)置一個可編程模塊,可合成基準頻率小數(shù)倍的VCO頻率。針對所需輸出速率(最高達637.5 MHz),每個輸出分頻器和反饋分頻器的比率可以通過工廠編程設定。這個小數(shù)N分頻PLL還可在整數(shù)N分頻模式下工作以充分降低抖動。

最多四個差分輸出時鐘信號可配置成LVPECL或LVDS信號傳輸格式。每個輸出對也可配置用于最多八個CMOS輸出。支持這類格式的組合。無需外部環(huán)路濾波器元件,從而節(jié)約了寶貴的設計時間和電路板空間。AD9577提供40引腳6 mm × 6 mm LFCSP封裝,采用3.3 V單電源供電,工作溫度范圍為-40℃至+85°C。

應用

  • 低抖動、低相位噪聲多路輸出時鐘發(fā)生器,支持多種數(shù)據(jù)通信應用,包括以太網(wǎng)、光纖、SONET、SDH、PCI-e、SATA、PTN、OTN、ADC/DAC和數(shù)字視頻。
  • 擴頻時鐘

特性

  • 完全集成雙路PLL/VCO內(nèi)核
  • 1個整數(shù)N分頻和1個小數(shù)N分頻PLL
  • 連續(xù)頻率范圍:11.2 MHz至200 MHz
    -- 提供200 MHz至637.5 MHz的大多數(shù)頻率
  • PLL1相位抖動
    (12 kHz至20 MHz):
    460 fs rms(典型值)
  • PLL2相位抖動(12 kHz至20 MHz)
    • 整數(shù)N分頻模式:470 fs rms(典型值)
    • 小數(shù)N分頻模式:660 fs rms(典型值)
  • 輸入晶體或基準時鐘頻率
  • 擴頻向下擴頻 [0, ?0.5]%
  • 2引腳控制的頻率分布圖余量微調(diào)
  • 集成環(huán)路濾波器
  • 欲了解更多特性,請參考數(shù)據(jù)手冊

框圖
image.png

引腳配置描述
image.png

image.png

典型性能特征
image.png

詳細框圖
image.png

示例應用程序
image.png

典型應用電路
image.png

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 發(fā)生器
    +關(guān)注

    關(guān)注

    4

    文章

    1429

    瀏覽量

    64587
  • 時鐘
    +關(guān)注

    關(guān)注

    11

    文章

    1971

    瀏覽量

    134983
  • AD9577
    +關(guān)注

    關(guān)注

    0

    文章

    4

    瀏覽量

    10382
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    時鐘發(fā)生器AD9577資料分享

    概述:AD9577是一款既提供一個多路輸出時鐘發(fā)生器功能,又帶有兩個片上鎖相環(huán)內(nèi)核PLL1和PLL2,專門針對網(wǎng)絡
    發(fā)表于 04-06 06:49

    評估低抖動PLL時鐘發(fā)生器的電源噪聲抑制性能

    評估低抖動PLL時鐘發(fā)生器的電源噪聲抑制性能 本文介紹了電源噪聲對基于PLL時鐘發(fā)生器的干擾,并討論了幾種用于評估確定性抖動(DJ)的技術(shù)
    發(fā)表于 09-18 08:46 ?1891次閱讀
    評估低抖動<b class='flag-5'>PLL</b><b class='flag-5'>時鐘發(fā)生器</b>的電源噪聲抑制性能

    10GHz擴頻時鐘發(fā)生器的設計

    10GHz擴頻時鐘發(fā)生器的設計_胡帥帥
    發(fā)表于 01-07 21:28 ?1次下載

    鎖相環(huán)擴頻和冗余時鐘發(fā)生器ad9577數(shù)據(jù)表

    The AD9577 provides a multioutput clock generator function, along with two on-chip phase-locked
    發(fā)表于 10-19 15:19 ?17次下載
    <b class='flag-5'>雙</b>鎖相環(huán)<b class='flag-5'>擴頻</b>和冗余<b class='flag-5'>時鐘發(fā)生器</b><b class='flag-5'>ad9577</b>數(shù)據(jù)表

    AD9577 PLL擴頻余量微調(diào)功能時鐘發(fā)生器

    電子發(fā)燒友網(wǎng)為你提供ADI(ti)AD9577相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有AD9577的引腳圖、接線圖、封裝手冊、中文資料、英文資料,AD9577
    發(fā)表于 02-22 15:52
    <b class='flag-5'>AD9577</b> <b class='flag-5'>帶</b><b class='flag-5'>雙</b><b class='flag-5'>路</b><b class='flag-5'>PLL</b>、<b class='flag-5'>擴頻</b>和<b class='flag-5'>余量</b><b class='flag-5'>微調(diào)</b><b class='flag-5'>功能</b>的<b class='flag-5'>時鐘發(fā)生器</b>

    HMC1031:0.1 MHz至500 MHz時鐘發(fā)生器整數(shù)N PLL數(shù)據(jù)表

    HMC1031:0.1 MHz至500 MHz時鐘發(fā)生器整數(shù)N PLL數(shù)據(jù)表
    發(fā)表于 04-23 20:15 ?6次下載
    HMC1031:0.1 MHz至500 MHz<b class='flag-5'>時鐘發(fā)生器</b>,<b class='flag-5'>帶</b>整數(shù)N <b class='flag-5'>PLL</b>數(shù)據(jù)表

    AD9577鎖相環(huán)、擴頻余量時鐘發(fā)生器數(shù)據(jù)表

    AD9577鎖相環(huán)、擴頻余量時鐘發(fā)生器數(shù)據(jù)表
    發(fā)表于 04-29 20:06 ?8次下載
    <b class='flag-5'>AD9577</b>:<b class='flag-5'>帶</b><b class='flag-5'>雙</b>鎖相環(huán)、<b class='flag-5'>擴頻</b>和<b class='flag-5'>余量</b>的<b class='flag-5'>時鐘發(fā)生器</b>數(shù)據(jù)表

    時鐘發(fā)生器AD9516-0技術(shù)手冊

    時鐘發(fā)生器AD9516-0技術(shù)手冊
    發(fā)表于 01-25 15:59 ?8次下載

    時鐘發(fā)生器由哪些部分組成?鎖相環(huán)pll的特點是什么?

    時鐘發(fā)生器由哪些部分組成?鎖相環(huán)pll的特點是什么?如何用硬件配置pll? 時鐘發(fā)生器是指通過特定的電路設計產(chǎn)生適合各種電子設備使用的時鐘
    的頭像 發(fā)表于 10-13 17:39 ?2414次閱讀

    PLL1705/PLL1706通道PLL時鐘發(fā)生器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《PLL1705/PLL1706通道PLL時鐘發(fā)生器數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 08-22 11:32 ?0次下載
    <b class='flag-5'>PLL</b>1705/<b class='flag-5'>PLL</b>1706<b class='flag-5'>雙</b>通道<b class='flag-5'>PLL</b>多<b class='flag-5'>時鐘發(fā)生器</b>數(shù)據(jù)表

    AD9575輸出網(wǎng)絡時鐘發(fā)生器技術(shù)手冊

    AD9575是一款高度集成的輸出時鐘發(fā)生器,包括一個針對網(wǎng)絡定時而優(yōu)化的片內(nèi)PLL內(nèi)核。整數(shù)N分頻PLL設計基于ADI公司成熟的高性能、
    的頭像 發(fā)表于 04-10 17:00 ?1155次閱讀
    AD9575<b class='flag-5'>雙</b><b class='flag-5'>路</b>輸出網(wǎng)絡<b class='flag-5'>時鐘發(fā)生器</b><b class='flag-5'>技術(shù)</b><b class='flag-5'>手冊</b>

    德州儀器PLL1707和PLL1708:低抖動多時鐘發(fā)生器的卓越之選

    德州儀器PLL1707和PLL1708:低抖動多時鐘發(fā)生器的卓越之選 在電子設計的世界里,時鐘發(fā)生器扮演著至關(guān)重要的角色,尤其是在對時鐘精度
    的頭像 發(fā)表于 02-04 09:15 ?115次閱讀

    探究PLL1705與PLL1706:3.3VPLL時鐘發(fā)生器的卓越性能

    探究PLL1705與PLL1706:3.3VPLL時鐘發(fā)生器的卓越性能 在電子設備的復雜世界中,時鐘
    的頭像 發(fā)表于 02-04 09:35 ?221次閱讀

    Texas Instruments PLL1707和PLL1708:低抖動多時鐘發(fā)生器的卓越之選

    Texas Instruments PLL1707和PLL1708:低抖動多時鐘發(fā)生器的卓越之選 在電子設計領(lǐng)域,時鐘發(fā)生器的性能對系統(tǒng)的穩(wěn)定性和性能起著至關(guān)重要的作用。今天我們來深入
    的頭像 發(fā)表于 02-10 13:45 ?212次閱讀

    Texas Instruments PLL1705/PLL1706:3.3-V PLL時鐘發(fā)生器的卓越之選

    Texas Instruments PLL1705/PLL1706:3.3-V PLL時鐘發(fā)生器的卓越之選 在電子設計領(lǐng)域,
    的頭像 發(fā)表于 02-10 14:15 ?147次閱讀