国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

AI應用致復雜SoC需求暴漲,2.5D/Chiplet等先進封裝技術的機遇和挑戰

Felix分析 ? 來源:電子發燒友 ? 作者:吳子鵬 ? 2024-07-16 01:20 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電子發燒友網報道(文/吳子鵬)先進封裝包括倒裝焊、2.5D封裝、3D封裝、晶圓級封裝、Chiplet等,過去幾年我國先進封裝產業發展迅猛。根據中國半導體協會的統計數據,2023年我國先進封裝市場規模達1330億元,2020年-2023年期間的年復合增長率高達14%。不過,目前國內先進封裝市場占比僅為39.0%,與全球先進封裝市場占比48.8%相比仍有較大差距,尚有較大提升空間。


受益于AI產業大發展,目前全球先進封裝產能吃緊。隨著AI、自動駕駛等應用對芯片性能要求越來越高,后續全球和中國先進封裝產業仍有巨大的發展空間。在以“共筑先進封裝新生態,引領路徑創新大發展”為主題的第十六屆集成電路封測產業鏈創新發展論壇(CIPA 2024)上,專設“芯片設計與先進封裝技術專題論壇”,探討先進封裝的技術發展,以及先進封裝如何賦能復雜SoC設計等產業前沿問題。

Chiplet技術創新的挑戰

Chiplet是先進封裝重要組成部分,通常被翻譯為“芯粒”或“小芯片”,憑借高性能、低功耗、高面積使用率等優勢,Chiplet被認為是延續摩爾定律“經濟效益”的有效手段。

芯和半導體聯合創始人&總裁代文亮博士指出,Chiplet讓復雜SoC的創新速度明顯加快。過往,傳統SoC的迭代速度是18-24個月。在Chiplet技術的幫助下,科技巨頭和芯片巨頭每3個月,或者是每半年就會發布一款新品,創新速度明顯提升。更為重要的是,Chiplet讓算法的支持更加高效靈活,不需要全部推倒重來設計芯片,只需要替換其中的計算單元即可,顯著提升了芯片創新對算法支持的普適性。

wKgaomaU-A6AP63XABASosBHkfQ686.jpg
芯和半導體聯合創始人&總裁代文亮博士


當然,作為芯片創新的革命性技術,Chiplet技術發展也面臨著一些挑戰,比如Chiplet在晶圓管理方面提升了連接復雜性、時間敏感性;管理多顆芯粒的規格可能給芯片良率帶來一定的挑戰;Chiplet在芯片制造方面的成本還需要得到優化等。

對此,代文亮博士特別提到了Chiplet設計的復雜性,涉及可行性、可優化性、可實現性等問題。他認為,Chiplet后期的發展模式Chiplet Store,滿足連接標準的Chiplet都可以參與到復雜SoC創新中。以MCU廠商為例,原本MCU并不需要做大規模的復雜SoC,但是MCU是復雜SoC里重要的一部分,因此相關廠商可以將MCU打造成為滿足連接標準的Chiplet。因此,對于Chiplet發展來說,生態系統是非常重要的,EDA、Fabless、IDM、晶圓代工廠要高效溝通,這也是芯和半導體打造Chiplet先進封裝平臺的主要原因。

進一步來看,要想高效利用Chiplet,離不開先進封裝技術。Chiplet讓芯片可分解成特定模塊,按封裝介質材料和封裝工藝劃分,Chiplet的實現方式主要包括以下幾種:MCM、2.5D封裝、3D封裝。蘇州通富超威半導體有限公司封裝開發經理何志丹表示,無論是何種先進封裝形式,要做的就是通過基板將Chiplet轉移到PCB板上。目前,Chiplet是“以大為美”,封裝尺寸越做越大,那么一個明顯的問題就是翹曲。

wKgZomaU-B2AaN1qAADs2xv9UXo442.jpg
蘇州通富超威半導體有限公司封裝開發經理何志丹


傳統貼片機和回流焊的方式,翹曲只有10微米左右,挑戰和影響并不大。在容納Chiplet的大封裝里,翹曲會達到150-200微米,因此傳統的封裝形式已經不適用于Chiplet。何志丹指出,目前新產品的基板層數達到20層,甚至會達到26-28層,這也就意味著翹曲將會出現更加嚴重的問題,給引線焊接帶來了更大的挑戰。應對翹曲,玻璃基板是一個非常好的方式,但玻璃基板依然在探索階段。

大尺寸封裝帶來的第二個問題是散熱。先進封裝芯片在能滿足高性能計算、人工智能、功率密度增長需求的同時,散熱問題也變得更加復雜。因此,解決芯片封裝散熱問題是一項至關重要的任務。何志丹提到,今天我們聽到芯片的功耗,很多是600W、800W,功耗是非常高的。將芯片做薄,提升銅層覆蓋率是一個好的散熱解決方案。但更大更薄的芯片就會產生更嚴重的翹曲,更加不利于焊接。通富超威半導體在解決散熱方面的一個解決方案是在TIM材料上采用面積大、熱度小的材料。

先進封裝賦能大算力芯片創新

賦能高性能計算是先進封裝技術發展的主要推動力,反過來說,先進封裝是打造大算力芯片的重要手段。天芯互聯產品總監張偉杰表示,當前算力每12個月翻一倍,算力高能效是非常重要的,需要先進封裝實現高集成、高密度,并要求供電模塊實現小型化。

wKgaomaU-CyAB9NBAACrKWDW8lY773.jpg
天芯互聯產品總監張偉杰


在先進封裝方面,2.5D/3D封裝是產業后續發展的方向,板級扇出也能提升系統性能。天芯互聯目前正在做這方面的工作,比如該公司在先進封裝與系統集成解決方案方面提供工藝流程、仿真服務、封裝仿真等服務。張偉杰以一款5nm芯片為例,基于天芯互聯的方案,在5500×4800um的Wafer上實現4顆AI計算die的互聯,打造多核架構,能夠減少Fan-out信號數量,降低基板難度。

基于Chiplet和先進封裝技術的大算力芯片,一個重要的特性是異構集成,因此電源網絡會越來越復雜,如何優化電源也是重要一環。張偉杰稱,從數據中心的電源架構來看,從380V交流轉換到220V和直流,然后再轉換到48V供電。同時,在新的供電架構下,48V依然會轉化為0.8V或者是1.2V,要保證效率,電流就會非常大,對于電源模塊的散熱和通用能力有更高的要求。天芯互聯能夠依托晶圓級封裝(WLP)、系統級封裝(SiP)和板級扇出封裝(FOPLP)平臺提供領先的電源系統方案。比如在板級扇出封裝(FOPLP)平臺里,天芯互聯把GaN、控制芯片和電感合封,不僅效率更高、體積更小,而且還可以實現共同散熱。

在高性能計算芯片方面,最典型的例子是GPGPU。當前,GPGPU依然是AI訓練任務的基石。根據Verified Market Research預測,2028年全球GPU市場規模將達到2465.1億美元,主要應用領域包括AI、數據中心和智能汽車等。蕪湖立德智興半導體有限公司CTO李元雄專門分析了萬億晶體管級的GPU芯片如何通過先進封裝技術來實現。

wKgaomaU-DiAESdhABAfcnsicDI837.jpg
蕪湖立德智興半導體有限公司CTO李元雄

李元雄指出,萬億晶體管規模的GPU的實現方式就是橫向擴展和堆疊。在堆疊方面,英特爾公司采用的是3D封裝技術Foveros,可以在處理器制造過程中以垂直方式堆疊計算模塊,而不是傳統的水平方式。臺積電則采用了SoIC(系統級集成單芯片),能夠在創造鍵合界面讓計算模塊可以直接堆疊在芯片上。封裝技術主要指標為凸點間距,凸點間距越小,封裝集成度越高、難度越大。臺積電的3D SoIC的凸點間距最小可達6um,居于所有封裝技術首位。為了實現這種堆疊,還需要配套的連接技術,比如臺積電使用的高密度硅通孔(TSV),和高精度納米級的混合鍵合(Hybrid bonding)。

在橫向拓展上主要手段有扇出型晶圓級封裝工藝等,需要重構晶圓,挑戰在于保證重構晶圓達到一定的精度。立德智興提供了一款關鍵設備,不僅提升了重構晶圓的精度,還提供自動光學檢測,來提升芯片的可靠性。

結語

先進封裝是當前和未來芯片產業發展的重點,是打造高性能計算芯片的主要手段。當然,無論是Chiplet,還是2.5D/3D封裝,都有一些額外的挑戰,比如大封裝的翹曲和散熱,異構集成的供電等問題。產業界依然在探索如何用更好的方式實現先進封裝,這也需要制造和封裝巨頭起到更好的引導作用,先進封裝需要標準引領。


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • soc
    soc
    +關注

    關注

    40

    文章

    4576

    瀏覽量

    229105
  • AI
    AI
    +關注

    關注

    91

    文章

    39755

    瀏覽量

    301354
  • chiplet
    +關注

    關注

    6

    文章

    495

    瀏覽量

    13601
  • 先進封裝
    +關注

    關注

    2

    文章

    533

    瀏覽量

    1026
  • 2.5D封裝
    +關注

    關注

    1

    文章

    24

    瀏覽量

    491
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    先進封裝成破局,博通率先落地3.5D,6000mm2超大集成

    基于其3.5D超大尺寸系統級封裝(XDSiP)平臺打造的2納米定制計算SoC。隨著博通新品的交付,3.5D時代也加速到來。 ? 重新定義維度:什么是3.5
    的頭像 發表于 03-02 04:51 ?3984次閱讀
    <b class='flag-5'>先進</b><b class='flag-5'>封裝</b>成破局,博通率先落地3.5<b class='flag-5'>D</b>,6000mm2超大集成

    先進封裝時代,芯片測試面臨哪些新挑戰

    摩爾定律放緩后,2.5D/3D 封裝Chiplet 成行業新方向,卻給測試工程師帶來巨大挑戰。核心難題包括:3
    的頭像 發表于 02-05 10:41 ?311次閱讀

    2D2.5D與3D封裝技術的區別與應用解析

    半導體封裝技術的發展始終遵循著摩爾定律的延伸與超越。當制程工藝逼近物理極限,先進封裝技術成為延續芯片性能提升的關鍵路徑。本文將從
    的頭像 發表于 01-15 07:40 ?573次閱讀
    2<b class='flag-5'>D</b>、<b class='flag-5'>2.5D</b>與3<b class='flag-5'>D</b><b class='flag-5'>封裝</b><b class='flag-5'>技術</b>的區別與應用解析

    Chiplet核心挑戰破解之道:瑞沃微先進封裝技術新思路

    由深圳瑞沃微半導體科技有限公司發布隨著半導體工藝逐漸逼近物理極限,單純依靠芯片制程微縮已難以持續滿足人工智能、高性能計算領域對算力密度與能效的日益苛刻需求。在這一背景下,Chiplet(芯粒)
    的頭像 發表于 11-18 16:15 ?1071次閱讀
    <b class='flag-5'>Chiplet</b>核心<b class='flag-5'>挑戰</b>破解之道:瑞沃微<b class='flag-5'>先進</b><b class='flag-5'>封裝</b><b class='flag-5'>技術</b>新思路

    Chiplet封裝設計中的信號與電源完整性挑戰

    隨著半導體工藝逐漸逼近物理極限,單純依靠制程微縮已難以滿足人工智能、高性能計算領域對算力與能效的持續增長需求。在此背景下,Chiplet作為一種“后摩爾時代”的異構集成方案應運而生,它通過將不同工藝、功能的模塊化芯片進行
    的頭像 發表于 11-02 10:02 ?1625次閱讀
    <b class='flag-5'>Chiplet</b><b class='flag-5'>封裝</b>設計中的信號與電源完整性<b class='flag-5'>挑戰</b>

    Socionext推出3D芯片堆疊與5.5D封裝技術

    Socionext Inc.(以下簡稱“Socionext”)宣布,其3DIC設計現已支持面向消費電子、人工智能(AI)和高性能計算(HPC)數據中心多種應用。通過結合涵蓋Chiplet2
    的頭像 發表于 09-24 11:09 ?2619次閱讀
    Socionext推出3<b class='flag-5'>D</b>芯片堆疊與5.5<b class='flag-5'>D</b><b class='flag-5'>封裝</b><b class='flag-5'>技術</b>

    【「AI芯片:科技探索與AGI愿景」閱讀體驗】+AI芯片的需求挑戰

    當今社會,AI已經發展很迅速了,但是你了解AI的發展歷程嗎?本章作者將為我們打開AI的發展歷程以及需求挑戰的面紗。 從2017年開始生成式
    發表于 09-12 16:07

    智聚芯能,異構互聯,共贏AI時代機遇——芯和半導體領銜揭幕第九屆中國系統級封裝大會

    AI時代機遇》的開幕演講,從產業高度系統闡釋了在AI算力爆發背景下,Chiplet先進封裝
    的頭像 發表于 08-30 10:45 ?1057次閱讀

    華大九天推出芯粒(Chiplet)與2.5D/3D先進封裝版圖設計解決方案Empyrean Storm

    隨著“后摩爾時代”的到來,芯粒(Chiplet)與 2.5D/3D 先進封裝技術正成為突破晶體管
    的頭像 發表于 08-07 15:42 ?4704次閱讀
    華大九天推出芯粒(<b class='flag-5'>Chiplet</b>)與<b class='flag-5'>2.5D</b>/3<b class='flag-5'>D</b><b class='flag-5'>先進</b><b class='flag-5'>封裝</b>版圖設計解決方案Empyrean Storm

    適用于先進3D IC封裝完整的裸片到系統熱管理解決方案

    摘要半導體行業向復雜2.5D和3DIC封裝快速發展,帶來了極嚴峻的熱管理挑戰,這需要從裸片層級到系統層級分析的復雜解決方案。西門子通過一套
    的頭像 發表于 07-03 10:33 ?1203次閱讀
    適用于<b class='flag-5'>先進</b>3<b class='flag-5'>D</b> IC<b class='flag-5'>封裝</b>完整的裸片到系統熱管理解決方案

    多芯粒2.5D/3D集成技術研究現狀

    面向高性能計算機、人工智能、無人系統對電子芯片高性能、高集成度的需求,以 2.5D、3D 集成技術為代表的先進
    的頭像 發表于 06-16 15:58 ?1819次閱讀
    多芯粒<b class='flag-5'>2.5D</b>/3<b class='flag-5'>D</b>集成<b class='flag-5'>技術</b>研究現狀

    Chiplet先進封裝設計中EDA工具面臨的挑戰

    Chiplet先進封裝通常是互為補充的。Chiplet技術使得復雜芯片可以通過多個相對較小的模
    的頭像 發表于 04-21 15:13 ?2025次閱讀
    <b class='flag-5'>Chiplet</b>與<b class='flag-5'>先進</b><b class='flag-5'>封裝</b>設計中EDA工具面臨的<b class='flag-5'>挑戰</b>

    淺談Chiplet先進封裝

    隨著半導體行業的技術進步,尤其是摩爾定律的放緩,芯片設計和制造商們逐漸轉向了更為靈活的解決方案,其中“Chiplet”和“先進封裝”成為了熱門的概念。
    的頭像 發表于 04-14 11:35 ?1600次閱讀
    淺談<b class='flag-5'>Chiplet</b>與<b class='flag-5'>先進</b><b class='flag-5'>封裝</b>

    英特爾先進封裝:助力AI芯片高效集成的技術力量

    AI發展的浪潮中,一項技術正在從“幕后”走向“臺前”,也就是半導體先進封裝(advanced packaging)。這項技術能夠在單個設備
    的頭像 發表于 03-28 15:17 ?884次閱讀
    英特爾<b class='flag-5'>先進</b><b class='flag-5'>封裝</b>:助力<b class='flag-5'>AI</b>芯片高效集成的<b class='flag-5'>技術</b>力量

    2.5D封裝為何成為AI芯片的“寵兒”?

    ?多年來,封裝技術并未受到大眾的廣泛關注。但是現在,尤其是在AI芯片的發展過程中,封裝技術發揮著至關重要的作用。
    的頭像 發表于 03-27 18:12 ?882次閱讀
    <b class='flag-5'>2.5D</b><b class='flag-5'>封裝</b>為何成為<b class='flag-5'>AI</b>芯片的“寵兒”?