伦伦影院久久影视,天天操天天干天天射,ririsao久久精品一区 ,一本大道香蕉大久在红桃,999久久久免费精品国产色夜,色悠悠久久综合88,亚洲国产精品久久无套麻豆,亚洲香蕉毛片久久网站,一本一道久久综合狠狠老

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

AI應(yīng)用致復(fù)雜SoC需求暴漲,2.5D/Chiplet等先進(jìn)封裝技術(shù)的機(jī)遇和挑戰(zhàn)

Felix分析 ? 來(lái)源:電子發(fā)燒友 ? 作者:吳子鵬 ? 2024-07-16 01:20 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電子發(fā)燒友網(wǎng)報(bào)道(文/吳子鵬)先進(jìn)封裝包括倒裝焊、2.5D封裝、3D封裝、晶圓級(jí)封裝、Chiplet等,過(guò)去幾年我國(guó)先進(jìn)封裝產(chǎn)業(yè)發(fā)展迅猛。根據(jù)中國(guó)半導(dǎo)體協(xié)會(huì)的統(tǒng)計(jì)數(shù)據(jù),2023年我國(guó)先進(jìn)封裝市場(chǎng)規(guī)模達(dá)1330億元,2020年-2023年期間的年復(fù)合增長(zhǎng)率高達(dá)14%。不過(guò),目前國(guó)內(nèi)先進(jìn)封裝市場(chǎng)占比僅為39.0%,與全球先進(jìn)封裝市場(chǎng)占比48.8%相比仍有較大差距,尚有較大提升空間。


受益于AI產(chǎn)業(yè)大發(fā)展,目前全球先進(jìn)封裝產(chǎn)能吃緊。隨著AI、自動(dòng)駕駛等應(yīng)用對(duì)芯片性能要求越來(lái)越高,后續(xù)全球和中國(guó)先進(jìn)封裝產(chǎn)業(yè)仍有巨大的發(fā)展空間。在以“共筑先進(jìn)封裝新生態(tài),引領(lǐng)路徑創(chuàng)新大發(fā)展”為主題的第十六屆集成電路封測(cè)產(chǎn)業(yè)鏈創(chuàng)新發(fā)展論壇(CIPA 2024)上,專(zhuān)設(shè)“芯片設(shè)計(jì)與先進(jìn)封裝技術(shù)專(zhuān)題論壇”,探討先進(jìn)封裝的技術(shù)發(fā)展,以及先進(jìn)封裝如何賦能復(fù)雜SoC設(shè)計(jì)等產(chǎn)業(yè)前沿問(wèn)題。

Chiplet技術(shù)創(chuàng)新的挑戰(zhàn)

Chiplet是先進(jìn)封裝重要組成部分,通常被翻譯為“芯?!被颉靶⌒酒保瑧{借高性能、低功耗、高面積使用率等優(yōu)勢(shì),Chiplet被認(rèn)為是延續(xù)摩爾定律“經(jīng)濟(jì)效益”的有效手段。

芯和半導(dǎo)體聯(lián)合創(chuàng)始人&總裁代文亮博士指出,Chiplet讓復(fù)雜SoC的創(chuàng)新速度明顯加快。過(guò)往,傳統(tǒng)SoC的迭代速度是18-24個(gè)月。在Chiplet技術(shù)的幫助下,科技巨頭和芯片巨頭每3個(gè)月,或者是每半年就會(huì)發(fā)布一款新品,創(chuàng)新速度明顯提升。更為重要的是,Chiplet讓算法的支持更加高效靈活,不需要全部推倒重來(lái)設(shè)計(jì)芯片,只需要替換其中的計(jì)算單元即可,顯著提升了芯片創(chuàng)新對(duì)算法支持的普適性。

wKgaomaU-A6AP63XABASosBHkfQ686.jpg
芯和半導(dǎo)體聯(lián)合創(chuàng)始人&總裁代文亮博士


當(dāng)然,作為芯片創(chuàng)新的革命性技術(shù),Chiplet技術(shù)發(fā)展也面臨著一些挑戰(zhàn),比如Chiplet在晶圓管理方面提升了連接復(fù)雜性、時(shí)間敏感性;管理多顆芯粒的規(guī)格可能給芯片良率帶來(lái)一定的挑戰(zhàn);Chiplet在芯片制造方面的成本還需要得到優(yōu)化等。

對(duì)此,代文亮博士特別提到了Chiplet設(shè)計(jì)的復(fù)雜性,涉及可行性、可優(yōu)化性、可實(shí)現(xiàn)性等問(wèn)題。他認(rèn)為,Chiplet后期的發(fā)展模式Chiplet Store,滿(mǎn)足連接標(biāo)準(zhǔn)的Chiplet都可以參與到復(fù)雜SoC創(chuàng)新中。以MCU廠商為例,原本MCU并不需要做大規(guī)模的復(fù)雜SoC,但是MCU是復(fù)雜SoC里重要的一部分,因此相關(guān)廠商可以將MCU打造成為滿(mǎn)足連接標(biāo)準(zhǔn)的Chiplet。因此,對(duì)于Chiplet發(fā)展來(lái)說(shuō),生態(tài)系統(tǒng)是非常重要的,EDA、Fabless、IDM、晶圓代工廠要高效溝通,這也是芯和半導(dǎo)體打造Chiplet先進(jìn)封裝平臺(tái)的主要原因。

進(jìn)一步來(lái)看,要想高效利用Chiplet,離不開(kāi)先進(jìn)封裝技術(shù)。Chiplet讓芯片可分解成特定模塊,按封裝介質(zhì)材料和封裝工藝劃分,Chiplet的實(shí)現(xiàn)方式主要包括以下幾種:MCM、2.5D封裝、3D封裝。蘇州通富超威半導(dǎo)體有限公司封裝開(kāi)發(fā)經(jīng)理何志丹表示,無(wú)論是何種先進(jìn)封裝形式,要做的就是通過(guò)基板將Chiplet轉(zhuǎn)移到PCB板上。目前,Chiplet是“以大為美”,封裝尺寸越做越大,那么一個(gè)明顯的問(wèn)題就是翹曲。

wKgZomaU-B2AaN1qAADs2xv9UXo442.jpg
蘇州通富超威半導(dǎo)體有限公司封裝開(kāi)發(fā)經(jīng)理何志丹


傳統(tǒng)貼片機(jī)和回流焊的方式,翹曲只有10微米左右,挑戰(zhàn)和影響并不大。在容納Chiplet的大封裝里,翹曲會(huì)達(dá)到150-200微米,因此傳統(tǒng)的封裝形式已經(jīng)不適用于Chiplet。何志丹指出,目前新產(chǎn)品的基板層數(shù)達(dá)到20層,甚至?xí)_(dá)到26-28層,這也就意味著翹曲將會(huì)出現(xiàn)更加嚴(yán)重的問(wèn)題,給引線(xiàn)焊接帶來(lái)了更大的挑戰(zhàn)。應(yīng)對(duì)翹曲,玻璃基板是一個(gè)非常好的方式,但玻璃基板依然在探索階段。

大尺寸封裝帶來(lái)的第二個(gè)問(wèn)題是散熱。先進(jìn)封裝芯片在能滿(mǎn)足高性能計(jì)算、人工智能、功率密度增長(zhǎng)需求的同時(shí),散熱問(wèn)題也變得更加復(fù)雜。因此,解決芯片封裝散熱問(wèn)題是一項(xiàng)至關(guān)重要的任務(wù)。何志丹提到,今天我們聽(tīng)到芯片的功耗,很多是600W、800W,功耗是非常高的。將芯片做薄,提升銅層覆蓋率是一個(gè)好的散熱解決方案。但更大更薄的芯片就會(huì)產(chǎn)生更嚴(yán)重的翹曲,更加不利于焊接。通富超威半導(dǎo)體在解決散熱方面的一個(gè)解決方案是在TIM材料上采用面積大、熱度小的材料。

先進(jìn)封裝賦能大算力芯片創(chuàng)新

賦能高性能計(jì)算是先進(jìn)封裝技術(shù)發(fā)展的主要推動(dòng)力,反過(guò)來(lái)說(shuō),先進(jìn)封裝是打造大算力芯片的重要手段。天芯互聯(lián)產(chǎn)品總監(jiān)張偉杰表示,當(dāng)前算力每12個(gè)月翻一倍,算力高能效是非常重要的,需要先進(jìn)封裝實(shí)現(xiàn)高集成、高密度,并要求供電模塊實(shí)現(xiàn)小型化。

wKgaomaU-CyAB9NBAACrKWDW8lY773.jpg
天芯互聯(lián)產(chǎn)品總監(jiān)張偉杰


在先進(jìn)封裝方面,2.5D/3D封裝是產(chǎn)業(yè)后續(xù)發(fā)展的方向,板級(jí)扇出也能提升系統(tǒng)性能。天芯互聯(lián)目前正在做這方面的工作,比如該公司在先進(jìn)封裝與系統(tǒng)集成解決方案方面提供工藝流程、仿真服務(wù)、封裝仿真等服務(wù)。張偉杰以一款5nm芯片為例,基于天芯互聯(lián)的方案,在5500×4800um的Wafer上實(shí)現(xiàn)4顆AI計(jì)算die的互聯(lián),打造多核架構(gòu),能夠減少Fan-out信號(hào)數(shù)量,降低基板難度。

基于Chiplet和先進(jìn)封裝技術(shù)的大算力芯片,一個(gè)重要的特性是異構(gòu)集成,因此電源網(wǎng)絡(luò)會(huì)越來(lái)越復(fù)雜,如何優(yōu)化電源也是重要一環(huán)。張偉杰稱(chēng),從數(shù)據(jù)中心的電源架構(gòu)來(lái)看,從380V交流轉(zhuǎn)換到220V和直流,然后再轉(zhuǎn)換到48V供電。同時(shí),在新的供電架構(gòu)下,48V依然會(huì)轉(zhuǎn)化為0.8V或者是1.2V,要保證效率,電流就會(huì)非常大,對(duì)于電源模塊的散熱和通用能力有更高的要求。天芯互聯(lián)能夠依托晶圓級(jí)封裝(WLP)、系統(tǒng)級(jí)封裝(SiP)和板級(jí)扇出封裝(FOPLP)平臺(tái)提供領(lǐng)先的電源系統(tǒng)方案。比如在板級(jí)扇出封裝(FOPLP)平臺(tái)里,天芯互聯(lián)把GaN、控制芯片和電感合封,不僅效率更高、體積更小,而且還可以實(shí)現(xiàn)共同散熱。

在高性能計(jì)算芯片方面,最典型的例子是GPGPU。當(dāng)前,GPGPU依然是AI訓(xùn)練任務(wù)的基石。根據(jù)Verified Market Research預(yù)測(cè),2028年全球GPU市場(chǎng)規(guī)模將達(dá)到2465.1億美元,主要應(yīng)用領(lǐng)域包括AI、數(shù)據(jù)中心和智能汽車(chē)等。蕪湖立德智興半導(dǎo)體有限公司CTO李元雄專(zhuān)門(mén)分析了萬(wàn)億晶體管級(jí)的GPU芯片如何通過(guò)先進(jìn)封裝技術(shù)來(lái)實(shí)現(xiàn)。

wKgaomaU-DiAESdhABAfcnsicDI837.jpg
蕪湖立德智興半導(dǎo)體有限公司CTO李元雄

李元雄指出,萬(wàn)億晶體管規(guī)模的GPU的實(shí)現(xiàn)方式就是橫向擴(kuò)展和堆疊。在堆疊方面,英特爾公司采用的是3D封裝技術(shù)Foveros,可以在處理器制造過(guò)程中以垂直方式堆疊計(jì)算模塊,而不是傳統(tǒng)的水平方式。臺(tái)積電則采用了SoIC(系統(tǒng)級(jí)集成單芯片),能夠在創(chuàng)造鍵合界面讓計(jì)算模塊可以直接堆疊在芯片上。封裝技術(shù)主要指標(biāo)為凸點(diǎn)間距,凸點(diǎn)間距越小,封裝集成度越高、難度越大。臺(tái)積電的3D SoIC的凸點(diǎn)間距最小可達(dá)6um,居于所有封裝技術(shù)首位。為了實(shí)現(xiàn)這種堆疊,還需要配套的連接技術(shù),比如臺(tái)積電使用的高密度硅通孔(TSV),和高精度納米級(jí)的混合鍵合(Hybrid bonding)。

在橫向拓展上主要手段有扇出型晶圓級(jí)封裝工藝等,需要重構(gòu)晶圓,挑戰(zhàn)在于保證重構(gòu)晶圓達(dá)到一定的精度。立德智興提供了一款關(guān)鍵設(shè)備,不僅提升了重構(gòu)晶圓的精度,還提供自動(dòng)光學(xué)檢測(cè),來(lái)提升芯片的可靠性。

結(jié)語(yǔ)

先進(jìn)封裝是當(dāng)前和未來(lái)芯片產(chǎn)業(yè)發(fā)展的重點(diǎn),是打造高性能計(jì)算芯片的主要手段。當(dāng)然,無(wú)論是Chiplet,還是2.5D/3D封裝,都有一些額外的挑戰(zhàn),比如大封裝的翹曲和散熱,異構(gòu)集成的供電等問(wèn)題。產(chǎn)業(yè)界依然在探索如何用更好的方式實(shí)現(xiàn)先進(jìn)封裝,這也需要制造和封裝巨頭起到更好的引導(dǎo)作用,先進(jìn)封裝需要標(biāo)準(zhǔn)引領(lǐng)。


聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • soc
    soc
    +關(guān)注

    關(guān)注

    40

    文章

    4612

    瀏覽量

    229993
  • AI
    AI
    +關(guān)注

    關(guān)注

    91

    文章

    40715

    瀏覽量

    302357
  • chiplet
    +關(guān)注

    關(guān)注

    6

    文章

    499

    瀏覽量

    13638
  • 先進(jìn)封裝
    +關(guān)注

    關(guān)注

    2

    文章

    557

    瀏覽量

    1054
  • 2.5D封裝
    +關(guān)注

    關(guān)注

    1

    文章

    25

    瀏覽量

    507
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    半導(dǎo)體先進(jìn)封裝之“2.5D/3D封裝技術(shù)”的詳解;

    如有雷同或是不當(dāng)之處,還請(qǐng)大家海涵。當(dāng)前在各網(wǎng)絡(luò)平臺(tái)上均以此昵稱(chēng)為ID跟大家一起交流學(xué)習(xí)! 講到半導(dǎo)體封裝,相信大家現(xiàn)階段聽(tīng)到最多的就是“先進(jìn)封裝”了。 其實(shí)先進(jìn)
    的頭像 發(fā)表于 03-20 09:38 ?3108次閱讀
    半導(dǎo)體<b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>之“<b class='flag-5'>2.5D</b>/3<b class='flag-5'>D</b><b class='flag-5'>封裝</b><b class='flag-5'>技術(shù)</b>”的詳解;

    對(duì)話(huà)飛凱材料 | 錨定先進(jìn)封裝核心賽道,支撐AI算力增長(zhǎng)

    提升、系統(tǒng)集成復(fù)雜一系列新挑戰(zhàn)。在制程微縮逐漸放緩的背景下,先進(jìn)封裝正在從"性能優(yōu)化手段"轉(zhuǎn)變?yōu)?系統(tǒng)能力的關(guān)鍵支撐",其對(duì)
    的頭像 發(fā)表于 03-19 15:46 ?138次閱讀

    臺(tái)積電如何為 HPC 與 AI 時(shí)代的 2.5D/3D 先進(jìn)封裝重塑熱管理

    隨著半導(dǎo)體封裝不斷邁向 2.5D、3D 堆疊以及異構(gòu)集成,熱管理已成為影響性能、可靠性與量 產(chǎn)能力的關(guān)鍵因素之一。面向高性能計(jì)算(HPC)和人工智能(AI)的芯片功率密度持續(xù)提升,
    的頭像 發(fā)表于 03-18 11:56 ?843次閱讀
    臺(tái)積電如何為 HPC 與 <b class='flag-5'>AI</b> 時(shí)代的 <b class='flag-5'>2.5D</b>/3<b class='flag-5'>D</b> <b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>重塑熱管理

    短波紅外(SWIR)成像技術(shù):重塑先進(jìn)封裝檢測(cè)的精度與效率

    濱松SWIR相機(jī)產(chǎn)品 在“超越摩爾”(More than Moore)時(shí)代,先進(jìn)封裝技術(shù)已成為驅(qū)動(dòng)半導(dǎo)體性能持續(xù)攀升的核心引擎。隨著異質(zhì)集成、2.5D/3
    的頭像 發(fā)表于 03-09 07:45 ?150次閱讀
    短波紅外(SWIR)成像<b class='flag-5'>技術(shù)</b>:重塑<b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>檢測(cè)的精度與效率

    先進(jìn)封裝成破局,博通率先落地3.5D,6000mm2超大集成

    基于其3.5D超大尺寸系統(tǒng)級(jí)封裝(XDSiP)平臺(tái)打造的2納米定制計(jì)算SoC。隨著博通新品的交付,3.5D時(shí)代也加速到來(lái)。 ? 重新定義維度:什么是3.5
    的頭像 發(fā)表于 03-02 04:51 ?1.2w次閱讀
    <b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>成破局,博通率先落地3.5<b class='flag-5'>D</b>,6000mm2超大集成

    先進(jìn)封裝時(shí)代,芯片測(cè)試面臨哪些新挑戰(zhàn)?

    摩爾定律放緩后,2.5D/3D 封裝、Chiplet 成行業(yè)新方向,卻給測(cè)試工程師帶來(lái)巨大挑戰(zhàn)。核心難題包括:3
    的頭像 發(fā)表于 02-05 10:41 ?493次閱讀

    2D2.5D與3D封裝技術(shù)的區(qū)別與應(yīng)用解析

    半導(dǎo)體封裝技術(shù)的發(fā)展始終遵循著摩爾定律的延伸與超越。當(dāng)制程工藝逼近物理極限,先進(jìn)封裝技術(shù)成為延續(xù)芯片性能提升的關(guān)鍵路徑。本文將從
    的頭像 發(fā)表于 01-15 07:40 ?1039次閱讀
    2<b class='flag-5'>D</b>、<b class='flag-5'>2.5D</b>與3<b class='flag-5'>D</b><b class='flag-5'>封裝</b><b class='flag-5'>技術(shù)</b>的區(qū)別與應(yīng)用解析

    Chiplet核心挑戰(zhàn)破解之道:瑞沃微先進(jìn)封裝技術(shù)新思路

    由深圳瑞沃微半導(dǎo)體科技有限公司發(fā)布隨著半導(dǎo)體工藝逐漸逼近物理極限,單純依靠芯片制程微縮已難以持續(xù)滿(mǎn)足人工智能、高性能計(jì)算領(lǐng)域?qū)λ懔γ芏扰c能效的日益苛刻需求。在這一背景下,Chiplet(芯粒)
    的頭像 發(fā)表于 11-18 16:15 ?1204次閱讀
    <b class='flag-5'>Chiplet</b>核心<b class='flag-5'>挑戰(zhàn)</b>破解之道:瑞沃微<b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b><b class='flag-5'>技術(shù)</b>新思路

    Chiplet封裝設(shè)計(jì)中的信號(hào)與電源完整性挑戰(zhàn)

    隨著半導(dǎo)體工藝逐漸逼近物理極限,單純依靠制程微縮已難以滿(mǎn)足人工智能、高性能計(jì)算領(lǐng)域?qū)λ懔εc能效的持續(xù)增長(zhǎng)需求。在此背景下,Chiplet作為一種“后摩爾時(shí)代”的異構(gòu)集成方案應(yīng)運(yùn)而生,它通過(guò)將不同工藝、功能的模塊化芯片進(jìn)行
    的頭像 發(fā)表于 11-02 10:02 ?1745次閱讀
    <b class='flag-5'>Chiplet</b><b class='flag-5'>封裝</b>設(shè)計(jì)中的信號(hào)與電源完整性<b class='flag-5'>挑戰(zhàn)</b>

    Socionext推出3D芯片堆疊與5.5D封裝技術(shù)

    Socionext Inc.(以下簡(jiǎn)稱(chēng)“Socionext”)宣布,其3DIC設(shè)計(jì)現(xiàn)已支持面向消費(fèi)電子、人工智能(AI)和高性能計(jì)算(HPC)數(shù)據(jù)中心多種應(yīng)用。通過(guò)結(jié)合涵蓋Chiplet、2
    的頭像 發(fā)表于 09-24 11:09 ?2769次閱讀
    Socionext推出3<b class='flag-5'>D</b>芯片堆疊與5.5<b class='flag-5'>D</b><b class='flag-5'>封裝</b><b class='flag-5'>技術(shù)</b>

    智聚芯能,異構(gòu)互聯(lián),共贏AI時(shí)代機(jī)遇——芯和半導(dǎo)體領(lǐng)銜揭幕第九屆中國(guó)系統(tǒng)級(jí)封裝大會(huì)

    AI時(shí)代機(jī)遇》的開(kāi)幕演講,從產(chǎn)業(yè)高度系統(tǒng)闡釋了在AI算力爆發(fā)背景下,Chiplet先進(jìn)封裝
    的頭像 發(fā)表于 08-30 10:45 ?1165次閱讀

    華大九天推出芯粒(Chiplet)與2.5D/3D先進(jìn)封裝版圖設(shè)計(jì)解決方案Empyrean Storm

    隨著“后摩爾時(shí)代”的到來(lái),芯粒(Chiplet)與 2.5D/3D 先進(jìn)封裝技術(shù)正成為突破晶體管
    的頭像 發(fā)表于 08-07 15:42 ?4892次閱讀
    華大九天推出芯粒(<b class='flag-5'>Chiplet</b>)與<b class='flag-5'>2.5D</b>/3<b class='flag-5'>D</b><b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>版圖設(shè)計(jì)解決方案Empyrean Storm

    多芯粒2.5D/3D集成技術(shù)研究現(xiàn)狀

    面向高性能計(jì)算機(jī)、人工智能、無(wú)人系統(tǒng)對(duì)電子芯片高性能、高集成度的需求,以 2.5D、3D 集成技術(shù)為代表的先進(jìn)
    的頭像 發(fā)表于 06-16 15:58 ?2065次閱讀
    多芯粒<b class='flag-5'>2.5D</b>/3<b class='flag-5'>D</b>集成<b class='flag-5'>技術(shù)</b>研究現(xiàn)狀

    Chiplet先進(jìn)封裝設(shè)計(jì)中EDA工具面臨的挑戰(zhàn)

    Chiplet先進(jìn)封裝通常是互為補(bǔ)充的。Chiplet技術(shù)使得復(fù)雜芯片可以通過(guò)多個(gè)相對(duì)較小的模
    的頭像 發(fā)表于 04-21 15:13 ?2172次閱讀
    <b class='flag-5'>Chiplet</b>與<b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>設(shè)計(jì)中EDA工具面臨的<b class='flag-5'>挑戰(zhàn)</b>

    淺談Chiplet先進(jìn)封裝

    隨著半導(dǎo)體行業(yè)的技術(shù)進(jìn)步,尤其是摩爾定律的放緩,芯片設(shè)計(jì)和制造商們逐漸轉(zhuǎn)向了更為靈活的解決方案,其中“Chiplet”和“先進(jìn)封裝”成為了熱門(mén)的概念。
    的頭像 發(fā)表于 04-14 11:35 ?2028次閱讀
    淺談<b class='flag-5'>Chiplet</b>與<b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>