国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

2.5D/3D封裝技術(shù)升級(jí),拉高AI芯片性能天花板

Carol Li ? 來(lái)源:電子發(fā)燒友 ? 作者:李彎彎 ? 2024-07-11 01:12 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電子發(fā)燒友網(wǎng)報(bào)道(文/李彎彎)一直以來(lái),提升芯片性能主要依靠先進(jìn)制程的突破。但現(xiàn)在,人工智能對(duì)算力的需求,將芯片封裝技術(shù)的重要性提升至前所未有的高度。為了提升AI芯片的集成度和性能,高級(jí)封裝技術(shù)如2.5D/3D封裝和Chiplet等得到了廣泛應(yīng)用。

根據(jù)研究機(jī)構(gòu)的調(diào)研,到2028年,2.5D及3D封裝將成為僅次于晶圓級(jí)封裝的第二大先進(jìn)封裝形式。這一技術(shù)不僅能夠提高芯片的性能和集成度,還能有效降低功耗,為AI和高性能計(jì)算等領(lǐng)域提供強(qiáng)有力的支持。

2.5D/3D封裝的技術(shù)優(yōu)勢(shì)

什么是2.5D和3D封裝?2.5D封裝是一種先進(jìn)的異構(gòu)芯片封裝技術(shù),它結(jié)合了2D(平面)和3D(立體)封裝的特點(diǎn),實(shí)現(xiàn)了多個(gè)芯片的高密度線路連接并集成為一個(gè)封裝。

2.5D封裝技術(shù)的關(guān)鍵在于中介層,它充當(dāng)了多個(gè)芯片之間的橋梁,提供了高速通信接口。中介層可以是硅轉(zhuǎn)接板(Si Interposer)、玻璃轉(zhuǎn)接板或其他類型的材質(zhì)。在硅轉(zhuǎn)接板上,穿越中介層的過(guò)孔被稱為TSV(Through Silicon Via,硅通孔),而在玻璃轉(zhuǎn)接板上則稱為TGV。

芯片不是直接安裝在電路板上,而是先安裝在中介層上。這些芯片通常使用MicroBump技術(shù)或其他先進(jìn)的連接技術(shù)連接到中介層。中介層的表面使用重新分布層(RDL)進(jìn)行布線互連,以實(shí)現(xiàn)芯片之間的電氣連接。

優(yōu)勢(shì)方面,2.5D封裝允許在有限的空間內(nèi)集成更多的引腳,提高了芯片的集成度和性能;芯片之間的直接連接減少了信號(hào)傳輸?shù)穆窂介L(zhǎng)度,降低了信號(hào)延遲和功耗;由于芯片之間的緊密連接和中介層的優(yōu)化設(shè)計(jì),2.5D封裝通常具有更好的散熱性能;2.5D封裝支持高速數(shù)據(jù)傳輸,滿足對(duì)高性能計(jì)算和網(wǎng)絡(luò)設(shè)備的需求。

英特爾的EMIB(Embedded Multi-die Interconnect Bridge)就是一種2.5D先進(jìn)封裝技術(shù),它允許將多個(gè)芯片(或稱為“芯粒”)通過(guò)中介層(Interposer)實(shí)現(xiàn)高密度線路連接,并集成為一個(gè)封裝。這種技術(shù)特別適用于異構(gòu)芯片集成,即將不同制程、不同功能、來(lái)自不同廠商的芯片集成在一起,形成一個(gè)功能強(qiáng)大的系統(tǒng)級(jí)芯片(SoC)。

臺(tái)積電的CoWoS(Chip-on-Wafer-on-Substrate)也是一種典型的2.5D封裝技術(shù),它結(jié)合了芯片堆疊(CoW, Chip on Wafer)和晶圓級(jí)封裝(WoS, Wafer on Substrate)的特點(diǎn),實(shí)現(xiàn)了多個(gè)不同功能芯片的高密度集成。

CoWoS技術(shù)通過(guò)將多個(gè)有源硅芯片(如邏輯芯片和HBM堆棧)集成在無(wú)源硅中介層上,并利用中介層上的高密度布線實(shí)現(xiàn)芯片間的互連。這種技術(shù)能夠?qū)?a href="http://www.3532n.com/v/tag/132/" target="_blank">CPUGPUDRAM等各式芯片以并排方式堆疊,并通過(guò)硅通孔(TSV, Through Silicon Via)技術(shù)實(shí)現(xiàn)垂直電氣連接。最終,整個(gè)結(jié)構(gòu)再被安裝到一個(gè)更大的封裝基板上,形成一個(gè)完整的封裝體。

根據(jù)中介層的不同CoWoS技術(shù)可以分為CoWoS_S(使用Si襯底作為中介層)、CoWoS_R(使用RDL作為中介層)和CoWoS_L(使用小芯片和RDL作為中介層)三種類型。

三星發(fā)布的I-Cube系列技術(shù)也是2.5D封裝的重要代表。I-Cube通過(guò)并行水平芯片放置的方式,將多個(gè)芯片(包括邏輯芯片和存儲(chǔ)器芯片)集成在一個(gè)硅中介層上,并通過(guò)硅通孔(TSV)和后道工序(BEOL)技術(shù)實(shí)現(xiàn)芯片間的電氣連接,這種技術(shù)不僅提高了芯片密度,還顯著增強(qiáng)了系統(tǒng)的整體性能。

例如,三星I-Cube2可以集成一個(gè)邏輯裸片和兩個(gè)HBM裸片,而最新的I-Cube4則包含四個(gè)HBM和一個(gè)邏輯芯片。這種技術(shù)不僅提高了芯片密度,還顯著增強(qiáng)了系統(tǒng)的整體性能。

3D封裝技術(shù)又稱為三維集成電路封裝技術(shù),是一種先進(jìn)的半導(dǎo)體封裝方法,它允許多個(gè)芯片在垂直方向上堆疊在一起,以提供更高的性能、更小的封裝尺寸和更低的能耗。

3D封裝技術(shù)的核心在于將多個(gè)芯片在垂直方向上堆疊,而不是傳統(tǒng)的2D封裝中芯片平面排列的方式。這種堆疊方式有助于減小封裝面積,提高電子元件之間的連接性能,并縮短信號(hào)傳輸距離。

由于芯片之間的垂直堆疊,3D封裝技術(shù)能夠減少信號(hào)傳輸?shù)难舆t,提高數(shù)據(jù)傳輸?shù)膸挘瑥亩@著提升系統(tǒng)的整體性能。

在單位體積內(nèi),3D封裝可以集成更多的芯片和功能,實(shí)現(xiàn)大容量和高密度的封裝。較短的信號(hào)傳輸距離和優(yōu)化的供電及散熱設(shè)計(jì)使得3D封裝技術(shù)能夠降低系統(tǒng)的功耗。3D封裝技術(shù)可以集成不同工藝、不同功能的芯片,實(shí)現(xiàn)多功能、高效能的封裝。

臺(tái)積電的SoIC(System on Integrated Chips)就是一種創(chuàng)新的3D封裝解決方案,通過(guò)芯片堆疊技術(shù)提升系統(tǒng)的集成度、性能和功耗效率。臺(tái)積電自2022年開始小規(guī)模量產(chǎn)SoIC封裝。

什么AI芯片采用了先進(jìn)封裝技術(shù)

AI及高性能運(yùn)算芯片廠商目前主要采用的封裝形式之一是臺(tái)積電CoWos。臺(tái)積電預(yù)計(jì),AI加速發(fā)展帶動(dòng)先進(jìn)封裝CoWos需求快速增長(zhǎng)。據(jù)稱,英偉達(dá)AMD兩家公司包下了臺(tái)積電今明兩年CoWoS與SoIC 先進(jìn)封裝產(chǎn)能。

英偉達(dá)的多款GPU產(chǎn)品采用了臺(tái)積電CoWoS封裝技術(shù),如H100和A100等AI芯片。這些芯片通過(guò)CoWoS封裝實(shí)現(xiàn)了高性能和高帶寬,滿足了復(fù)雜計(jì)算任務(wù)的需求。具體來(lái)看,英偉達(dá)主力產(chǎn)品H100主要采用臺(tái)積電4nm制程,并采用CoWoS先進(jìn)封裝,與SK海力士的高帶寬內(nèi)存(HBM)以2.5D封裝形式提供給客戶。

AMD的MI300系列GPU采用了CoWoS封裝技術(shù),MI300芯片結(jié)合了SoIC及CoWoS等兩種先進(jìn)封裝結(jié)構(gòu),以支持其高性能計(jì)算和AI應(yīng)用。具體來(lái)看,MI300系列采用臺(tái)積電5nm和6nm制程生產(chǎn),同時(shí)先采用臺(tái)積電的SoIC將CPU、GPU芯片做垂直堆疊整合,再與HBM做CoWoS先進(jìn)封裝。

英特爾EMIB 2.5D先進(jìn)封裝技術(shù)也已經(jīng)應(yīng)用于其多款產(chǎn)品中,包括第四代英特爾?至強(qiáng)?處理器、至強(qiáng)6處理器以及英特爾Stratix?10 FPGA等。這些產(chǎn)品通過(guò)EMIB技術(shù)實(shí)現(xiàn)了高性能、低功耗和高度集成的特性,在數(shù)據(jù)中心云計(jì)算、人工智能等領(lǐng)域得到了廣泛應(yīng)用。

此外,不久前,多家EDA與IP領(lǐng)域的英特爾代工生態(tài)系統(tǒng)合作伙伴宣布為英特爾EMIB技術(shù)推出參考流程,簡(jiǎn)化設(shè)計(jì)客戶利用EMIB 2.5D先進(jìn)封裝的過(guò)程,包括Cadence楷登電子、西門子和Synopsys新思科技。

除了臺(tái)積電、英特爾、三星等廠商之外,中國(guó)大陸封測(cè)企業(yè)也在高性能先進(jìn)封裝領(lǐng)域積極布局。長(zhǎng)電科技此前表示,其推出的XDFOI Chiplet 高密度多維異構(gòu)集成系列工藝已按計(jì)劃進(jìn)入穩(wěn)定量產(chǎn)階段。該技術(shù)是一種面向Chiplet的極高密度、多扇出型封裝高密度異構(gòu)集成解決方案,利用協(xié)同設(shè)計(jì)理念實(shí)現(xiàn)芯片成品集成與測(cè)試一體化,涵蓋2D、2.5D、3D集成技術(shù)。

該公司此前介紹,Chiplet封裝將會(huì)是先進(jìn)封裝技術(shù)的重要發(fā)展方向,可以把不同類型的芯片和器件集成在一起,以實(shí)現(xiàn)更高性能、更低功耗和更好的可靠性。在Chiplet基礎(chǔ)上,長(zhǎng)電科技推出的XDFOI封裝方案,已在高性能計(jì)算、人工智能、5G汽車電子等領(lǐng)域應(yīng)用。

寫在最后

近年來(lái),隨著AI技術(shù)的快速發(fā)展和應(yīng)用需求的不斷增加,AI芯片先進(jìn)封裝技術(shù)取得了顯著進(jìn)展。國(guó)內(nèi)外廠商紛紛加大研發(fā)投入,推出了一系列具有創(chuàng)新性的封裝解決方案。如,臺(tái)積電的CoWoS與SoIC 技術(shù),英特爾的EMIB技術(shù),長(zhǎng)電科技的XDFOI封裝技術(shù)等。

隨著AI技術(shù)的不斷發(fā)展和應(yīng)用需求的持續(xù)增長(zhǎng),AI芯片先進(jìn)封裝技術(shù)將面臨廣闊的市場(chǎng)前景。可以預(yù)見,未來(lái)AI芯片先進(jìn)封裝技術(shù)將會(huì)繼續(xù)向更高集成度、更低功耗和更低成本的方向發(fā)展。同時(shí),隨著新技術(shù)的不斷涌現(xiàn),該技術(shù)也將會(huì)不斷有新的突破和創(chuàng)新。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 3D封裝
    +關(guān)注

    關(guān)注

    9

    文章

    149

    瀏覽量

    28306
  • AI芯片
    +關(guān)注

    關(guān)注

    17

    文章

    2126

    瀏覽量

    36766
  • 先進(jìn)封裝
    +關(guān)注

    關(guān)注

    2

    文章

    533

    瀏覽量

    1026
  • 2.5D封裝
    +關(guān)注

    關(guān)注

    1

    文章

    24

    瀏覽量

    491
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    西門子Innovator3D IC異構(gòu)集成平臺(tái)解決方案

    Innovator3D IC 使用全新的半導(dǎo)體封裝 2.5D3D 技術(shù)平臺(tái)與基底,為 ASIC 和小
    的頭像 發(fā)表于 01-19 15:02 ?317次閱讀
    西門子Innovator<b class='flag-5'>3D</b> IC異構(gòu)集成平臺(tái)解決方案

    2D2.5D3D封裝技術(shù)的區(qū)別與應(yīng)用解析

    半導(dǎo)體封裝技術(shù)的發(fā)展始終遵循著摩爾定律的延伸與超越。當(dāng)制程工藝逼近物理極限,先進(jìn)封裝技術(shù)成為延續(xù)芯片性能
    的頭像 發(fā)表于 01-15 07:40 ?573次閱讀
    2<b class='flag-5'>D</b>、<b class='flag-5'>2.5D</b>與<b class='flag-5'>3D</b><b class='flag-5'>封裝</b><b class='flag-5'>技術(shù)</b>的區(qū)別與應(yīng)用解析

    淺談2D封裝2.5D封裝3D封裝各有什么區(qū)別?

    集成電路封裝技術(shù)從2D3D的演進(jìn),是一場(chǎng)從平面鋪開到垂直堆疊、從延遲到高效、從低密度到超高集成的革命。以下是這三者的詳細(xì)分析:
    的頭像 發(fā)表于 12-03 09:13 ?817次閱讀

    技術(shù)資訊 I 多系統(tǒng) 3D 建模,提升設(shè)計(jì)精度和性能

    本文要點(diǎn)了解3D建模流程。洞悉多系統(tǒng)3D建模如何提高設(shè)計(jì)精度、性能和成本效益。掌握3D建模在制造工藝中的優(yōu)勢(shì)。在PCBA領(lǐng)域,仿真與建模是
    的頭像 發(fā)表于 11-21 17:45 ?2512次閱讀
    <b class='flag-5'>技術(shù)</b>資訊 I 多<b class='flag-5'>板</b>系統(tǒng) <b class='flag-5'>3D</b> 建模,提升設(shè)計(jì)精度和<b class='flag-5'>性能</b>

    3D封裝架構(gòu)的分類和定義

    3D封裝架構(gòu)主要分為芯片對(duì)芯片集成、封裝對(duì)封裝集成和異構(gòu)集成三大類,分別采用TSV、TCB和混合
    的頭像 發(fā)表于 10-16 16:23 ?1886次閱讀
    <b class='flag-5'>3D</b><b class='flag-5'>封裝</b>架構(gòu)的分類和定義

    Socionext推出3D芯片堆疊與5.5D封裝技術(shù)

    Socionext Inc.(以下簡(jiǎn)稱“Socionext”)宣布,其3DIC設(shè)計(jì)現(xiàn)已支持面向消費(fèi)電子、人工智能(AI)和高性能計(jì)算(HPC)數(shù)據(jù)中心等多種應(yīng)用。通過(guò)結(jié)合涵蓋Chiplet、2
    的頭像 發(fā)表于 09-24 11:09 ?2619次閱讀
    Socionext推出<b class='flag-5'>3D</b><b class='flag-5'>芯片</b>堆疊與5.5<b class='flag-5'>D</b><b class='flag-5'>封裝</b><b class='flag-5'>技術(shù)</b>

    iTOF技術(shù),多樣化的3D視覺應(yīng)用

    。這些技術(shù)與人工智能 (AI) 相結(jié)合,正在改變各行各業(yè)和人類生活方式的運(yùn)營(yíng)范式。 With the proliferation of 3D perception technologies
    發(fā)表于 09-05 07:24

    AD 3D封裝庫(kù)資料

    ?AD ?PCB 3D封裝
    發(fā)表于 08-27 16:24 ?7次下載

    3D封裝的優(yōu)勢(shì)、結(jié)構(gòu)類型與特點(diǎn)

    nm 時(shí),摩爾定律的進(jìn)一步發(fā)展遭遇瓶頸。傳統(tǒng) 2D 封裝因互連長(zhǎng)度較長(zhǎng),在速度、能耗和體積上難以滿足市場(chǎng)需求。在此情況下,基于轉(zhuǎn)接技術(shù)2.5D
    的頭像 發(fā)表于 08-12 10:58 ?2443次閱讀
    <b class='flag-5'>3D</b><b class='flag-5'>封裝</b>的優(yōu)勢(shì)、結(jié)構(gòu)類型與特點(diǎn)

    華大九天推出芯粒(Chiplet)與2.5D/3D先進(jìn)封裝版圖設(shè)計(jì)解決方案Empyrean Storm

    隨著“后摩爾時(shí)代”的到來(lái),芯粒(Chiplet)與 2.5D/3D 先進(jìn)封裝技術(shù)正成為突破晶體管微縮瓶頸的關(guān)鍵路徑。通過(guò)異構(gòu)集成將不同的芯片
    的頭像 發(fā)表于 08-07 15:42 ?4704次閱讀
    華大九天推出芯粒(Chiplet)與<b class='flag-5'>2.5D</b>/<b class='flag-5'>3D</b>先進(jìn)<b class='flag-5'>封裝</b>版圖設(shè)計(jì)解決方案Empyrean Storm

    后摩爾時(shí)代破局者:物元半導(dǎo)體領(lǐng)航中國(guó)3D集成制造產(chǎn)業(yè)

    在全球半導(dǎo)體產(chǎn)業(yè)邁入“后摩爾時(shí)代”的背景下,傳統(tǒng)制程微縮帶來(lái)的性能提升逐漸趨緩,而先進(jìn)封裝技術(shù),尤其是2.5D/3D堆疊
    的頭像 發(fā)表于 08-04 15:53 ?1225次閱讀
    后摩爾時(shí)代破局者:物元半導(dǎo)體領(lǐng)航中國(guó)<b class='flag-5'>3D</b>集成制造產(chǎn)業(yè)

    多芯粒2.5D/3D集成技術(shù)研究現(xiàn)狀

    面向高性能計(jì)算機(jī)、人工智能、無(wú)人系統(tǒng)對(duì)電子芯片性能、高集成度的需求,以 2.5D3D 集成技術(shù)
    的頭像 發(fā)表于 06-16 15:58 ?1819次閱讀
    多芯粒<b class='flag-5'>2.5D</b>/<b class='flag-5'>3D</b>集成<b class='flag-5'>技術(shù)</b>研究現(xiàn)狀

    芯原推出面向可穿戴設(shè)備的超低功耗OpenGL ES GPU,支持3D/2.5D混合渲染

    ,專為可穿戴設(shè)備及其他需要?jiǎng)討B(tài)圖形渲染的緊湊型電池供電設(shè)備而設(shè)計(jì),如智能手表、智能手環(huán)、AI/AR眼鏡等。 芯原的GCNano3DVG IP結(jié)合了優(yōu)化的硬件流水線與輕量且可配置的軟件棧,實(shí)現(xiàn)了高效、低功耗的圖形處理。該IP配備了分別針對(duì)
    的頭像 發(fā)表于 04-17 10:15 ?769次閱讀

    2.5D封裝為何成為AI芯片的“寵兒”?

    ?多年來(lái),封裝技術(shù)并未受到大眾的廣泛關(guān)注。但是現(xiàn)在,尤其是在AI芯片的發(fā)展過(guò)程中,封裝技術(shù)發(fā)揮著
    的頭像 發(fā)表于 03-27 18:12 ?882次閱讀
    <b class='flag-5'>2.5D</b><b class='flag-5'>封裝</b>為何成為<b class='flag-5'>AI</b><b class='flag-5'>芯片</b>的“寵兒”?

    3D封裝與系統(tǒng)級(jí)封裝的背景體系解析介紹

    的核心技術(shù),正在重塑電子系統(tǒng)的集成范式。3D封裝通過(guò)垂直堆疊實(shí)現(xiàn)超高的空間利用率,而SiP則專注于多功能異質(zhì)集成,兩者共同推動(dòng)著高性能計(jì)算、人工智能和物聯(lián)網(wǎng)等領(lǐng)域的
    的頭像 發(fā)表于 03-22 09:42 ?2112次閱讀
    <b class='flag-5'>3D</b><b class='flag-5'>封裝</b>與系統(tǒng)級(jí)<b class='flag-5'>封裝</b>的背景體系解析介紹