国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

華為芯片堆疊封裝專利公開

微云疏影 ? 來源:OFweek電子工程網 ? 作者:OFweek電子工程網 ? 2022-08-11 15:39 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

近日,國家知識產權局官網公開的信息顯示,華為技術有限公司公開了“一種芯片堆疊封裝及終端設備”專利。

據摘要顯示,本公開涉及半導體技術領域,其能夠在保證供電需求的同時,解決因采用硅通孔技術而導致的成本高的問題。

pYYBAGL0sheARp1VAAC3WiJonm0115.png

(截圖自國家專利局)

poYBAGL0sheACic7AAE3npG29m0347.png

(截圖自國家專利局)

專利文件顯示,該芯片堆疊封裝包括:

設置于第一走線結構 (10) 和第二走線結構 (20) 之間的第一芯片 (101) 和第二芯片 (102);

所述第一芯片 (101) 的有源面 (S1) 面向所述第二芯片 (102) 的有源面 (S2);

第一芯片 (101) 的有源面 (S1) 包括第一交疊區域 (A1) 和第一非交疊區域 (C1),第二芯片 (102) 的有源面 (S2) 包括第二交疊區域 (A2) 和第二非交疊區域 (C2);

第一交疊區域 (A1) 與第二交疊區域 (A2) 交疊,第一交疊區域 (A1) 和第二交疊區域 (A2) 連接;

第一非交疊區域 (C1) 與第二走線結構 (20) 連接;

第二非交疊區域 (C2) 與第一走線結構 (10) 連接。

所謂的芯片堆疊技術究竟是什么?

“芯片堆疊”技術近段時間經常聽到,在前段時間蘋果舉行線上發布會時,推出了號稱“史上最強”的Apple M1 ultra,這就是一種采用堆疊思路設計的芯片。

M1 ultra將兩枚M1 Max中隱藏的芯片間互連模塊(die-to-die connector)通過技術手段整合在一起,蘋果將其稱之為“Ultra Fusion”架構,擁有1萬多個信號點,互連帶寬高達2.5TB/s,而且延遲、功耗都非常低。

通過這種方式組合而成的M1 Ultra,規格基本上是M1 Max的翻倍。同樣是采用了5nm制造工藝,但M1 Ultra的晶體管數量卻高達1140億個,統一內存最高達到128GB,總帶寬800GB/s。

那么所謂的芯片堆疊技術究竟是什么?據了解,堆疊技術也可以叫做3D堆疊技術,是利用堆疊技術或通過互連和其他微加工技術在芯片或結構的Z軸方向上形成三維集成,信號連接以及晶圓級,芯片級和硅蓋封裝具有不同的功能。針對包裝和可靠性技術的三維堆疊處理技術。

該技術用于微系統集成,是在片上系統(SOC)和多芯片模塊(MCM)之后開發的先進的系統級封裝制造技術。 在傳統的SiP封裝系統中,任何芯片堆棧都可以稱為3D,因為在Z軸上功能和信號都有擴展,無論堆棧位于IC內部還是外部。

目前,3D芯片技術的類別包括:基于芯片堆疊的3D技術,基于有源TSV的3D技術,基于無源TSV的3D技術,以及基于芯片制造的3D技術。

筆者注意到,去年華為就曾被曝出“雙芯疊加”專利,這種方式可以讓14nm芯片經過優化后比肩7nm性能。但當時曝光的這種通過堆疊的方式與蘋果的“Ultra Fusion”架構還是有所不同。也許有很多人理解雙芯片堆疊是指將兩顆獨立芯片進行物理堆疊的方式去實現性能突破,其實這是非常嚴重的錯誤,如果單單依靠物理堆疊,那么會有非常多的弊端無法解決,例如兼容性,穩定性,發熱控制這些都是沒法通過物理堆疊來解決問題的,在設計思路上面就會走上歧路,得不償失也毫無意義。

雙芯疊加層級運用于設計和生產初期,也就是說在設計過程中將原來的一顆芯片設計成雙層芯片然后利用自己獨特的技術,來將這兩層芯片封裝在一顆芯片中,通過同步信號方式與一些其他方法就可以激活雙層芯片共同發力,從而實現芯片性能突破。所以說一個物理層堆疊,一個設計之初就開始改變設計思路,這是完全不同的兩個方式。

因此雖然同樣是指雙芯片組合成單個主芯片,但蘋果與華為可以說是兩種截然不同的方式。無論如何,雙芯片組合帶來的結果必然是1+1>1,但不等于2。

當然,無論是華為的雙芯疊加技術還是蘋果的Ultra Fusion架構,在當前芯片工藝水平發展接近極限的情況下,“雙芯堆疊”設計的方式不失為一種好的選擇。理論上來說,兩顆芯片可以將任務分工處理,形成更強的運行效率,而其中重點所需要解決的,無非就是功耗、信號同步、數據流協同處理等方面的問題。

在前不久舉辦的華為2021年業績發布會上,華為輪值董事長郭平表態稱,未來華為可能會采用多核結構的芯片設計方案,以提升性能。同時,采用面積換性能,用堆疊換性能,使得不那么先進的工藝也能持續讓華為在未來的產品里面,能夠具有競爭力。

在去年12月,華為公司還投資6億元成立了一家電子制造的全資子——華為精密制造有限公司,經營范圍為光通信設備制造,光電子器件制造,電子元器件制造和半導體分立器件制造。當時就有內部人士稱,該公司具備一定規模的量產和小批量試制(能力),但主要用于滿足自有產品的系統集成需求?!安簧a芯片,主要是部分核心器件、模組、部件的精密制造?!蓖瑫r,經營范圍中提及的“半導體分立器件“主要是分立器件的封裝、測試。如此來看,華為對于芯片堆疊路線早有清晰的規劃,沒準已經投入制造環節。

此外,從華為將海思列為了一級部門的重大業務架構調整來看,這預示著其戰略重心的重新配置。在過去相當長的一段時間里,海思只是華為2012實驗室下面的一個部門,最高端的產品也都是自用?,F在,華為將海思列為一級業務部門,在很大程度上預示著,未來華為的芯片產品,將從“部分商用”調整為“全面商用”,華為也將繼續加大在芯片領域的人才投入和技術投入。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    463

    文章

    54010

    瀏覽量

    466151
  • 華為
    +關注

    關注

    218

    文章

    36005

    瀏覽量

    262117
  • 半導體技術
    +關注

    關注

    3

    文章

    242

    瀏覽量

    61786
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    漢思新材料斬獲小間距芯片填充膠專利,破解高端封裝空洞難題

    近日,東莞市漢思新材料科技有限公司(以下簡稱“漢思新材料”)成功斬獲“一種溫控晶振小間距芯片填充膠及其制備方法”發明專利公開號:CN121343527A)。依托突破性創新配方設計,該產品可實現
    的頭像 發表于 01-30 16:06 ?860次閱讀
    漢思新材料斬獲小間距<b class='flag-5'>芯片</b>填充膠<b class='flag-5'>專利</b>,破解高端<b class='flag-5'>封裝</b>空洞難題

    漢思新材料獲得芯片底部填充膠及其制備方法的專利

    漢思新材料獲得芯片底部填充膠及其制備方法的專利漢思新材料已獲得芯片底部填充膠及其制備方法的專利,專利名為“
    的頭像 發表于 11-07 15:19 ?565次閱讀
    漢思新材料獲得<b class='flag-5'>芯片</b>底部填充膠及其制備方法的<b class='flag-5'>專利</b>

    真空共晶爐/真空焊接爐——堆疊封裝

    大家好久不見!今天我們來聊聊堆疊封裝。隨著信息數據大爆發時代的來臨,市場對于存儲器的需求也水漲船高,同時對于使用多芯片堆疊技術來實現同尺寸器件中的高存儲密度的需求也日益增長。那么,什
    的頭像 發表于 10-27 16:40 ?621次閱讀
    真空共晶爐/真空焊接爐——<b class='flag-5'>堆疊</b><b class='flag-5'>封裝</b>

    華為衛星通信專利公布

    據企查查APP信息顯示華為衛星通信專利公布。 日前,華為申請了“一種衛星通信方法、系統以及電子設備”的專利;專利摘要顯示本申請實施例提供一種
    的頭像 發表于 09-09 17:02 ?1679次閱讀

    長城汽車榮登智能座艙領域專利公開量榜首

    在日前舉辦的2025中國汽車知識產權年會中,公布了2024年中國汽車專利數據,長城汽車股份有限公司憑借深厚的技術積累與持續的創新投入,榮登《2024 中國汽車專利數據統計》智能座艙領域專利公開
    的頭像 發表于 08-15 10:05 ?910次閱讀

    漢思新材料取得一種系統級封裝封裝膠及其制備方法的專利

    漢思新材料(深圳市漢思新材料科技有限公司)于2023年公開了一項針對系統級封裝(SiP)的專用封裝膠及其制備方法的專利(申請號:202310155819.4),該技術旨在解決多
    的頭像 發表于 08-08 15:10 ?1060次閱讀
    漢思新材料取得一種系統級<b class='flag-5'>封裝</b>用<b class='flag-5'>封裝</b>膠及其制備方法的<b class='flag-5'>專利</b>

    系統級封裝技術解析

    。在同一個系統級封裝(SiP)結構里,可以同時存在多種內部互連方式。例如,引線鍵合與倒裝芯片相結合,能夠實現堆疊封裝,其中包括基于中介層的內部互連和
    的頭像 發表于 08-05 15:09 ?2367次閱讀
    系統級<b class='flag-5'>封裝</b>技術解析

    突破!華為先進封裝技術揭開神秘面紗

    引發行業高度關注,為其在芯片領域的持續創新注入強大動力。 堆疊封裝,創新架構 華為公布的 “一種芯片堆疊
    的頭像 發表于 06-19 11:28 ?1569次閱讀

    最新專利曝光,華為要將“雷達之王”裝到車上?

    ?? 近期,隨著印巴空戰中,中國殲10C戰機和PL15E空空導彈的出色表現,這些裝備上搭載的核心高精度傳感器——相控陣雷達,備受關注。 ?? 與此同時,亦有網友爆料,華為在4月份公開了“多頻段相控陣
    的頭像 發表于 06-07 17:47 ?3391次閱讀
    最新<b class='flag-5'>專利</b>曝光,<b class='flag-5'>華為</b>要將“雷達之王”裝到車上?

    瑞之辰申請強化成型底座金屬封裝傳感器專利

    金融界近期消息稱,深圳市瑞之辰科技有限公司申請一項名為“具有強化成型底座的金屬封裝傳感器”的專利,此專利將提升傳感器整體的結構穩定性、功能性與可靠性。瑞之辰多項專利的申請也展現出顯著的
    的頭像 發表于 05-28 15:07 ?873次閱讀
    瑞之辰申請強化成型底座金屬<b class='flag-5'>封裝</b>傳感器<b class='flag-5'>專利</b>

    芯片晶圓堆疊過程中的邊緣缺陷修整

    使用直接晶圓到晶圓鍵合來垂直堆疊芯片,可以將信號延遲降到可忽略的水平,從而實現更小、更薄的封裝,同時有助于提高內存/處理器的速度并降低功耗。目前,晶圓堆疊
    的頭像 發表于 05-22 11:24 ?1593次閱讀
    <b class='flag-5'>芯片</b>晶圓<b class='flag-5'>堆疊</b>過程中的邊緣缺陷修整

    一文詳解多芯片封裝技術

    芯片封裝在現代半導體領域至關重要,主要分為平面多芯片封裝和多芯片堆疊
    的頭像 發表于 05-14 10:39 ?2186次閱讀
    一文詳解多<b class='flag-5'>芯片</b><b class='flag-5'>封裝</b>技術

    金融界:萬年芯申請基于預真空腔體注塑的芯片塑封專利

    近期,金融界消息稱,江西萬年芯微電子有限公司申請一項名為“基于預真空腔體注塑的芯片塑封方法及芯片”的專利。此項創新工藝的申請,標志著萬年芯在高端芯片
    的頭像 發表于 04-22 14:32 ?1057次閱讀
    金融界:萬年芯申請基于預真空腔體注塑的<b class='flag-5'>芯片</b>塑封<b class='flag-5'>專利</b>

    一文詳解多芯片堆疊技術

    芯片堆疊技術的出現,順應了器件朝著小型化、集成化方向發展的趨勢。該技術與先進封裝領域中的系統級封裝(SIP)存在一定差異。
    的頭像 發表于 04-12 14:22 ?2988次閱讀
    一文詳解多<b class='flag-5'>芯片</b><b class='flag-5'>堆疊</b>技術