調制解調器,是一種計算機硬件,它能把計算機的數字信號翻譯成可沿普通電話線傳送的脈沖信號,而這些脈沖信號又可被線路另一端的另一個調制解調器接收,并譯成計算機可懂的語言。這一簡單過程完成了兩臺計算機間的通信。
鎖相環的基本原理是,利用負反饋使輸出信號頻率與輸入信號頻率之間存在精確的相關(一般是成倍數關系),因此利用此原理,可以用在收發機中本振信號的產生、信號恢復、調頻信號解調等方面。

電路原理:
本文介紹的是一個由NE561B集成鎖相環模塊構成的雙邊帶調制解調電路。該電路輸入調制信號的載波頻率f0=1MHz。AM調制信號加在乘法器輸入端的同時,也通過Rv1、CY1、RY2和CY2加到相位檢波電路上,并把PLL的VCO的頻率鎖定在f0上。
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
-
調制解調
+關注
關注
0文章
76瀏覽量
22141 -
鎖相環
+關注
關注
36文章
634瀏覽量
91109
發布評論請先 登錄
相關推薦
熱點推薦
探索CDC516:高性能3.3V鎖相環時鐘驅動器
探索CDC516:高性能3.3V鎖相環時鐘驅動器 在電子設計領域,時鐘驅動器對于確保系統的穩定運行至關重要。今天我們要深入探討的是德州儀器(Texas Instruments)的CDC516,一款
CDC2516:高性能鎖相環時鐘驅動器的深度解析
CDC2516:高性能鎖相環時鐘驅動器的深度解析 在電子設計領域,時鐘驅動器是確保系統穩定運行的關鍵組件之一。今天,我們就來詳細探討一款高性能的鎖相環時鐘驅動器——CDC2516。 文件下載
CDC509:高性能3.3V鎖相環時鐘驅動器
CDC509:高性能3.3V鎖相環時鐘驅動器 在電子設計領域,時鐘驅動是一項關鍵技術,尤其是在同步DRAM應用中,需要高精度、低抖動的時鐘信號來確保數據的準確傳輸。德州儀器(Texas
CDCVF2505 3.3 - V 時鐘鎖相環時鐘驅動器:設計與應用指南
CDCVF2505 3.3 - V 時鐘鎖相環時鐘驅動器:設計與應用指南 作為電子工程師,在設計電路時,時鐘驅動器的選擇至關重要。今天我們來深入探討 Texas Instruments
CDCVF25081:高性能鎖相環時鐘驅動器深度解析
CDCVF25081:高性能鎖相環時鐘驅動器深度解析 引言 在電子設計領域,時鐘驅動器起著至關重要的作用,它直接影響著系統的穩定性和性能。今天我們要深入探討的是德州儀器(TI)的CDCVF25081
TLC2932A高性能鎖相環芯片詳解:設計與應用指南
TLC2932A高性能鎖相環芯片詳解:設計與應用指南 在電子設計領域,鎖相環(PLL)是一種至關重要的電路,它能夠實現信號的相位同步和頻率合成,廣泛應用于通信、雷達、儀器儀表等眾多領域。今天要給大家
探索TLC2933A高性能鎖相環:特性、應用與設計要點
探索TLC2933A高性能鎖相環:特性、應用與設計要點 在電子設計領域,鎖相環(PLL)是實現頻率合成、信號同步等功能的關鍵組件。今天,我們將深入探討德州儀器(TI)的TLC2933A高性能鎖相環
?CDCVF2510 3.3V鎖相環時鐘驅動器技術文檔總結
該CDCVF2510是一款高性能、低偏斜、低抖動、鎖相環 (PLL) 時鐘驅動器。它使用鎖相環 (PLL) 將反饋 (FBOUT) 輸出與時鐘 (CLK) 輸入信號在頻率和相位上精確對齊。它專為
?CDCVF2510A 3.3V鎖相環時鐘驅動器技術文檔總結
該CDCVF2510A是一款高性能、低偏斜、低抖動、鎖相環 (PLL) 時鐘驅動器。該CDCVF2510A使用鎖相環 (PLL) 將反饋 (FBOUT) 輸出在頻率和相位上精確對齊到時鐘 (CLK
?TLC2932A 高性能鎖相環芯片技術文檔摘要
該TLC2932A專為鎖相環(PLL)系統而設計,由壓控振蕩器(VCO)和邊沿觸發型相位頻率檢測器(PFD)組成。VCO的振蕩頻率范圍由外部偏置電阻(R ~偏見~ ).VCO在輸出級有一個1/2
?TLC2933A 高性能鎖相環 (PLL) 芯片技術文檔摘要
該TLC2933A專為鎖相環(PLL)系統設計,由壓控振蕩器(VCO)和邊沿觸發型相位頻率檢測器(PFD)組成。VCO的振蕩頻率范圍由外部偏置電阻(R ~偏見~ ).VCO在輸出級有一個1/2分頻器
基于鎖相環的無軸承同步磁阻電機無速度傳感器檢測技術
使用場合。為實現無軸承同步磁阻電機高速超高速、低成本、實用化運行,提出了一種基于鎖相環法的無速度傳感自檢測技術。通過應用鎖相環原理,設計出無軸承同步磁阻電機無速度傳感器,并基于 Matlab
發表于 07-29 16:22
高壓放大器在鎖相環穩定重復頻率研究中的應用
實驗名稱: 鎖相環穩定重復頻率的系統分析 實驗內容: 針對重復頻率的漂移,引入兩套鎖相環系統反饋控制兩個激光器的重復頻率,將其鎖定在同一個穩定的時鐘源上。本章主要闡述了經典鎖相環的原理,穩定重復
Analog Devices Inc. ADF4382x小數N分頻鎖相環 (PLL)數據手冊
Analog Devices ADF4382x小數N分頻鎖相環 (PLL) 是一款高性能、超低抖動、小數N分頻鎖相環 (PLL)。它集成了壓控振蕩器 (VCO),是5G或數據轉換器時鐘應用生成
由NE561B集成鎖相環模塊構成的雙邊帶調制解調電路
評論