完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > eda
EDA是電子設(shè)計(jì)自動(dòng)化(Electronics Design Automation)的縮寫(xiě),在20世紀(jì)60年代中期從計(jì)算機(jī)輔助設(shè)計(jì)(CAD)、計(jì)算機(jī)輔助制造(CAM)、計(jì)算機(jī)輔助測(cè)試(CAT)和計(jì)算機(jī)輔助工程(CAE)的概念發(fā)展而來(lái)的。
文章:2610個(gè) 瀏覽:183027次 帖子:280個(gè)
DSO.ai持續(xù)引領(lǐng)AI設(shè)計(jì)芯片新紀(jì)元 熱啟動(dòng)讓效率加倍 EDA+AI發(fā)力
來(lái)源:新思科技 1956年人工智能(AI)概念被提出時(shí),即使是想象力最豐富的預(yù)言家,應(yīng)該也難以預(yù)料到2022年的AI,早已打敗了全球最頂級(jí)的圍棋選手,能...
2022-06-29 標(biāo)簽:芯片芯片設(shè)計(jì)eda 5.5k 0
利用FPGA進(jìn)行交通信號(hào)燈控制系統(tǒng)的設(shè)計(jì)
隨著社會(huì)經(jīng)濟(jì)的高速發(fā)展,由車輛大幅增加而帶來(lái)的交通問(wèn)題日趨嚴(yán)重。因此,作為交通監(jiān)管系統(tǒng)的重要組成部分,交通信號(hào)燈在協(xié)調(diào)人、車、路的關(guān)系時(shí)發(fā)揮著巨大的作用...
EDA技術(shù)探索之窄溝道效應(yīng)與反窄溝道效應(yīng)
其中柵極方向與有源區(qū)方向呈垂直交錯(cuò),中間白色的區(qū)域就是隔離區(qū),或稱為場(chǎng)區(qū)。我們最常見(jiàn)的照片是沿著有源區(qū)方向做截面的,如果沿著柵極方向做截面,則可以看到完...
2023-02-24 標(biāo)簽:電路設(shè)計(jì)eda 5.4k 0
EDA未來(lái)的的設(shè)計(jì)主流與三代仿真技術(shù)的發(fā)展
工欲善其事,必先利其器。現(xiàn)今的芯片設(shè)計(jì)已經(jīng)達(dá)到億門(mén)級(jí)集成度,即便經(jīng)驗(yàn)最豐富的設(shè)計(jì)工程師也無(wú)法憑手工完成。
利用FPGA與EDA技術(shù)實(shí)現(xiàn)核物理實(shí)驗(yàn)常用儀器定標(biāo)器的設(shè)計(jì)
而目前現(xiàn)有的設(shè)備一般使用的是分立元器件,已嚴(yán)重老化,高壓極不穩(wěn)定,維護(hù)也較為困難;另一方面在許多常用功能上明顯欠缺,使得學(xué)生的實(shí)驗(yàn)課難以維持。
嘉立創(chuàng)EDA專業(yè)版網(wǎng)絡(luò)規(guī)則設(shè)置
在“設(shè)計(jì)規(guī)則”中的“規(guī)則管理”界面將PCB的各個(gè)設(shè)計(jì)規(guī)則如線寬規(guī)則、差分規(guī)則、過(guò)孔規(guī)則等設(shè)置完成之后,就需要將PCB中每個(gè)網(wǎng)絡(luò)所對(duì)應(yīng)的規(guī)則進(jìn)行驅(qū)動(dòng),那么...
2023-05-29 標(biāo)簽:pcb網(wǎng)絡(luò)eda 5.1k 0
淺談SoC時(shí)代芯片設(shè)計(jì)與封裝和PCB
信號(hào)完整性問(wèn)題包括時(shí)序效應(yīng)(源自隨頻率上升而惡化的邊緣速率受損的抖動(dòng))以及電磁干擾 (EMI) 等幅度效應(yīng),包括低頻和高頻的串?dāng)_和諧波。
2021-10-07 標(biāo)簽:eda信號(hào)完整性電磁干擾 5.1k 0
一種基于EDA技術(shù)的出租車計(jì)費(fèi)系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)
本文主要介紹了一種基于EDA技術(shù)的出租車計(jì)費(fèi)系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn),采用EDA技術(shù)的層次化設(shè)計(jì)方法設(shè)計(jì)出租車計(jì)費(fèi)器,用VHDL編寫(xiě)各個(gè)功能模塊,實(shí)現(xiàn)底層設(shè)計(jì);用...
在當(dāng)下的芯片設(shè)計(jì)中,工藝越先進(jìn),芯片規(guī)模越大,功耗就越發(fā)敏感,降低功耗的訴求越來(lái)越緊迫。
2023-04-15 標(biāo)簽:芯片設(shè)計(jì)eda功耗 5k 0
如何進(jìn)行FPGA設(shè)計(jì)開(kāi)發(fā)FPGA設(shè)計(jì)的經(jīng)驗(yàn)技巧說(shuō)明
大學(xué)時(shí)代第一次接觸FPGA至今已有10多年的時(shí)間,至今記得當(dāng)初第一次在EDA實(shí)驗(yàn)平臺(tái)上完成數(shù)字秒表、搶答器、密碼鎖等實(shí)驗(yàn)時(shí)那個(gè)興奮勁。當(dāng)時(shí)由于沒(méi)有接觸到...
Proteus軟件是英國(guó)Lab Center Electronics公司出版的EDA工具軟件。它不僅具有其它EDA工具軟件的仿真功能,還能仿真單片機(jī)及外...
西門(mén)子EDA全球客戶支持部門(mén)從2023年3月份開(kāi)始推出客戶關(guān)懷系列技術(shù)文章。本系列,我們的產(chǎn)品技術(shù)專家將結(jié)合電子系統(tǒng)設(shè)計(jì)軟件的新功能和應(yīng)用熱點(diǎn)進(jìn)行選題,...
單片機(jī)和PLD有什么聯(lián)系與區(qū)別,PLD入門(mén)須知的幾點(diǎn)小常識(shí)!
當(dāng)今電子系統(tǒng)的復(fù)雜性在不斷增加,而電子產(chǎn)品的更新?lián)Q代越來(lái)越快,傳統(tǒng)的設(shè)計(jì)方法難以適應(yīng)。隨著計(jì)算機(jī)技術(shù)的發(fā)展,ECAD 在某種程度上減輕了設(shè)計(jì)人員的工作壓...
數(shù)字IC設(shè)計(jì)工程師的設(shè)計(jì)目標(biāo)是 在PPA(Power、Performance、Area)三個(gè)指標(biāo)上追求完美的平衡。 怎么玩轉(zhuǎn)這門(mén)科學(xué)?詳情戳這篇: 芯片...
ISE設(shè)計(jì)流程簡(jiǎn)介--華清遠(yuǎn)見(jiàn)fpga培訓(xùn)視頻教程
本視頻教程主要主要介紹Xilinx公司開(kāi)發(fā)設(shè)計(jì)流程中的各個(gè)功能模塊,包括ISE中的設(shè)計(jì)輸入,綜合,設(shè)計(jì)實(shí)現(xiàn)及驗(yàn)證等內(nèi)容,此專題將為廣大FPGA工程師深入...
IP是秘密武器:“重新設(shè)計(jì)輪子”會(huì)使得開(kāi)發(fā)計(jì)劃岌岌可危。對(duì)系統(tǒng)設(shè)計(jì)而言,開(kāi)發(fā)那些不能增加特殊價(jià)值的系統(tǒng)組件是沒(méi)有任何意義的。
2019-07-24 標(biāo)簽:eda系統(tǒng)開(kāi)發(fā)C++ 4.9k 0
eda自頂向下的設(shè)計(jì)方法 eda自頂向下設(shè)計(jì)優(yōu)點(diǎn)
EDA(Electronic Design Automation,電子設(shè)計(jì)自動(dòng)化)自頂向下的設(shè)計(jì)方法是一種常見(jiàn)的電子電路設(shè)計(jì)方法。該方法將電路設(shè)計(jì)分為多...
2023-04-10 標(biāo)簽:電路設(shè)計(jì)eda 4.9k 0
使用Python和Jupyter Notebook時(shí)的10個(gè)技巧
簡(jiǎn)介 提示和技巧總是非常有用的,在編程領(lǐng)域更是如此。有時(shí)候,小小的黑科技可以節(jié)省你大量的時(shí)間和精力。一個(gè)小的快捷方式或附加組件有時(shí)會(huì)是天賜之物,可以成為...
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |