UltraScale? 架構通過在完全可編程的架構中應用最先進的ASIC 技術,可應對上述這些挑戰。該架構能從20nm平面FET結構擴展至16nm鰭式FET晶體管技術甚至更高的技術,同時還能從單芯片
2013-07-09 20:22:02
5161 Xilinx采用首個ASIC級UltraScale可編程架構之首款20nm All Programmable器件開始投片常見問題解答:什么是UltraScale 架構?ASIC 級 UltraScale 架構能為賽靈思 FPGA、3D IC 和 SoC 帶來哪些優勢?
2013-07-09 20:28:52
2746 在率先量產20nm UltraScale系列產品之后,全球領先的All Programmable解決方案提供商賽靈思最近又推出了全新的16nm UltraScale+系列FPGA、3D IC和MPSoC產品。再次實現了遙遙領先一代的優勢。
2015-03-04 09:47:26
2572 基于 16nm UltraScale+ MPSoC 架構的 All Programmable RFSoC 在單芯片上集成 RF 數據轉換器,可將系統功耗和封裝尺寸減少最高達 50%-70%
2017-10-10 11:05:47
10194 基于Xilinx 16nm Virtex UltraScale+ 器件VU9P的異構計算實例F3在阿里云上線了!我們借此機會,對阿里云FPGA計算服務本身,以及這次發布的F3實例的底層硬件架構和平臺架構做一個技術解讀....
2018-06-28 09:57:56
31086 
。Ultrascale+采用16ns,有3個系列:Artix,Kintex,Virtex。不僅是工藝制程方面,在其他方面也存在較大改進,如時鐘資源與架構,本文將重點介紹Ultrascale的時鐘資源與架構,Ultrascale+和Ultrascale大體上相似。
2025-04-24 11:29:01
2264 
賽靈思公司今天宣布推出全球最大容量的 FPGA – Virtex UltraScale+ VU19P,從而進一步擴展了旗下 16 納米 (nm) Virtex? UltraScale+? 產品系列。
2019-08-24 09:09:07
4288 賽靈思今天宣布推出兩款賽靈思汽車級( XA )新器件 Zynq?UltraScale+? MPSoC 7EV 和 11EG ,進一步豐富其汽車級 16nm 產品系列。
2019-11-12 17:10:47
1413 可編程器件的編程原理是什么?指令集對CPU的意義是什么?
2021-11-30 07:39:47
CPLD是什么?FPGA包含哪幾類可編程資源呢?FPGA可編程器件和CPLD可編程器件有哪些相同點和不同點?
2021-11-10 07:42:51
PSoC Creator簡化可編程器件上的軟硬件協同設計
2021-02-23 06:50:24
440萬個邏輯單元。Virtex VU440 UltraScale器件的推出, 讓賽靈思在器件密度方面的優勢從28nm的2倍提升到20nm的4倍,容量超過了所有其他任何可編程器件。 2. 賽靈思實現
2013-12-17 11:18:00
描述PMP10555 參考設計提供為移動無線基站應用中的 Xilinx? Ultrascale? 16nm 系列 FPGA/SoC 供電所需的所有電源軌。此設計對內核及兩個多輸出降壓型穩壓器 IC
2018-11-19 14:58:25
`描述PMP10555 參考設計提供為移動無線基站應用中的 Xilinx? Ultrascale? 16nm 系列 FPGA/SoC 供電所需的所有電源軌。此設計對內核及兩個多輸出降壓型穩壓器 IC
2015-05-11 10:46:35
ZYNQ Ultrascale+ MPSOC FPGA教程
2021-02-02 07:53:25
本文詳細介紹了可編程器件、可重編程器件和可重配置器件的基本概念,它對正確選擇器件很有必要。
2021-04-29 06:29:09
本文將主要介紹如何利用Lattice公司的可編程器件設計車用顯示系統。
2021-05-17 06:09:40
如何調試Zynq UltraScale+ MPSoC VCU DDR控制器 Zynq UltraScale+ MPSoC VCU DDR 控制器是一款專用 DDR 控制器,只支持在 Zynq
2021-01-07 16:02:09
通過ARM對可編程器件進行配置的的設計和實現
2021-04-13 06:20:21
UltraScale+ MPSoC 平臺,集成了四核 Cortex?-A53 處理器,雙核 Cortex?-R5 實時處理單元以及 Mali-400 MP2 圖形處理單元及 16nm FinFET+ 可編程邏輯了解更多>>
2020-10-09 10:21:45
HAD輔助設計軟件有哪些功能?電路模塊HDL程序是怎樣生成的?管理電路單元庫程序的設計思路是怎樣的?請問如何去設計可編程器件輔助軟件?
2021-04-14 06:21:42
擴展了旗下 16 納米 (nm)Virtex? UltraScale+? 產品系列。VU19P擁有 350 億個晶體管,有史以來單顆芯片最高邏輯密度和最大I/O 數量,用以支持未來最先進 ASIC 和 SoC 技術的仿真與原型設計,同時,也將廣泛支持測試測量、計算、網絡、航空航天和國防等相關應用。
2020-11-02 08:34:50
描述PMP10555參考設計提供為移動無線基站移動無線應用中的 Xilinx? Ultrascale? 16nm 系列 FPGA/SoC 供電所需的所有電源軌。此設計對內核及兩個多輸出降壓型穩壓器
2022-09-28 06:56:35
采用可編程器件設計電路,利用MAX+plus II設計軟件中LPM元件庫所提供的lpm_counter元件,實現任意進制計數器的設計。該計數器電路與結構無關,可編程器件的芯片利用率及效率達到最
2010-12-29 17:47:07
55 演講稿:湯立人先生詳解Xilinx首個ASIC級可編程架構UltraScale 行業首款20nm All Programmable器件; 行業首個ASIC級可編程架構 ;比同類競爭產品提前一年實現1.5至2倍的性能和集成度
2013-07-09 22:35:10
88 2015年2月25日,中國北京—— All Programmable技術和器件的全球領先企業賽靈思公司 (NASDAQ: XLNX)今日宣布,其16nm UltraScale+? 系列FPGA、3D
2015-03-02 09:59:29
1035 ? Design Suite2016.1 的 HLx版本。該全新套件新增了 SmartConnect技術支持,能為UltraScale?和UltraScale+產品組合帶來前所未有的高性能。
2016-04-21 10:07:29
2364 2016年5月27日,中國北京——全可編程技術和器件的全球領先企業賽靈思公司 (Xilinx, Inc. (NASDAQ:XLNX))今天宣布擴展其16nm UltraScale+? 產品路線圖
2016-05-27 10:17:10
775 All Programmable 技術和器件的全球領先企業賽靈思公司(Xilinx, Inc. )宣布,16nm UltraScale+? 產品組合提前達成重要的量產里程碑,本季度開始接受量產器件訂單。
2016-10-13 11:10:52
1810 作者:Steve Leibson, 賽靈思戰略營銷與業務規劃總監 采用16nm工藝的Virtex UltraScale+全可編程器件的最多DSP數量是11904DSP48E2 slices。那是一個
2017-02-08 03:10:31
700 
?和UltraScale+產品組合帶來前所未有的高性能。Vivado Design Suite2016.1版本包含SmartConnect技術擴展,可解決高性能數百萬系統邏輯單元設計中的系統互聯瓶頸,從而讓UltraScale和UltraScale+器件組合在實現高利用率的同時
2017-02-08 14:09:02
663 納米及20納米工藝UltraScale? 系列基于首款全可編程架構,不僅覆蓋從平面到 FinFET 技術乃至更高技術的多個節點,同時還可從單片 IC 擴展至 3D IC。在20納米技術
2017-02-08 16:45:10
598 與100多家客戶積極接觸,目前已向其中60 多家客戶發貨器件和/或開發板。 Virtex UltraScale+ 器件加上 Zynq? UltraScale+ MPSoC 和 Kintex? UltraScale+ FPGA展示了賽靈思16nm產品組合三大系列已經悉
2017-02-08 18:03:19
459 ? UltraScale+? MPSoC 器件不僅提供 64 位處理器可擴展性,同時還將實時控制與軟硬件引擎相結合,支持圖形、視頻、波形與數據包處理。集成支持高級分析的、基于 ARM? 的系統和可實現任務加速的片上可編程邏輯,可為從 5G 無線到新一代 ADAS 乃至工業物聯網的各種應用創造無線可能。
2017-02-08 19:26:41
451 支持主流市場現在即可采用或者驗證新一代器件,系統級性能功耗比將比28nm器件高2-5倍 賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX))今天宣布支持16nm UltraScale+
2019-10-06 17:48:00
1208 提前交付業界首款 16nm 多處理器 SoC(MPSoC)。早期版本的 Zynq? UltraScale+? MPSoC 能幫助賽靈思客戶立即開始設計并提供基于 MPSoC 的系統。Zynq
2017-02-09 01:00:08
339 作者 張國斌 今天,全球第一款采用16nm FinFET+工藝的異構多核處理器投片了!這就是賽靈思公司采用臺積電16nm 16FF+ (FinFET plus)工藝的Zynq
2017-02-09 03:15:11
686 (NASDAQ:XLNX))今天宣布開始投片業界首款全可編程(All Programmable)多處理器SoC(MPSoC),采用臺積公司(TSMC)16nm FF+工藝,并面向ADAS、無人駕駛汽車、工業物
2017-02-09 03:17:42
373 的16nm UltraScale?+產品組合的早期試用。該Vivado早期試用版工具已與UltraScale+ ASIC級可編程邏輯進行了協同優化,能夠充分發揮量產級UltraScale+器件的優勢,進而
2017-02-09 03:25:37
632 幾個星期之前在2015OFC展上,JDSU 推出了基于20nm UltraScale全可編程器件的預標準ONT 400G以太網測試平臺。新的測試平臺采用了JDSU成功的ONT測試平臺結構,其率先
2017-02-09 04:56:33
413 和SmartConnect技術相結合,使賽靈思能夠繼續為市場提供超越摩爾定律的價值優勢。 賽靈思憑借其28nm 7系列全可編程系列以及率先上市的20nm UltraScale?系列,獲得了領先競爭對手整整一代優勢
2017-02-09 06:28:12
2132 
作者:Steve Leibson, 賽靈思戰略營銷與業務規劃總監 今天賽靈思推出了三款UltraScale+ 16nm器件族中的24種新器件,并且他們包含了許多新構件。 接下來的幾天里Xcell
2017-02-09 09:11:37
286 以賽靈思 20nm UltraScale 系列的成功為基礎,賽靈思現又推出了全新的 16nm UltraScale+ 系列 FPGA、3D IC 和 MPSoC,憑借新型存儲器、3D-on-3D 和多處理SoC(MPSoC)技術,再次領先一代提供了遙遙領先的價值優勢。
2017-02-11 16:08:11
1112 可編程器件緒論
2017-09-19 15:40:11
7 Xilinx的六位專家在IEEE Micro雜志3/4月刊上聯名發表了一篇15頁的長文深度描述了Xilinx 16nm Zynq UltraScale+ MPSoC相關技術信息。您可以通過在線瀏覽
2017-11-16 20:01:54
3485 
本文試圖搞清楚在 Xilinx 基于 ARM 的 Zynq-7000、Zynq UltraScale+ MPSoC 和 Zynq UltraScale+ RFSoC 器件中是否存在任何漏洞。
2018-06-28 15:53:00
2929 賽靈思公司 (Xilinx)今天宣布擴展其16nm UltraScale+ 產品路線圖,面向數據中心新增加速強化技術。其成品將可以提供賽靈思業界領先的16nm FinFET+ FPGA與集成式高
2018-08-19 09:19:00
1353 賽靈思在UltraScale+產品系列及設計工具上一直與100多家客戶積極接觸,目前已向其中60多家客戶發貨器件和/或開發板
2018-08-10 11:35:00
2178 該視頻重點介紹了Xilinx 16nm Kintex UltraScale +器件中雙工作電壓的性能,功耗和靈活性。
2018-11-21 06:11:00
5596 該視頻重點介紹了UltraScale +產品系列的第一個成員Zynq?UltraScale+?MPSoC,并展示了使用可編程邏輯中的DDR4 SDRAM IP的存儲器接口系統的穩健性。
2018-11-29 06:36:00
3849 觀看本視頻了解賽靈思是如何將58Gb / s PAM4收發器集成到16nm Virtex UltraScale + FPGA系列產品中的。這些業界領先的高端FPGA可用于現有數據中心互連,5G
2018-11-28 06:45:05
3821 本視頻重點介紹了針對16nm UltraScale + FPGA和MPSoC的Xilinx集成100G以太網解決方案,增強了基于IEEE 802.3bj規范的Reed-Solomon前向糾錯模塊(RS-FEC)模塊。
2018-11-28 06:40:00
5445 在本視頻中,了解Xilinx采用高帶寬存儲器(HBM)和CCIX技術的16nm Virtex UltraScale + FPGA的功能和存儲器帶寬。
2018-11-27 06:20:00
4617 另一個行業首先,該演示展示了Xilinx 16nm Virtex UltraScale + FPGA,其集成的100G以太網MAC和RS-FEC協同工作,通過具有挑戰性的電氣或光學互連發送數據。
2018-11-27 05:55:00
3971 了解XPE for UltraScale和UltraScale +器件的關鍵精度改進之一。
從XPE 2015.4開始,將“扇出”邏輯表示替換為“路由復雜度”算法,以解決邏輯與信號之間的功率相關性問題。
2018-11-23 06:00:00
3905 賽靈思率先發布業界首款16nm產品,Xilinx 16nm UltraScale +系列產品(FPGA,3D IC和MPSoC)結合了全新的內存,3D-on-3D,以及多處理SoC(MPSoC)技術
2018-11-22 06:49:00
5097 本視頻向您演示了賽靈思16nm MPSoC產品系列的最新成員Zynq UltraScale + MPSoC EV器件的強大的實時視頻處理功能。該器件專為視頻處理等應用優化,集成H.264 / H.265視頻編解碼
單元,能夠以每秒60幀的速率同時對視頻進行4K編碼和解碼操作。
2018-11-22 05:51:00
4777 關鍵詞:UltraScale+ , MPSoC , 3D IC 引言 在賽靈思 20nm UltraScale MT 系列成功基礎上,賽靈思現又推出了全新的 16nm UltraScale+ 系列
2018-12-28 00:02:02
1503 Zynq RFSoC 將 RF 數據轉換器、SD-FEC 內核以及高性能 16nm UltraScale+ 可編程邏輯和 ARM 多處理系統完美集成在一起打造出了一個全面的模數信號鏈。
2019-07-29 11:54:45
3068 All Programmable 技術和器件的全球領先企業賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX))宣布:16nm UltraScale+ 產品組合提前達成重要的量產里程碑,本季度開始接受量產器件訂單。
2019-08-01 16:10:44
3159 賽靈思 UltraScale+ 產品組合是業界唯一的一款基于 FinFET 的可編程技術。其包括 Zynq、Kintex 和 Virtex UltraScale+ 器件,相對于 28nm 產品而言,性能功耗比提升 2-5 倍,能支持 5G 無線、軟件定義網絡和下一代高級駕駛員輔助系統等市場領先應用。
2019-07-30 16:08:26
3929 Virtex UltraScale+ 器件加上 Zynq UltraScale+ MPSoC 和 Kintex UltraScale+ FPGA展示了賽靈思16nm產品組合三大系列已經悉數登場。
2019-07-30 17:14:49
3092 通過與 Vivado 設計套件的協同優化可以完全發揮 UltraScale+ 產品系列的功耗性能比優勢,以及 SmartCORE 及 LogiCORE IP 的完整目錄。此次發布延續了賽靈思在 UltraScale+ 產品上所創造的一系列里程碑。
2019-08-01 10:06:26
3102 Zynq UltraScale+ MPSoC是Xilinx推出的第二代多處理SoC系統,在第一代Zynq-7000的基礎上做了全面升級,在單芯片上融合了功能強大的處理器系統(PS)和用戶可編程邏輯(PL)。Zynq UltraScale+ MPSoC系統框圖
2019-11-18 11:03:22
4111 
賽靈思UltraScale架構:行業第一個ASIC級可編程架構,可從20nm平面晶體管結構 (planar)工藝向16nm乃至FinFET晶體管技術擴展,從單芯片(monolithic)到3D IC擴展。
2019-12-18 15:30:23
1310 Xilinx 用兩個 96 位獨特器件標識符(稱為器件 DNA)為每個 Zynq UltraScale+ 器件編程。一個 DNA 值位于可編程邏輯 (PL) 中,另一個 DNA 值位于處理系統 (PS) 中。這兩個 DNA 值是不同的,但每個 DNA 都有以下屬性及讀取訪問方法。
2022-02-08 14:19:49
2342 
Xilinx 用兩個 96 位獨特器件標識符(稱為器件 DNA)為每個 Zynq UltraScale+ 器件編程。一個 DNA 值位于可編程邏輯 (PL) 中,另一個 DNA 值位于處理系統 (PS) 中。這兩個 DNA 值是不同的,但每個 DNA 都有以下屬性及讀取訪問方法。
2021-01-23 06:32:33
10 UltraScale和UltraScale+進一步增強了Clock root的概念,從芯片架構和Vivado支持方面都體現了這一點。為了理解這一概念,我們先看看UltraScale/UltraScale+的時鐘資源。
2022-05-12 15:34:31
2478 我們很高興宣布,我們已經完成了 Zynq UltraScale+ 全功耗域( FPD )和可編程邏輯( PL )功耗域的功能安全認證。由此,我們的 Zynq UltraScale+ 器件率先成為全面
2022-11-17 09:54:13
1417 Zynq UltraScale+ Use Case 4.4 原理圖s
2023-02-03 18:47:07
2 UltraScale是基于20nm工藝制程的FPGA,而UltraScale+則是基于16nm工藝制程的FPGA。
2023-03-09 14:12:54
8668 IP_數據表(Z-3):GPIO for TSMC 16nm FF+
2023-03-16 19:34:18
1 Zynq UltraScale+ Use Case 4.2 原理圖s
2023-03-22 19:16:00
0 Zynq UltraScale+ Use Case 1.1 原理圖s
2023-03-22 19:16:27
1 Zynq UltraScale+ Use Case 1.4 原理圖s
2023-03-22 19:17:16
1 Zynq UltraScale+ Use Case 2.1 原理圖s
2023-03-22 19:17:36
0 Zynq UltraScale+ Use Case 2.3 原理圖s
2023-03-22 19:18:07
0 Zynq UltraScale+ Use Case 3.1 原理圖s
2023-03-22 19:18:36
0 Zynq UltraScale+ Use Case 3.2 原理圖s
2023-03-22 19:18:54
0 介紹一下Xilinx公司的新一代Zynq UltraScale+ RFSoC器件,可用于LTE、5G、SDR、衛星通信等無線平臺。
2023-05-22 10:38:59
7430 
IP_數據表(Z-3):GPIO for TSMC 16nm FF+
2023-07-06 20:20:31
1 Zynq UltraScale+ Use Case 4.1 原理圖s
2023-07-10 18:35:08
1 Zynq UltraScale+ Use Case 4.3 原理圖s
2023-07-10 18:35:38
1 Zynq UltraScale+ Use Case 1.1 原理圖s
2023-07-10 18:35:49
0 Zynq UltraScale+ Use Case 1.2 原理圖s
2023-07-10 18:35:59
0 Zynq UltraScale+ Use Case 1.3 原理圖s
2023-07-10 18:36:16
0 Zynq UltraScale+ Use Case 1.4 原理圖s
2023-07-10 18:36:35
0 Zynq UltraScale+ Use Case 2.2 原理圖s
2023-07-10 18:37:10
1 Zynq UltraScale+ Use Case 2.3 原理圖s
2023-07-10 18:37:26
1 Zynq UltraScale+ Use Case 2.4 原理圖s
2023-07-10 18:37:46
1 Zynq UltraScale+ Use Case 3.1 原理圖s
2023-07-10 18:38:02
2 Zynq UltraScale+ Use Case 3.2 原理圖s
2023-07-10 18:38:16
3 Zynq UltraScale+ Use Case 3.4 原理圖s
2023-07-10 18:38:50
2 電子發燒友網站提供《UltraScale+器件用于PCI Express的集成模塊產品指南.pdf》資料免費下載
2023-09-14 10:30:23
3 電子發燒友網站提供《Zynq UltraScale+器件封裝和管腳用戶指南.pdf》資料免費下載
2023-09-13 10:30:45
10 可編程器件(Programmable devices)是一種集成電路,可以在生產過程中通過編程改變其功能和性能。它們具有的特點和發展歷程可以追溯到20世紀60年代的早期靜態隨機存儲器(SRAM
2023-12-21 17:19:43
1846 Zynq UltraScale+ MPSoC 器件,具有四核 Arm? Cortex-A53、雙核 Cortex-R5 實時處理器和基于 AMD/Xilinx 16nm FinFET+ 可編程邏輯
2024-11-20 15:32:20
2527 
評論