UltraScale和UltraScale+進一步增強了Clock root的概念,從芯片架構和Vivado支持方面都體現了這一點。為了理解這一概念,我們先看看UltraScale/UltraScale+的時鐘資源。
每個時鐘區域有24個水平分發軌道(HorizontalDistribution)和水平布線軌道(HorizontalRouting),同時,垂直方向也有24個分發軌道(VerticalDistribution)和24個布線軌道(Vertical Routing),如下圖所示。

審核編輯 :李倩
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
-
時鐘
+關注
關注
11文章
1971瀏覽量
134987 -
UltraScale
+關注
關注
0文章
126瀏覽量
32361
原文標題:設計中的Clock root可以修改嗎?
文章出處:【微信號:Lauren_FPGA,微信公眾號:FPGA技術驛站】歡迎添加關注!文章轉載請注明出處。
發布評論請先 登錄
相關推薦
熱點推薦
第二代AMD Kintex UltraScale+ FPGA的亮點
第二代 AMD Kintex UltraScale+ FPGA 可有效賦能專業音視頻、廣播、醫療、機器視覺、機器人技術及測試測量等領域的開發者,助力其打造兼具卓越性能和可靠性的強大系統,即使是面對
AMD 推出第二代 Kintex UltraScale+ 中端FPGA,助力智能高性能系統
第二代AMD Kintex UltraScale+ FPGA 系列 , 對于依賴中端FPGA 為性能關鍵型系統提供支持的設計人員而言,可謂一項重大進步。 這一全新系列構建在業經驗證的Kintex FPGA 產品組合基礎之上,對內存、I/O 和安全性進行了現代化升級,以滿足成像、測試與測量
【ALINX選型】AMD Kintex UltraScale+ 系列 FPGA 開發板速選
在中高端 FPGA 應用中,AMD Kintex UltraScale+ 系列通常用于對吞吐能力、接口規模和功耗控制都有高要求的系統。其中, XCKU15P ?是一個被廣泛采用的型號,它在資源規模
使用Aurora 6466b協議實現AMD UltraScale+ FPGA與AMD Versal自適應SoC的對接
在本博客中,我們將介紹使用 Aurora 6466b 協議實現 AMD UltraScale+ FPGA 與 AMD Versal 自適應 SoC 的對接。我們還將涵蓋有關 IP 配置、FPGA 之間的連接、時鐘設置以及復位拓撲結構的詳細信息。
如何在Zynq UltraScale+ MPSoC平臺上通過JTAG啟動嵌入式Linux鏡像
流程教程)。本文則進一步講解如何在 Zynq UltraScale+ MPSoC 平臺上通過 JTAG 逐步啟動 Linux,并提供了完整的過程與關鍵命令。只要按步驟操作,即使是復雜的 Linux 鏡像也能成功通過 JTAG 啟動。
AMD UltraScale架構:高性能FPGA與SoC的技術剖析
的性能,成為了眾多工程師的首選。本文將深入剖析UltraScale架構的各個方面,為電子工程師們提供全面的技術參考。 文件下載: AMD ,Xilinx Artix? UltraScale+
現已上市:AMD Spartan UltraScale+ FPGA SCU35 評估套件——面向所有開發人員的經濟實惠平臺
AMD Spartan UltraScale+ FPGA SCU35 評估套件現已開放訂購。 該平臺由 AMD 構建,為客戶提供了一條利用 Spartan UltraScale+ FPGA 加速量產
AMD Spartan UltraScale+ FPGA的優勢和亮點
AMD Spartan UltraScale+ FPGA 集小型封裝、先進的 I/O 功能與低功耗等優勢于一體。該系列 FPGA 配備高速 16.3 Gb/s 收發器、內置的外部內存控制器以及
fpga開發板 璞致 Kintex UltraScale Plus PZ-KU3P 與 PZ-KU5P核心板與開發板用戶手冊
Xilinx Kintex UltraScale+系列FPGA器件采用FinFET工藝,具有120萬邏輯單元、UltraRAM、100G以太網MAC等資源,功耗比7系列降低60%。璞致電子開發
璞致電子 UltraScale+ RFSoC 架構下的軟件無線電旗艦開發平臺
璞致電子 PZ-ZU49DR-KFB 開發板基于 Xilinx ZYNQ UltraScale+ RFSoC XCZU49DR 主控制器,以 "ARM+FPGA 異構架構" 為
【PZ-ZU15EG-KFB】——ZYNQ UltraScale + 異構架構下的智能邊緣計算標桿
璞致電子推出PZ-ZU15EG-KFB異構計算開發板,搭載Xilinx ZYNQ UltraScale+ XCZU15EG芯片,整合四核ARM Cortex-A53、雙核Cortex-R5F
AMD FPGA異步模式與同步模式的對比
本文講述了AMD UltraScale /UltraScale+ FPGA 原生模式下,異步模式與同步模式的對比及其對時鐘設置的影響。
AMD Spartan UltraScale+ FPGA 開始量產出貨
高 I/O、低功耗及先進的安全功能,適用于成本敏感型邊緣應用 AMD 很高興宣布,Spartan UltraScale+ 成本優化型系列的首批器件現已投入量產! 三款最小型的器件——SU10P
正點原子AU15開發板資料發布!板載40G QSFP、PCIe3.0x8和FMC LPC等接口,性能強悍!
正點原子AU15開發板資料發布!板載40G QSFP、PCIe3.0x8和FMC LPC等接口,性能強悍!
正點原子AU15開發板搭載Xilinx Artix UltraScale+ 系列FPGA
發表于 05-30 17:04
Xilinx Ultrascale系列FPGA的時鐘資源與架構解析
。Ultrascale+采用16ns,有3個系列:Artix,Kintex,Virtex。不僅是工藝制程方面,在其他方面也存在較大改進,如時鐘資源與架構,本文將重點介紹Ultrascale
UltraScale/UltraScale+的時鐘資源
評論