文章根據(jù)飛行模擬器的結(jié)構(gòu)特點(diǎn),分析了現(xiàn)場(chǎng)總線技術(shù)和FPGA技術(shù)的發(fā)展,根據(jù)飛行模擬器的實(shí)際需要和總線自身特點(diǎn),選用了CAN總線來作為主機(jī)和現(xiàn)場(chǎng)設(shè)備的通信方式,并使用FPGA作為CAN總線節(jié)點(diǎn)結(jié)構(gòu)中的核心處理器,對(duì)飛行模擬器通信接口進(jìn)行了設(shè)計(jì)。
2014-05-15 11:12:23
3150 提出一種基于CPCI接口DSP板的C波段雷達(dá)目標(biāo)模擬器。探測(cè)回波模擬,采用軟硬件相結(jié)合的方法。由主控計(jì)算機(jī)根據(jù)雷達(dá)工作參數(shù)預(yù)先設(shè)定并計(jì)算目標(biāo)數(shù)據(jù),然后將數(shù)據(jù)加載到硬件電路中。
2011-10-10 18:04:51
2909 本人剛學(xué)習(xí)FPGA不久,沒事寫篇文章如有錯(cuò)誤,還望大神海涵。大家可以一起討論。順便給自己縷一縷。由于先前接觸了一點(diǎn)嵌入式的東西,發(fā)現(xiàn)FPGA與嵌入式系統(tǒng)有點(diǎn)相似,都是要敲代碼,都要設(shè)計(jì),都要算法
2013-10-12 20:18:08
FPGA在嵌入式測(cè)試系統(tǒng)中的優(yōu)勢(shì)是什么?FPGA在嵌入式測(cè)試系統(tǒng)中的不足是什么?
2021-05-06 07:19:22
FPGA越來越成為嵌入式系統(tǒng)設(shè)計(jì)的主流選擇。FPGA/SoC:最早我們都采用的是純FPGA設(shè)計(jì),利用FPGA的資源實(shí)現(xiàn)軟核處理器比如Microblaze、Picoblaze等,現(xiàn)在Xilinx推出
2018-07-30 18:38:01
典型的嵌入式微控制器開發(fā)項(xiàng)目的第一個(gè)階段是用C編譯器從源程序生成目標(biāo)代碼,生成的目標(biāo)代碼將包括物理地址和一些調(diào)試信息。目前代碼可以用軟件模擬器、目標(biāo)Monitor或在線仿真器來執(zhí)行和調(diào)試。軟件模擬器
2020-04-10 07:27:31
嵌入式系統(tǒng)中的目標(biāo)識(shí)別技術(shù)
2021-03-09 08:33:26
FPGA、ARM、DSP、MIPS等其他嵌入式系統(tǒng)應(yīng)用越來越廣泛。嵌入式系統(tǒng)與模擬電路或其他功能電路組成的SoC(System on Chip,片上系統(tǒng))或SiP(System in Package,系統(tǒng)級(jí)封裝)在手機(jī)、機(jī)頂盒等功能復(fù)雜的產(chǎn)品上的應(yīng)用也越來越多。
2019-07-17 07:17:54
的嵌入式微處理器、微控制器及其嵌入式DSP、嵌入式存儲(chǔ)器等,通過印制板將多個(gè)器件組裝成的電子系統(tǒng),向更小的嵌入式系統(tǒng)芯片發(fā)展。相應(yīng)的,嵌入式系統(tǒng)的關(guān)鍵器件則成了SOC系統(tǒng)芯片及其設(shè)計(jì)SOC所需的各種
2008-10-15 16:25:21
嵌入式系統(tǒng)設(shè)計(jì)的主要目標(biāo):低功耗、實(shí)時(shí)要求高、低成本嵌入式系統(tǒng)的準(zhǔn)確定義:嵌入式系統(tǒng)是以應(yīng)用為中心。以計(jì)算機(jī)技術(shù)為基礎(chǔ),并且軟硬件可裁剪,適用于應(yīng)用系統(tǒng)對(duì)功能、可靠性、成本、體積、功耗有嚴(yán)格要求
2021-10-27 09:05:38
,一是嵌入式軟件開發(fā),主要與嵌入式cao作系統(tǒng)、應(yīng)用軟件等有關(guān)。第二是嵌入式硬件開發(fā),需要掌握硬件設(shè)計(jì)、模擬仿真、 PCB設(shè)計(jì)等技能。
?2、FPGA:它是在PAL、GAL、CPLD等可編程
2025-11-20 07:12:55
嵌入式產(chǎn)品的開發(fā)周期:典型的嵌入式微控制器開發(fā)項(xiàng)目的第一個(gè)階段是用C編譯器從源程序生成目標(biāo)代碼,生成的目標(biāo)代碼將包括物理地址和一些調(diào)試信息。目前代碼可以用軟件模擬器、目標(biāo)Monitor或在線仿真器來
2011-08-11 14:18:12
【作者】:李恒庭;洪永強(qiáng);【來源】:《廈門大學(xué)學(xué)報(bào)(自然科學(xué)版)》2010年02期【摘要】:SkyEye是一個(gè)指令級(jí)模擬器,用它能模擬多種嵌入式開發(fā)板,目前模擬的硬件包括CPU、內(nèi)存、I/O寄存器
2010-04-24 09:14:58
在實(shí)際的外場(chǎng)試飛過程中是不可能實(shí)現(xiàn)的,這也是雷達(dá)信號(hào)模擬器對(duì)場(chǎng)外試飛的一大優(yōu)勢(shì)。FPGA作為高性能數(shù)字信號(hào)處理系統(tǒng)中的關(guān)鍵部件,在雷達(dá)信號(hào)模擬和雷達(dá)信號(hào)采集等方面有著巨大的開發(fā)潛能,采用這些技術(shù)對(duì)雷達(dá)
2019-07-10 07:30:35
,靈活性有所欠缺。本文論述一種自主產(chǎn)生式的雷達(dá)回波模擬器中頻部分的設(shè)計(jì)實(shí)現(xiàn)方法,該模擬器可產(chǎn)生脈沖單頻、脈沖線性調(diào)頻、步進(jìn)頻、步進(jìn)頻+線性調(diào)頻等多種波形的雷達(dá)回波信號(hào),并可產(chǎn)生雙目標(biāo)和參數(shù)可控的帶限高
2019-07-16 07:40:26
本文論述一種自主產(chǎn)生式的雷達(dá)回波模擬器中頻部分的設(shè)計(jì)實(shí)現(xiàn)方法,該模擬器可產(chǎn)生脈沖單頻、脈沖線性調(diào)頻、步進(jìn)頻、步進(jìn)頻+線性調(diào)頻等多種波形的雷達(dá)回波信號(hào),并可產(chǎn)生雙目標(biāo)和參數(shù)可控的帶限高斯白噪聲,可模擬
2019-07-19 07:26:14
隨著消費(fèi)電子、物聯(lián)網(wǎng)等領(lǐng)域的不斷發(fā)展,用戶需求也越來越復(fù)雜和多樣,因此我們?cè)?b class="flag-6" style="color: red">嵌入式系統(tǒng)設(shè)計(jì)中必須選擇合適的處理器(SoC)系統(tǒng),當(dāng)然我們也需要考慮成本、功耗、性能、I/O資源等方面,但是隨著實(shí)踐案例的增多FPGA越來越成為嵌入式系統(tǒng)設(shè)計(jì)的主流選擇。
2019-10-22 07:08:43
作者:Steve Leibson ,編譯:stark隨著消費(fèi)電子、物聯(lián)網(wǎng)等領(lǐng)域的不斷發(fā)展,用戶需求也越來越復(fù)雜和多樣,因此我們?cè)?b class="flag-6" style="color: red">嵌入式系統(tǒng)設(shè)計(jì)中必須選擇合適的處理器(SoC)系統(tǒng),當(dāng)然我們也需要考慮
2018-07-31 09:59:45
什么是嵌入式系統(tǒng)?嵌入式處理器可分為哪幾類?嵌入式操作系統(tǒng)有哪幾類?
2021-04-25 06:35:32
關(guān)于FPGA的嵌入式系統(tǒng)的設(shè)計(jì)問題
2021-05-08 08:44:03
O 引言在各種雷達(dá)訓(xùn)練和信號(hào)模擬器中,都需要進(jìn)行航跡模擬及航跡顯示,以便于為仿真平臺(tái)提供信號(hào)源。對(duì)于便攜式雷達(dá)模擬器來說,無法使用PC,需用嵌入式系統(tǒng)來實(shí)現(xiàn)人機(jī)交互及信號(hào)處理。但當(dāng)前絕大部分的航跡
2019-07-10 08:11:02
單片機(jī)的特點(diǎn)ARM的特點(diǎn)FPGA的特點(diǎn)嵌入式系統(tǒng)的特點(diǎn)
2021-01-25 07:52:25
單片機(jī)的特點(diǎn)ARM的特點(diǎn)FPGA的特點(diǎn)嵌入式系統(tǒng)的特點(diǎn)
2021-02-01 06:22:05
顧名思義,嵌入式系統(tǒng)指的是嵌入到系統(tǒng)內(nèi)部的計(jì)算機(jī)系統(tǒng),是面向特定應(yīng)用設(shè)計(jì)的專用計(jì)算機(jī)系統(tǒng)。早期的嵌入式系統(tǒng)一般是以通用處理器或單片機(jī)為核心,在外圍電路中加入存儲(chǔ)器、功率驅(qū)動(dòng)器、通信接口、顯示接口
2019-06-28 06:18:21
基于FPGA的嵌入式系統(tǒng)設(shè)計(jì)
2012-08-20 15:54:39
由于目標(biāo)機(jī)與宿主機(jī)處理器體系結(jié)構(gòu)不同,嵌入式軟件無法在宿主機(jī)上直接運(yùn)行與測(cè)試,因此嵌入式軟件的開發(fā)過程常常比硬件開發(fā)過程還要漫長(zhǎng),導(dǎo)致整個(gè)系統(tǒng)開發(fā)周期長(zhǎng),軟件功能調(diào)試和性能測(cè)試不能及時(shí)完成,軟件質(zhì)量無法保證。嵌入式模擬器能良好地解決這一問題。
2019-08-13 07:19:54
基于嵌入式技術(shù)的目標(biāo)跟蹤系統(tǒng)設(shè)計(jì)
2022-04-08 10:17:06
能夠在目標(biāo)平臺(tái)上運(yùn)行的二進(jìn)制代碼格式映像。最后將映像下裁到目標(biāo)平臺(tái)上的特定位置,由目標(biāo)板上啟動(dòng)代碼(Bootloader)執(zhí)行這段二行制代碼,從而運(yùn)行起嵌入式系統(tǒng)。
2019-09-16 07:09:20
精度、角精度等指標(biāo)。 1 功能及系統(tǒng)組成 所設(shè)計(jì)的多目標(biāo)雷達(dá)模擬器為配合某型寬帶雷達(dá)系統(tǒng)進(jìn)行設(shè)備調(diào)試和功能檢查。模擬器將雷達(dá)發(fā)射波形經(jīng)延遲、幅度相位調(diào)制和多普勒頻移等形成模擬目標(biāo)回波,通過天線發(fā)送
2019-06-03 05:00:08
、高可靠性等特點(diǎn),因此FPGA 應(yīng)用于高速多通道雷達(dá)信號(hào)模擬器可大大提高系統(tǒng)設(shè)計(jì)的靈活性和系統(tǒng)的擴(kuò)展性。本文設(shè)計(jì)的高速多通道信號(hào)模擬器系統(tǒng)可廣泛應(yīng)用于通信、雷達(dá)信號(hào)的模擬產(chǎn)生, 為雷達(dá)設(shè)備, 特別是接收機(jī)
2019-07-10 08:16:48
在實(shí)際的外場(chǎng)試飛過程中是不可能實(shí)現(xiàn)的,這也是雷達(dá)信號(hào)模擬器對(duì)場(chǎng)外試飛的一大優(yōu)勢(shì)。FPGA作為高性能數(shù)字信號(hào)處理系統(tǒng)中的關(guān)鍵部件,在雷達(dá)信號(hào)模擬和雷達(dá)信號(hào)采集等方面有著巨大的開發(fā)潛能,采用這些技術(shù)對(duì)雷達(dá)
2019-07-15 06:48:33
本帖最后由 mr.pengyongche 于 2013-4-30 02:54 編輯
基于DSP的雷達(dá)多目標(biāo)模擬器的設(shè)計(jì)和實(shí)
2012-08-17 13:59:49
彈載信息處理系統(tǒng)是一種實(shí)時(shí)嵌入式數(shù)字處理系統(tǒng),用于對(duì)彈載導(dǎo)引系統(tǒng)接收信號(hào)進(jìn)行分析處理,實(shí)現(xiàn)對(duì)目標(biāo)信號(hào)的檢測(cè)、截獲和跟蹤以及目標(biāo)信息的提取,是彈載雷達(dá)導(dǎo)引系統(tǒng)的關(guān)鍵組成部分。
2019-09-19 07:07:17
FPGA的特點(diǎn)及其發(fā)展趨勢(shì)IP資源復(fù)用理念與IP Core設(shè)計(jì)基于Xilinx FPGA的嵌入式系統(tǒng)設(shè)計(jì)
2021-04-30 07:21:50
的人力和物力而且使研制周期變長(zhǎng)。因此,目標(biāo)模擬器一數(shù)字模擬技術(shù)與雷達(dá)技術(shù)相結(jié)合發(fā)展起來的專門的系統(tǒng),它為雷達(dá)的信號(hào)處理系統(tǒng)和顯示終端技術(shù)指標(biāo)的測(cè)試以及性能驗(yàn)證提供必要條件。
2019-08-01 06:12:32
本文設(shè)計(jì)的面目標(biāo)模擬器基于波形存儲(chǔ)直讀的DDWS(直接數(shù)字波形合成)法實(shí)現(xiàn),模擬成像雷達(dá)接收其自身發(fā)射的單個(gè)射頻線性調(diào)頻脈沖,經(jīng)復(fù)雜的地面目標(biāo)反射后,形成的射頻回波信號(hào)經(jīng)下變頻后輸出。
2021-04-21 06:50:42
我對(duì)嵌入式系統(tǒng)平臺(tái)的定義很簡(jiǎn)單:能讓電子產(chǎn)品的原因程序得以順利開發(fā)的環(huán)境,主要包括;系統(tǒng)軟件與驅(qū)動(dòng)程序硬件平臺(tái)開發(fā)環(huán)境(compiler、調(diào)試與下載工具)模擬器程序編寫規(guī)范所以,在嵌入式軟件開發(fā)團(tuán)隊(duì)
2021-12-17 06:07:50
FPGA在嵌入式系統(tǒng)中的優(yōu)勢(shì)有哪些?如何通過LabVIEW FPGA加速嵌入式系統(tǒng)原型化?
2021-05-06 07:42:56
一、常見的ARM嵌入式系統(tǒng)開發(fā)環(huán)境配置:1、編譯器/匯編器2、指令系統(tǒng)模擬器3、在線仿真器或調(diào)試探測(cè)器4、目標(biāo)開發(fā)板5、跟蹤捕捉儀6、嵌入式操作系統(tǒng)ARM嵌入式系統(tǒng)C編譯器:ARM公司,keil公司
2021-10-27 08:06:17
基于ARM的嵌入式系統(tǒng)從串配置FPGA的實(shí)現(xiàn)
2021-03-03 06:16:30
怎樣去設(shè)計(jì)基于FPGA/CPLD的嵌入式VGA顯示系統(tǒng)?VGA顯示器在雷達(dá)圖像顯示中的應(yīng)用是什么?VGA顯示器在雷達(dá)應(yīng)用中的優(yōu)點(diǎn)是什么?
2021-05-31 06:05:12
本文提出了一種基于CPCI母板和PMC背板的通用雷達(dá)回波模擬器的設(shè)計(jì)與實(shí)現(xiàn),重點(diǎn)介紹了基于單片FPGA設(shè)計(jì)PMC背板,實(shí)現(xiàn)雷達(dá)回波信號(hào)模擬器數(shù)據(jù)合成(噪聲/雜澎目標(biāo)回波)的設(shè)計(jì)方
2009-05-08 17:17:45
37 遠(yuǎn)程調(diào)試是進(jìn)行嵌入式系統(tǒng)開發(fā)的基本調(diào)試方式。本文在全系統(tǒng)模擬器ArmSim 的基礎(chǔ)上,設(shè)計(jì)并實(shí)現(xiàn)了基于嵌入式全系統(tǒng)模擬器的遠(yuǎn)程調(diào)試系統(tǒng)。該系統(tǒng)以Eclipse 為調(diào)試前端,實(shí)現(xiàn)
2009-08-05 15:24:34
21 模擬器作為嵌入式系統(tǒng)研究的基礎(chǔ)研發(fā)工具,可輔助系統(tǒng)體系結(jié)構(gòu)調(diào)優(yōu)、軟硬件協(xié)同設(shè)計(jì)。本文實(shí)現(xiàn)了具有良好配置性及可擴(kuò)展性的ArmSim 模擬器,該模擬器是針對(duì)ARM 處理器的全
2009-08-10 10:12:22
34 介紹了一種基于FPGA、ADC和高速DAC的振動(dòng)模擬器的設(shè)計(jì)方法,并給出了該模擬器的硬件原理框圖和FPGA設(shè)計(jì)的核心模塊。本系統(tǒng)具有較強(qiáng)的可移植性,對(duì)有特殊要求的信號(hào)發(fā)生器設(shè)計(jì)有
2010-08-06 16:03:21
10 雷達(dá)回波模擬器在雷達(dá)系統(tǒng)的性能測(cè)試中有著廣泛的應(yīng)用。以軍用工控機(jī)為平臺(tái),配以自行研制的PC虛擬儀器卡,構(gòu)成的雷達(dá)回波模擬器’能夠完成對(duì)多種雷達(dá)主要性能指標(biāo)的測(cè)試
2011-01-01 11:21:29
48 如何用FPGA實(shí)現(xiàn)嵌入式系統(tǒng)
一、概述
??? 在許多領(lǐng)域中廣泛應(yīng)用的嵌入式計(jì)算系統(tǒng)(簡(jiǎn)稱為嵌入式系統(tǒng)),是在更大的電子器
2009-04-02 23:48:22
7963 
嵌入式系統(tǒng)的應(yīng)用
嵌入式系統(tǒng)主要應(yīng)用于以下幾個(gè)大的方面:國(guó)防武器設(shè)備,如導(dǎo)彈瞄準(zhǔn)、雷達(dá)識(shí)別、電子對(duì)抗設(shè)備等。通信信息設(shè)
2009-06-17 00:28:36
1509
雷達(dá)目標(biāo)加速模擬器電路圖
2009-07-01 13:16:46
910 
基于FPGA嵌入式系統(tǒng)的雷達(dá)信號(hào)模擬器
在現(xiàn)代雷達(dá)系統(tǒng)的研制和調(diào)試過程中,對(duì)雷達(dá)性能和指標(biāo)的測(cè)試是一個(gè)重要環(huán)節(jié),在這個(gè)環(huán)節(jié)中,利用模擬目標(biāo)信號(hào)的方式與外場(chǎng)
2010-02-06 09:25:45
1030 
利用人工智能中的A*算法實(shí)現(xiàn)了基于嵌入式模擬器在城市道路網(wǎng)中任意兩點(diǎn)間路徑詢優(yōu)的算法。詳細(xì)分析了不同的啟發(fā)因子對(duì)算法空間復(fù)雜度、時(shí)間復(fù)雜度和結(jié)果路徑的影響,在嵌入系統(tǒng)有限的資源條件下,A*算法具有很好的穩(wěn)定性和適應(yīng)性,并給出了相應(yīng)的實(shí)驗(yàn)結(jié)果。
2011-01-17 15:46:53
18 FPGA已采用最先進(jìn)的65納米工藝,達(dá)到上千萬門的邏輯資源,包括塊RAM、乘法器、DSP和DCM等硬件模塊,嵌入處理器硬核和軟核,可以在單片上實(shí)現(xiàn)嵌入式系統(tǒng),滿足高性能DSP應(yīng)用的要求。本書人需求分析出發(fā),介紹配套的設(shè)計(jì)方法和設(shè)計(jì)軟件,協(xié)助電子工程師以最小
2011-02-27 14:31:16
44 嵌入式系統(tǒng)中的嵌入式芯片所處理的信號(hào)分為兩類:數(shù)字信號(hào)與模擬信號(hào)。模擬信號(hào)通常來自于傳感器,圖1所示為部分傳感器的照片及其檢測(cè)的物理量,這些傳感器大都輸出模擬的電信
2011-04-01 11:15:09
74 提出一種基于CPCI接口DSP板的C波段雷達(dá)目標(biāo)模擬器。利用DSP/FPGA的高速計(jì)算性能、直接數(shù)字合成(DDS)技術(shù)和數(shù)字射頻存儲(chǔ)(DRFM)技術(shù),可以實(shí)現(xiàn)相位編碼、線性調(diào)頻、非線性調(diào)頻等多種復(fù)雜
2011-08-04 11:22:38
2265 
本文論述一種自主產(chǎn)生式的雷達(dá)回波模擬器中頻部分的設(shè)計(jì)實(shí)現(xiàn)方法,該模擬器可產(chǎn)生脈沖單頻、脈沖線性調(diào)頻、步進(jìn)頻、步進(jìn)頻+線性調(diào)頻等多種波形的雷達(dá)回波信號(hào).
2011-08-05 14:16:42
5554 
本系統(tǒng)基于自主產(chǎn)生的原理,選用DSP和FPGA為核心處理器,通過合理的算法設(shè)計(jì),實(shí)現(xiàn)了可兼容多種雷達(dá)波形的中頻雷達(dá)回波模擬器的設(shè)計(jì),采用改進(jìn)的基于存儲(chǔ)轉(zhuǎn)發(fā)的數(shù)字脈沖延時(shí)方法
2011-08-28 17:24:10
1873 
電子發(fā)燒友網(wǎng)核心提示 :在嵌入式系統(tǒng)中使用FPGA時(shí)會(huì)經(jīng)常出現(xiàn)以下常見問題,如在嵌入式設(shè)計(jì)中,怎樣使用FPGA、在嵌入式設(shè)計(jì)中,怎樣采用FPGA進(jìn)行設(shè)計(jì)來降低風(fēng)險(xiǎn)等。今天電子發(fā)燒友
2012-10-17 13:38:35
1300 隨著FPGA技術(shù)的發(fā)展,FPGA設(shè)計(jì)已不再只是硬件電路的設(shè)計(jì),而是包含處理器、外圍組件和接口邏輯在內(nèi)的完整數(shù)字系統(tǒng),同時(shí)在處理器中編程完成嵌入式代碼的FPGA軟設(shè)計(jì)。與傳統(tǒng)的主要
2012-11-26 16:24:58
57 為滿足雷達(dá)數(shù)據(jù)處理系統(tǒng)目標(biāo)跟蹤算法的測(cè)試需求,介紹了一種基于USB和FPGA技術(shù)的雷達(dá)目標(biāo)信號(hào)模擬器設(shè)計(jì)方案。文中重點(diǎn)討論了模擬器的結(jié)構(gòu)和目標(biāo)數(shù)據(jù)形成、傳輸、存儲(chǔ)、信號(hào)波形
2013-09-02 14:41:00
76 介紹了一種基于PC104與FPGA構(gòu)成的嵌入式系統(tǒng)來模擬雷達(dá)回波信號(hào)的方法。給出了以FPGA為核心采集雷達(dá)參數(shù)以及產(chǎn)生雷達(dá)目標(biāo)和干擾信號(hào)的硬件實(shí)現(xiàn)方法,分析了通過PC104產(chǎn)生理論航跡和
2013-09-25 17:32:34
63 基于FPGA的嵌入式系統(tǒng)設(shè)計(jì) 第-1-章
2015-10-30 10:42:05
0 基于FPGA的嵌入式系統(tǒng)設(shè)計(jì) 第-6-章
2015-10-30 10:44:15
0 基于FPGA的嵌入式系統(tǒng)設(shè)計(jì) 第-7-章
2015-10-30 10:06:30
0 基于FPGA的嵌入式系統(tǒng)設(shè)計(jì) 第 8 章
2015-10-30 10:06:46
0 FPGA實(shí)現(xiàn)嵌入式系統(tǒng),有需要的下來看看
2016-05-10 11:24:33
21 彈載脈沖多普勒雷達(dá)目標(biāo)模擬器寬帶頻率跟蹤方法設(shè)計(jì)
2016-12-26 17:19:21
27 基于ARM和FPGA的嵌入式與CCD采集系統(tǒng)
2017-09-24 11:36:21
9 FPGA嵌入式設(shè)計(jì)中,常通過軟件編程的方式來訪問或者控制某些外圍設(shè)備。電路設(shè)計(jì)軟件Altium Designer的軟件平臺(tái)構(gòu)建器(SPB)是一個(gè)包含了用于創(chuàng)建復(fù)雜軟件系統(tǒng)所需的所有驅(qū)動(dòng)和服務(wù)程序
2017-10-26 16:39:56
17 提出了一種基于FPGA的雷達(dá)回波實(shí)時(shí)模擬器的實(shí)現(xiàn)方法。該模擬器采用cPCI 標(biāo)準(zhǔn)總線,以FPGA 為核心計(jì)算單元,配有高速數(shù)模、模數(shù)轉(zhuǎn)換模塊,可實(shí)現(xiàn)雷達(dá)回波信號(hào)實(shí)時(shí)在線注入模擬。該模擬器可實(shí)現(xiàn)多種
2017-11-18 13:00:01
3419 
本文提供了一些關(guān)于在線 ARM 仿真器的信息,以及給作為嵌入式系統(tǒng)設(shè)計(jì)師的你帶來的好處。根據(jù)你的需要,你將在產(chǎn)品開發(fā)中對(duì)開發(fā)工具作出更恰當(dāng)?shù)倪x擇。 一、嵌入式產(chǎn)品的開發(fā)周期 典型的嵌入式微控制器開發(fā)
2017-11-30 06:17:10
937 在各種雷達(dá)訓(xùn)練和信號(hào)模擬器中,都需要進(jìn)行航跡模擬及航跡顯示,以便于為仿真平臺(tái)提供信號(hào)源。對(duì)于便攜式雷達(dá)模擬器來說,無法使用PC,需用嵌入式系統(tǒng)來實(shí)現(xiàn)人機(jī)交互及信號(hào)處理。但當(dāng)前絕大部分的航跡模擬均
2017-12-10 11:31:02
1533 
是通過xilinx的FPGA開發(fā)板搭建嵌入式的硬件環(huán)境,從最小系統(tǒng)到IP核的添加,都是根據(jù)需要進(jìn)行拓展的,實(shí)現(xiàn)一對(duì)一的拓展,不浪費(fèi)資源,而且基于FPGA的嵌入式系統(tǒng)的最大有優(yōu)點(diǎn)是,既有PFGA的并行執(zhí)行效率,又有嵌入式軟件的邏輯過程分析控制。
2018-06-05 18:20:00
10149 
E8707A雷達(dá)目標(biāo)模擬器用于仿真76 GHz至77 GHz范圍內(nèi)的雷達(dá)探測(cè)目標(biāo)。這款儀器是一種可擴(kuò)展、可配置的目標(biāo)模擬器,具有10米至450米的完整仿真距離或2個(gè)固定距離。模擬器可配備單喇叭天線及內(nèi)置收發(fā)信機(jī),或雙喇叭發(fā)射和接收配置。
2018-03-02 14:02:37
3 、嵌入式產(chǎn)品的開發(fā)周期 典型的嵌入式微控制器開發(fā)項(xiàng)目的第一個(gè)階段是用C編譯器從源程序生成目標(biāo)代碼,生成的目標(biāo)代碼將包括物理地址和一些調(diào)試信息。目前代碼可以用軟件模擬器、目標(biāo)Monitor或在線仿真器來執(zhí)行和調(diào)試。軟件模擬器是在PC機(jī)或工
2018-09-08 17:46:01
636 模擬器作為嵌入式系統(tǒng)研究的基礎(chǔ)研發(fā)工具,可輔助系統(tǒng)體系結(jié)構(gòu)調(diào)優(yōu)、軟硬件協(xié)同設(shè)計(jì)。本文實(shí)現(xiàn)了具有良好配置性及可擴(kuò)展性的ArmSim模擬器,該模擬器是針對(duì)ARM處理器的全系統(tǒng)模擬器,可在其上運(yùn)行和調(diào)試ARM應(yīng)用級(jí)和系統(tǒng)級(jí)的目標(biāo)程序。本文詳細(xì)描述ArmSim的設(shè)計(jì)與實(shí)現(xiàn)細(xì)節(jié)。
2020-01-16 11:35:00
10 雷達(dá)是無線電測(cè)向和測(cè)距,測(cè)距是其主要的功能之一,雷達(dá)是通過測(cè)試發(fā)射脈沖和目標(biāo)回波之間的時(shí)間差來測(cè)量目標(biāo)距離的。雷達(dá)模擬器的主要功能是逼真地模擬雷達(dá)接收到的目標(biāo)回波。根據(jù)雷達(dá)模擬器的輸出頻率可以將雷達(dá)模擬器分為射頻雷達(dá)模擬器、中頻雷達(dá)模擬器及視頻雷達(dá)模擬器。
2020-07-24 09:32:02
3529 
FPGA實(shí)現(xiàn)嵌入式系統(tǒng)(嵌入式開發(fā)報(bào)班哪個(gè)好)-該文檔為FPGA實(shí)現(xiàn)嵌入式系統(tǒng)原理資料,講解的還不錯(cuò),感興趣的可以下載看看…………………………
2021-07-30 09:13:42
12 AltiumDesigner基于FPGA嵌入式系統(tǒng)設(shè)計(jì)(java嵌入式開發(fā)板)-該文檔為AltiumDesigner基于FPGA嵌入式系統(tǒng)設(shè)計(jì)簡(jiǎn)介文檔,是一份很不錯(cuò)的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………
2021-07-30 09:18:28
8 基于ARM的FPGA嵌入式系統(tǒng)實(shí)現(xiàn)(嵌入式開發(fā)工作怎么這么難找)-該文檔為基于ARM的FPGA嵌入式系統(tǒng)實(shí)現(xiàn)總結(jié)文檔,是一份很不錯(cuò)的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………
2021-07-30 13:03:26
16 嵌入式模擬題(嵌入式開發(fā)軟件)-嵌入式模擬題? ? ? ? ? ? ? ? ? ?
2021-07-30 14:32:44
20 基于KCF的目標(biāo)跟蹤算法研究及嵌入式系統(tǒng)實(shí)現(xiàn)(嵌入式開發(fā)公司如何接項(xiàng)目)-該文檔為基于KCF的目標(biāo)跟蹤算法研究及嵌入式系統(tǒng)實(shí)現(xiàn)總結(jié)文檔,是一份很不錯(cuò)的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………
2021-08-04 10:07:38
8 Android系統(tǒng)嵌入式開發(fā)環(huán)境搭建嵌入式Linux交叉開發(fā)環(huán)境硬件基本組成開發(fā)板啟動(dòng)流程搭建嵌入式Linux開發(fā)環(huán)境的主要工作開發(fā)主機(jī)搭建ubuntu環(huán)境目標(biāo)機(jī)搭建TFTP 服務(wù)主機(jī)端tftp服務(wù)器配置NF...
2021-10-20 17:21:00
10 一、常見的ARM嵌入式系統(tǒng)開發(fā)環(huán)境配置:1、編譯器/匯編器2、指令系統(tǒng)模擬器3、在線仿真器或調(diào)試探測(cè)器4、目標(biāo)開發(fā)板5、跟蹤捕捉儀6、嵌入式操作系統(tǒng)ARM嵌入式系統(tǒng)C編譯器:ARM公司,keil公司
2021-10-20 18:20:59
6 不需要的部分裁去(可裁剪)。所以嵌入式系統(tǒng)一般都具有便攜、低功耗、性能單一等特性。嵌入式FPGA(eFPGA)是指將一個(gè)或多個(gè)FPGA以IP的形式嵌入ASIC,ASSP或SoC等芯片中。換句話說,eF...
2021-10-21 11:36:05
11 場(chǎng)景來進(jìn)行目標(biāo)探測(cè)。 為了讓您更清晰的了解整套系統(tǒng)的測(cè)試情況,您可以觀看下方視頻,僅需7分鐘,您就可以從以下幾個(gè)方面來了解雷達(dá)場(chǎng)景模擬器: 1. 系統(tǒng)的主要功能 2. 系統(tǒng)的主要架構(gòu) 3. 系統(tǒng)的硬件與軟件組成 4. Demo實(shí)測(cè)演示 如果您想獲取更多的相關(guān)文檔 或
2023-07-26 07:45:03
2305 板卡基于高速400M 采樣AD 和ZYNQ FPGA構(gòu)建嵌入式的模擬計(jì)算板卡, 可用于工業(yè)雷達(dá),行業(yè)雷達(dá)的場(chǎng)合。板卡使用工業(yè)級(jí)芯片。
2024-01-09 11:30:56
2227 
fpga與嵌入式的區(qū)別 FPGA與嵌入式系統(tǒng)在設(shè)計(jì)和應(yīng)用上存在一些關(guān)鍵的區(qū)別,具體如下: 靈活性:FPGA具有高度的靈活性,可以根據(jù)需要重新編程以實(shí)現(xiàn)不同的功能。而嵌入式系統(tǒng)的硬件功能通常是固定
2024-03-14 17:04:11
8999 FPGA(現(xiàn)場(chǎng)可編程門陣列)不是嵌入式系統(tǒng),但FPGA在嵌入式系統(tǒng)中有著重要的應(yīng)用。
2024-03-14 17:19:39
4807 嵌入式FPGA是指將FPGA技術(shù)集成到嵌入式系統(tǒng)中的一種解決方案。嵌入式系統(tǒng)是一種為特定應(yīng)用而設(shè)計(jì)的計(jì)算機(jī)系統(tǒng),它通常包括處理器、內(nèi)存、外設(shè)接口等組件,并且被嵌入到更大的設(shè)備或系統(tǒng)中,用于控制、監(jiān)測(cè)或執(zhí)行特定的任務(wù)。
2024-03-15 14:29:46
2803 FPGA和嵌入式系統(tǒng)是兩個(gè)不同的領(lǐng)域,各有其特點(diǎn)和優(yōu)勢(shì),選擇學(xué)習(xí)哪個(gè)取決于個(gè)人的興趣、職業(yè)目標(biāo)以及市場(chǎng)需求。
2024-03-27 14:43:27
1622
評(píng)論