德州儀器 (TI) 宣布為其基于 KeyStone 的 TMS320C665x 多核數(shù)字信號處理器 (DSP) 推出兩款最新評估板 (EVM),進一步簡化高性能多核處理器的開發(fā)。
2012-07-31 09:20:20
1476 
本文選用TI公司的雙核 DSP OMAP-L138作為本設(shè)計的微處理器,并實現(xiàn)了一種數(shù)字示波器微處理器硬件設(shè)計。
2015-04-20 10:28:57
4250 嵌人式多核處理器的結(jié)構(gòu)包括同構(gòu)(SymmetrIC)和異構(gòu)(Asymmetric)兩種。同構(gòu)是指內(nèi)部核的結(jié)構(gòu)是相同的,這種結(jié)構(gòu)目前廣泛應(yīng)用在PC多核處理器;而異構(gòu)是指內(nèi)部核的結(jié)構(gòu)是不同的,這種結(jié)構(gòu)
2018-10-17 07:55:00
4715 多核數(shù)字信號處理器(DSP)是近年來針對高性能嵌入式應(yīng)用而出現(xiàn)的一類多核微處理器(CMP)。相比傳統(tǒng)的單核處理器,多核處理器在提高并行處理能力的同時也需要更高的存儲帶寬和更靈活的存儲結(jié)構(gòu)。便箋存儲器(SPM)是一種小容量的片上存儲器,具有全局地址空間,可以由訪存指令直接訪問。
2020-08-20 14:38:19
2283 
英國的XMOS Semiconductor公司推出了一種全新的控制器件:事件驅(qū)動多核心處理器(以后簡稱XCore處理器)。憑借一種叫作軟件化芯片(Software Defined Silicon
2020-09-03 13:33:00
3515 
其實“多核”這個詞已經(jīng)流行很多年了,世界上第一款商用的非嵌入式多核處理器是2002年IBM推出的POWER4。
2023-11-16 16:25:50
3177 
概述盡管多核處理器比單核處理器提供更強大的處理能力,當(dāng)時多核處理器存在難以檢測和并發(fā)相關(guān)的錯誤。本文介紹了一種對多核處理器架構(gòu)上程序時間測量的全新技術(shù),這種技術(shù)通過在目標(biāo)系統(tǒng)上運行,實現(xiàn)覆蓋率的實時
2021-12-14 07:07:22
法引入一種比較機制來執(zhí)行多處理器間的負(fù)載平衡.當(dāng)VCPU調(diào)度時,將就緒VCPU遷移到總運行時間最少的處理器上.仿真實驗結(jié)果表明:IEDF調(diào)度算法性能有較大的提升【關(guān)鍵詞】:SMP;;SEDF;;負(fù)載平衡
2010-04-24 10:03:16
)解決方案成為現(xiàn)實。目前的挑戰(zhàn)在于如何在該解決方案的范疇內(nèi)快速完成設(shè)計的開發(fā)與創(chuàng)建。賽靈思嵌入式開發(fā)套件(EDK)工具和IP具有很大的靈活性,那么多核處理器SoC設(shè)計怎么才能滿足嵌入式系統(tǒng)應(yīng)用?
2019-08-01 07:53:43
多核處理器分類方式有很多種,其中一種比較常見的是按照存儲器組織方式分類。第一類就是一致存儲器訪問(Uniform Memory Access,簡稱UMA)多處理器,所謂的“一致”是指所有處理器訪問
2022-06-07 16:46:44
情況下會采用分層結(jié)構(gòu),對于多核處理器,一般L1緩存是獨享的,最后一級緩存是共享的。不管單核處理器系統(tǒng)還是多核處理器系統(tǒng),都要對所有層級的緩存做初始化。接下來就是內(nèi)存的初始化了,在此步驟之前的代碼執(zhí)行要么
2022-06-07 16:41:29
的內(nèi)部系統(tǒng),應(yīng)用處理器僅僅在一兩年時間內(nèi)已從單核發(fā)展到雙核,甚至到目前的四核配置,目的是為了處理越來越多樣化和高性能的功能。一些最新的多核應(yīng)用處理器系列也集成了額外的外設(shè),如DRAM控制器及ARM
2018-09-25 14:28:58
、會經(jīng)常修改,后面發(fā)布的為準(zhǔn)。為與虛擬內(nèi)存頁的概念一致,修改為:1c(簇cluster)= 8kp頁(page) = 64ks(扇區(qū)sector),1p頁(page)= 8s(扇區(qū)sector)=4kb。多核處理器則是指在單個芯片上包含任意多個(如2、4、8、..
2021-09-10 06:06:50
多內(nèi)核是指在一枚處理器中集成兩個或多個完整的計算引擎(內(nèi)核),多核處理器是單枚芯片(也稱為“硅核”),能夠直接插入單一的處理器插槽中,但操作系統(tǒng)會利用所有相關(guān)的資源,將它的每個執(zhí)行內(nèi)核作為分立的邏輯
2019-06-20 06:47:01
模型的適用性決定多核處理器能否以最低的代價提供最高的性能。程序執(zhí)行模型是編譯器設(shè)計人員與系統(tǒng)實現(xiàn)人員之間的接口。編譯器設(shè)計人員決定如何將一種高級語言程序按一種程序執(zhí)行模型轉(zhuǎn)換成一種目標(biāo)機器語言程序
2011-04-13 09:48:17
,應(yīng)用需要高吞吐量和高能效以及小外形和低成本。多核微控制器單元(MCU)提供了一種可行的新解決方案,利用模塊化設(shè)計以經(jīng)濟的價格提供多倍的性能提升。幾十年來,隨著IC上晶體管數(shù)量的增加,芯片性能不斷...
2021-07-19 09:02:45
一、ARM七種處理器工作模式:用戶模式 usr:正常程序執(zhí)行模式快速中斷模式FIQ:用于高速數(shù)據(jù)傳輸和通道處理外部中斷模式IRQ:用于通常的中斷處理管理模式svc:供操作系統(tǒng)使用的一種保護模式
2021-07-16 06:52:30
數(shù)據(jù)傳輸效率低,這將嚴(yán)重影響產(chǎn)品的性能;而如果采用高速并口,則占用管腳多,硬件成本將會增加。?為解決這一痛點,各大芯片公司陸續(xù)推出了兼具A核和M核的多核異構(gòu)處理器,如NXP的i.MX8系列、瑞薩的RZ
2022-11-21 09:45:10
iMX8M Mini多核應(yīng)用處理器有哪些功能及應(yīng)用?iMX8M Mini多核應(yīng)用處理器底板接口是如何構(gòu)成的?
2021-11-04 07:32:37
隨著現(xiàn)代科學(xué)技術(shù)的迅速發(fā)展,處理器進入GHz時代后單純依靠提升處理器的頻率已無法滿足科學(xué)計算的對處理器性能的要求,作為一種在片上的摩爾定律的延續(xù),處理器的設(shè)計進入了多核時代。但是對于片上多核系統(tǒng)
2015-07-07 20:34:21
本文介紹一種面向基站平臺處理單板的基于融合SoC處理器的平臺軟件解決方案。
2021-05-17 06:36:12
對多核處理器的支持,是一種常見的對RTOS的擴展,不需要對現(xiàn)行的RTOS做太大修改,只需要增加一個相對獨立的擴展庫,就可以實現(xiàn)對于多核處理器的支持;同時多核的機制對應(yīng)用程序不透明,應(yīng)用需要根據(jù)需求安排
2019-06-29 08:30:00
1+1>2的效果。3.常見核間通信方式要充分發(fā)揮異構(gòu)多核SoC處理器的性能,除開半導(dǎo)體廠家對芯片的硬件封裝外,關(guān)鍵點還在于核間通信的軟硬件機制設(shè)計,下面介紹幾種在TI、Xilinx異構(gòu)多核SoC
2020-09-08 09:39:19
如何利用ARM9處理器如何設(shè)計一種SD卡電路呢?
2022-07-19 14:24:57
I2C的工作原理是什么?一種基于I2C總線的處理器的聯(lián)網(wǎng)設(shè)計方案
2021-06-01 06:25:49
多核處理器環(huán)境下的編程挑戰(zhàn)是什么如何通過LabVIEW圖形化開發(fā)平臺有效優(yōu)化多核處理器環(huán)境下的信號處理性能
2021-04-26 06:40:29
嵌入式多核處理器結(jié)構(gòu)OpenMP并行化優(yōu)化
2021-03-02 06:59:00
工業(yè)應(yīng)用領(lǐng)域正在不斷增長,工業(yè)生態(tài)系統(tǒng)也始終需要更高的性能和更多樣化的處理能力。而這正是Sitara? AM57x處理器系列成為業(yè)內(nèi)眾多應(yīng)用理想處理器解決方案的原因之一。憑借其獨特的內(nèi)核以及一個位
2018-09-04 10:07:50
微處理器是什么?微處理器是有哪些部分組成的?怎樣去選擇一種合適的嵌入式處理器呢?
2021-12-24 07:20:16
斷正在處理的時候,低優(yōu)先級的中斷是不能夠搶占處理器的,但是在虛擬化環(huán)境卻不是這樣,比方說有兩個guest os,我們暫且稱之為os1和os2,假設(shè)os1正在處理一個高優(yōu)先級中斷,這時又有一個中斷是給
2022-04-14 10:00:23
中的多核處理器設(shè)計。這些處理器的目標(biāo)應(yīng)用可以被很好地劃分為適合DSP的信號處理任務(wù)和適合RISC CPU的控制任務(wù),從而使得劃分相當(dāng)簡單。一個例外是ADI的Blackfin BF561雙核DSP。該
2009-04-09 23:14:41
文中分析了ARM體系結(jié)構(gòu)下異常處理特點,提出一種基于ARM處理器的高效異常處理解決方案,以LPC3250硬件平臺為基礎(chǔ),對該方案進行了設(shè)計與實現(xiàn)。測試結(jié)果表明,該方案的異常處理更為高效。
2021-02-23 06:15:33
致性協(xié)議用于維護由于多個處理器共享數(shù)據(jù)引發(fā)的多處理器數(shù)據(jù)一致性問題。論述了一個適用于64位多核處理器的共享緩存設(shè)計,包括如何實現(xiàn)多處理器緩存一致性及其全定制后端實現(xiàn)。本文介紹了一種共享高速存儲器模塊
2021-02-23 07:12:38
本文設(shè)計了一種在多處理器系統(tǒng)中的Nios II軟核處理器的啟動方案,這個方案在外部處理器向Nios II的程序存儲器和數(shù)據(jù)存儲器加載數(shù)據(jù)時,可以控制Nios II處理器的啟動。
2021-04-27 06:52:42
本文以MP3解碼器為例,介紹了一種在嵌入式Linux系統(tǒng)下配置使用處理器片內(nèi)SRAM的應(yīng)用方案,有效提高了代碼的解碼效率,降低了執(zhí)行功耗。該方案不論在性能還是成本上都得到了很大改善。
2021-04-26 07:01:55
求一種基于ARM Cortex-M處理器的音頻解決方案
2021-06-01 06:32:51
本文介紹了一種基于FPGA及NiosII軟核處理器與TFT-LCD接口的方法。它直接采用CPU對存貯器的讀寫,實現(xiàn)了對TFT-LCD屏的實時操作。它具有直接、有效和速度快等特點。該設(shè)計使CPU對TFT-LCD的控制極其簡單化。
2021-05-08 07:21:11
討論了一種基于FPGA的64點FFT處理器的設(shè)計方案,輸入數(shù)據(jù)的實部和虛部均以16位二進制數(shù)表示,采用基2DIT-FFT算法,以Altera公司的QuartusⅡ軟件為開發(fā)平臺對處理器各個的模塊進行設(shè)計,在Stratix系列中的EP1S25型FPGA通過了綜合和仿真,運算結(jié)果正確。
2021-04-29 06:25:54
求一種基于RK3288 Cortex-A17四核處理器的政務(wù)服務(wù)一體機硬件設(shè)計方案
2022-03-03 12:59:57
求一種多處理器并行計算機系統(tǒng)的設(shè)計方案
2021-04-27 06:58:57
求一種基于FPGA芯片的嵌入式PLC處理器的設(shè)計方案。
2021-05-06 08:24:19
求大神分享一種基于FPGA的級聯(lián)結(jié)構(gòu)FFT處理器的優(yōu)化設(shè)計
2021-05-06 07:34:53
情況下會采用分層結(jié)構(gòu),對于多核處理器,一般L1緩存是獨享的,最后一級緩存是共享的。不管單核處理器系統(tǒng)還是多核處理器系統(tǒng),都要對所有層級的緩存做初始化。接下來就是內(nèi)存的初始化了,在此步驟之前的代碼執(zhí)行要么
2022-07-19 15:00:47
數(shù)字音頻處理器的結(jié)構(gòu)是由哪些部分組成的?怎樣去設(shè)計一種數(shù)字音頻處理器?
2021-06-03 07:03:59
調(diào)節(jié)多核處理器硬件適應(yīng)軟件設(shè)計方法 典型的嵌入式系統(tǒng)設(shè)計人員在硬件平臺上進行編程,他們最關(guān)注的一點就是硬件平臺的穩(wěn)定性。如果硬件沒有設(shè)置好,會帶來重新編寫代碼的麻煩。但是一個完全
2008-09-25 17:17:55
定義了一種完全基于局部處理器的多處理器系統(tǒng),討論了系統(tǒng)的實現(xiàn)條件,提出了一種共享總線結(jié)構(gòu),建立了處理器域之間基于固定地址窗的信息交換機制,實現(xiàn)了無主多處理器
2009-06-15 08:57:52
11 本文介紹了一種基于ARM 嵌入式處理器的智能儀器,并給出了該儀器的軟、硬件設(shè)計方案。詳細論述了儀器的硬件組成和設(shè)計,簡要說明了移植μC/OS-Ⅱ嵌入式操作系統(tǒng)的關(guān)鍵和對操作
2009-07-07 14:34:28
27 隨著片上晶體管資源的增多和互連線延遲的加大,分片式多核微處理器已成為多核處理器設(shè)計的新方向.為了對這種新型處理器進行體系結(jié)構(gòu)的深入研究和設(shè)計空間的探索,設(shè)計并實
2009-10-06 08:49:50
6 本文詳細介紹了一種借助VHDL 硬件描述性語言實現(xiàn)基于FPGA 硬件平臺的通用微處理器設(shè)計的完整方案。該型CPU 具有實現(xiàn)簡單快捷、成本低、通用性強、擴展容易的特性。本文分兩
2009-11-30 15:41:28
20 Spinlock 在 Linux 中被廣泛應(yīng)用于解決多核處理器之間訪問共享資源的互斥問題,本文以MIPS 多核處理器為例,介紹了 Spinlock 的設(shè)計與實現(xiàn),以及 Spinlock 的不足與擴展。
2009-12-04 11:59:40
18 管理和服務(wù)質(zhì)量優(yōu)化的數(shù)據(jù)路徑加速。這種先進的16核64位Arm處理器非常適合5G數(shù)據(jù)包處理、網(wǎng)絡(luò)功能虛擬化(NFV)、白盒交換、高處理工業(yè)計算機、機器學(xué)習(xí)和智能網(wǎng)
2023-12-11 16:57:16
TI推出多核SoC顯著簡化通信基礎(chǔ)局端設(shè)備的設(shè)計
日前,德州儀器 (TI) 宣布推出一款基于 TI 多核數(shù)字信號處理器 (DSP) 的新型片上系統(tǒng) (SoC) 架構(gòu),該架構(gòu)在業(yè)界性能最高
2010-02-23 16:46:14
938
利用LabVIEW優(yōu)化多核處理器環(huán)境中的自動化測試應(yīng)用
LabVIEW為自動化測試應(yīng)用提供了獨特的、易于使用的圖形化編程環(huán)境。然而,真正改善在多核
2010-03-23 15:02:52
2265 
認(rèn)識多核基本架構(gòu)
多核處理器在同一個芯片中植入了多個處理器引擎,這就可以提供更高的CPU性能、功能特性和分區(qū)能力。一般說來,多核有兩種實現(xiàn)形式。
2010-08-26 18:08:00
1567 摘要:多核技術(shù)成為當(dāng)今處理器技術(shù)發(fā)展的重要方向,已經(jīng)是計算機系統(tǒng)設(shè)計者必須直面的現(xiàn)實。從計算機系統(tǒng)結(jié)構(gòu)的角度探討了同構(gòu)與異構(gòu)、通用與多用等多核處理器類型,分析了典型多核處理器的微結(jié)構(gòu)、工藝等結(jié)構(gòu)特點,討論了多核處理器對計算機系統(tǒng)結(jié)構(gòu)設(shè)計帶
2011-02-27 16:03:11
38 多核處理器以其高性能、低功耗、設(shè)計周期短等諸多優(yōu)勢成為未來高性能處理器的發(fā)展趨勢。由于應(yīng)用對計算能力的需求是無限的,隨著芯片上晶體管數(shù)目的進一步增多,多核處理器將
2011-05-30 10:06:35
52 為了提高 視頻圖像處理 速度與硬件資源利用,針對一種基于精簡指令集處理器與數(shù)字信號處理器(RISC/DSP)混合體系結(jié)構(gòu)的媒體處理器:浙大數(shù)芯(MD32),給出了一種 軟硬件協(xié)同設(shè)計 策略
2011-08-04 17:54:26
38 在為如 eNodeB 基站等新一代應(yīng)用選擇通信處理器時,成本和確定性要求是做決策過程中的重要因素。就當(dāng)今通信處理器而言,市場中存在兩種相互競爭的多核架構(gòu)方案,一種是傳統(tǒng)(即對
2011-10-19 08:56:56
1335 直寫高速緩存(direct-write cache memories)是今日微處理器的支柱,因為它們能以一種對應(yīng)用程序透明化的模式降低存儲延遲。不過,先進處理器的設(shè)計工程師正致力于針對下一代多核
2012-04-25 14:55:17
1527 
就當(dāng)今通信處理器而言,市場中存在兩種相互競爭的多核架構(gòu)方案,一種是傳統(tǒng)(即對稱式)的多核解決方案,另一種是非對稱多核解決方案。這兩種方案都將通用多核處理器與硬件加
2012-05-09 09:35:23
919 全球有線和無線通信半導(dǎo)體創(chuàng)新解決方案的領(lǐng)導(dǎo)者博通(Broadcom)公司(NASDAQ:BRCM)宣布,推出世界上性能最高的28nm多核通訊處理器。新型XLP900 Series通過優(yōu)化用于網(wǎng)絡(luò)功能的部署,例如硬件加速、虛擬化與深度包檢測。
2013-07-26 14:48:14
1609 基于FPGA的嵌入式多核處理器及SUSAN算法并行化
2016-08-30 18:11:47
24 多核處理器中的超越函數(shù)協(xié)處理器設(shè)計_黃小康
2017-01-07 18:39:17
2 一種多核處理器中斷控制器的設(shè)計_張海金
2017-01-07 18:56:13
1 一種針對可重構(gòu)處理器流水線簡化編程的設(shè)計范式_周君宇
2017-01-07 21:39:44
0 有人認(rèn)為諸如圖形處理器(GPU)和Tilera處理器等多核處理器在某些應(yīng)用中正逐步替代現(xiàn)場可編程門陳列(FPGA)。理由是這些多核處理器的處理性能要高很多,例如,由于GPU起初主要負(fù)責(zé)圖形繪制,因此,其尤其善于處理單精度(SP)及(某種情況下)雙精度(DP)浮點(FP)運算。
2017-02-11 11:15:11
1342 
多核處理器基礎(chǔ),介紹了嵌入式的多核的信息
2017-04-11 14:17:49
2 目前,嵌入式多核處理器已經(jīng)在嵌入式設(shè)備領(lǐng)域得到廣泛運用,但嵌人式系統(tǒng)軟件開發(fā)技術(shù)還停留在傳統(tǒng)單核模式,并沒有充分發(fā)揮多核處理器的性能。程序并行化優(yōu)化目前在PC平臺上有一定運用,但在嵌入式平臺上還很
2017-10-16 10:01:55
1 認(rèn)識多核基本架構(gòu) 多核處理器在同一個芯片中植入了多個處理器引擎,這就可以提供更高的CPU性能、功能特性和分區(qū)能力。一般說來,多核有兩種實現(xiàn)形式。 第一,SMP( Symmetric
2017-10-25 10:23:45
0 NI LabVIEW圖形化編程方法不僅省時,還很適合對多核處理器和其他并行硬件[如:現(xiàn)場可編程門陣列(FPGA)]進行編程。 其中一項優(yōu)勢是:通過2個、4個或更多核將應(yīng)用程序自動擴展至CPU,通常
2017-11-16 19:30:41
1927 
NoC多核處理器的規(guī)模以及對FPGA硬件資源的需求,在此基礎(chǔ)上給出了集成4片F(xiàn)PGA的開發(fā)板詳細設(shè)計方案,并對各主要模塊如互聯(lián)架構(gòu)、電源、板級時鐘分布、接口技術(shù)、存儲資源等關(guān)鍵設(shè)計要點進行闡述。
2017-11-22 09:15:01
5267 基于FPGA的嵌入式應(yīng)用在近幾年來作為一個比較新穎的課題,本文在研究各種核間通信機制的基礎(chǔ)上,提出了一種基于Mailbox核間機制的多核處理系統(tǒng),在該系統(tǒng)中集成了Xilinx的軟核處理器Microblaze,其降低了使用多信號處理板但來的成本問題同時還節(jié)省了空間,對更好的發(fā)揮多核系統(tǒng)提出了新的解決方案。
2017-11-22 17:31:49
13336 引言 今天的SoC(系統(tǒng)單芯片)處理器都集成了一系列的核心、加速器和其它處理單元。這些異質(zhì)的多核架構(gòu)提供了更多的計算能力,但其復(fù)雜性也為各種應(yīng)用中嵌入系統(tǒng)的開發(fā)人員帶來了新的挑戰(zhàn),這些應(yīng)用包括控制層
2017-12-01 11:32:34
521 
摘要:目前關(guān)于處理器的單核、雙核和多核已經(jīng)得到了普遍的運用,今天我們主要說說關(guān)于多核處理器的一些相關(guān)概念,它的工作與那里以及優(yōu)缺點而展開的分析。
2017-12-08 13:31:55
32867 嵌人式多核處理器的結(jié)構(gòu)包括同構(gòu)(Symmetric)和異構(gòu)(Asymmetric)兩種。同構(gòu)是指內(nèi)部核的結(jié)構(gòu)是相同的,這種結(jié)構(gòu)目前廣泛應(yīng)用在PC多核處理器;而異構(gòu)是指內(nèi)部核的結(jié)構(gòu)是不同的,這種結(jié)構(gòu)
2018-11-19 09:57:00
3396 
有一種修飾符能使變量在處理器復(fù)位而不被初始化
2020-03-14 15:01:18
4938 
的Altera FPGA系統(tǒng),該系統(tǒng)包含處理器和一系列通過Avalon內(nèi)存映射(MM)總線連接的外設(shè)。這些處理器極大地簡化了最終應(yīng)用,但是要求開發(fā)人員擁有堅實的編程背景和精細復(fù)雜工具鏈的相關(guān)知識。這會阻礙調(diào)試工作的推進,特別是如果硬件工程師需要一種不會
2021-04-04 12:16:00
1143 
多核處理器以其高性能、低功耗優(yōu)勢正逐步取代傳統(tǒng)的單處理器成為市場的主流。隨著應(yīng)用需求的擴大和技術(shù)的不斷進步,多核必將展示出其強大的性能優(yōu)勢。但目前多核處理器技術(shù)還面臨著諸多挑戰(zhàn),本文主要介紹了多核處理器發(fā)展的關(guān)鍵技術(shù)并對多核處理器技術(shù)的發(fā)展趨勢進行簡要分析。
2021-03-29 10:47:31
8 多核處理器是指在一枚處理器中集成兩個或多個完整的計算引擎(內(nèi)核)。多核技術(shù)的開發(fā)源于工程師們認(rèn)識到,僅僅提高單核芯片的速度會產(chǎn)生過多熱量且無法帶來相應(yīng)的性能改善,先前的處理器產(chǎn)品就是如此。他們認(rèn)識到
2021-04-09 09:33:24
9 本文針對基于可配置處理器的異構(gòu)多核結(jié)構(gòu),提出一種新的線程級動態(tài)調(diào)度模型。此類異構(gòu)多核系統(tǒng)中每個核分別針
2021-04-27 18:20:33
2729 一種面向現(xiàn)代應(yīng)用處理器的PMIC
2021-05-14 20:05:56
8 riscvOVPsim 的可用升級包括虛擬平臺開發(fā)和仿真、多核軟件開發(fā)、可擴展平臺套件和多處理器主機 (MPonMP) 加速軟件上的 QuantumLeap 多處理器目標(biāo)。
2022-06-21 09:40:21
1586 
隨著航空系統(tǒng)復(fù)雜性的提高,對有人駕駛和無人駕駛飛機的安全關(guān)鍵系統(tǒng)進行認(rèn)證已促使工程師走向自動化并并行工作以提高流程效率。多核處理器在這一推動中發(fā)揮著重要作用,并增加了簡化流程的工具。然而,隨著美國聯(lián)邦航空管理局(FAA)和歐洲航空安全局(EASA)努力簡化流程,挑戰(zhàn)仍然存在。
2022-11-09 11:17:53
1680 
多核處理器越來越多地被采用在關(guān)鍵系統(tǒng)領(lǐng)域,特別是在關(guān)鍵任務(wù)的軍事環(huán)境中。它們?yōu)閱魏?b class="flag-6" style="color: red">處理器的長期可用性問題以及促進軍事系統(tǒng)創(chuàng)新所需的處理能力增加的問題提供了解決方案。由于多核處理器既不提供確定性環(huán)境,也不提供可預(yù)測的軟件執(zhí)行時間,因此需要一種新的驗證方法(一種解決多核時序分析挑戰(zhàn)的方法)來安全使用。
2022-11-09 15:19:37
1746 在航空電子設(shè)備中,將軟件集中到一個硬件平臺中被認(rèn)為是一種很好的做法。事實上的標(biāo)準(zhǔn) ARINC653 根據(jù)排除和緩解硬件資源沖突的分區(qū)模型描述了它如何正常工作。隨著此模型的成功和多核處理器 (MCP) 的出現(xiàn)越來越多,證書頒發(fā)機構(gòu)已開始擴大其對使用多核處理器的接受程度。
2022-11-29 16:17:48
1587 
CPU核數(shù)的增多給處理器的設(shè)計帶來了很多新的挑戰(zhàn),包括我在前面文章中介紹的cache一致性,內(nèi)存一致性等,既然多核的引入使系統(tǒng)變得如此復(fù)雜,那為什么我們還需要發(fā)展多核處理器,并且核數(shù)還越來越龐大,而不是專注于提升單核的計算能力?
2022-12-05 15:12:22
1802 什么是多核處理器?多核處理器是包含兩個或多個處理器的芯片。每個處理器能夠同時執(zhí)行不同的任務(wù)。例如,如果一個處理器被分配了數(shù)據(jù)處理的任務(wù),另一個處理器將負(fù)責(zé)數(shù)據(jù)存儲。 為什么使用多核處理器?該設(shè)置
2023-07-13 17:08:47
3576
評論