這款高速數(shù)據(jù)采集板含有兩個14位、250 MSPS雙通道ADC AD9250,支持高速串行JESD204B編碼輸出,可以顯著改善FPGA連接性能。在本例中,我們將其連接到一塊Xilinx KC706開發(fā)板上。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
-
FPGA
+關(guān)注
關(guān)注
1660文章
22412瀏覽量
636335 -
編碼
+關(guān)注
關(guān)注
6文章
1039瀏覽量
56976 -
開發(fā)板
+關(guān)注
關(guān)注
26文章
6291瀏覽量
118132
發(fā)布評論請先 登錄
相關(guān)推薦
熱點推薦
LMK04828 超低噪聲JESD204B兼容時鐘抖動清除器技術(shù)手冊
LMK0482x 系列是業(yè)界性能最高的時鐘調(diào)節(jié)器,支持 JEDEC JESD204B。
PLL2 的 14 個時鐘輸出可配置為使用器件和 SYSREF 時鐘驅(qū)動 7 個 JESD204B
?LMK0482x系列超低噪聲JESD204B兼容時鐘抖動清除器技術(shù)文檔總結(jié)
LMK0482x 系列是業(yè)界性能最高的時鐘調(diào)節(jié)器,支持 JEDEC JESD204B。
PLL2 的 14 個時鐘輸出可配置為使用器件和 SYSREF 時鐘驅(qū)動 7 個 JESD204B
LMK04616 超低噪聲低功耗JESD204B兼容時鐘抖動清除器總結(jié)
LMK0461x 器件系列是業(yè)界性能最高、功耗最低的抖動清除器,支持 JESD204B。16 個時鐘輸出可配置為使用器件和 SYSREF 時鐘驅(qū)動 8 個 JESD204B 轉(zhuǎn)換器或其他邏輯器件。第 17 個輸出可配置為提供來自 PLL2 的信號或來自外部 VCXO 的副
?LMK04828-EP 超低噪聲JESD204B兼容時鐘抖動清除器總結(jié)
LMK04828-EP 器件是業(yè)界性能最高的時鐘調(diào)理器,支持 JESD204B。
PLL2的14個時鐘輸出可配置為使用器件和SYSREF時鐘驅(qū)動7個JESD204B轉(zhuǎn)換器或其他邏輯器件
LMK04832 超低噪聲、3.2 GHz、15 輸出、JESD204B 時鐘抖動清除器技術(shù)手冊
該LMK04832是一款超高性能時鐘調(diào)節(jié)器,支持 JEDEC JESD204B,還與 LMK0482x 系列器件引腳兼容。
PLL2的14個時鐘輸出可配置為使用器件和SYSREF時鐘驅(qū)動7個
?LMK04368-EP 超低噪聲JESD204B/C雙環(huán)路時鐘抖動清除器總結(jié)
LMK04368-EP 是一款高性能時鐘調(diào)節(jié)器,支持 JEDEC JESD204B/C,適用于太空應(yīng)用。
PLL2 的 14 個時鐘輸出可配置為使用器件和 SYSREF 時鐘驅(qū)動 7 個
JESD204B生存指南
實用JESD204B來自全球數(shù)據(jù)轉(zhuǎn)換器市場份額領(lǐng)導(dǎo) 者的技術(shù)信息、提示和建議
發(fā)表于 05-30 16:31
?0次下載
替代HMC7044超低噪高性能時鐘抖動消除器支持JESD204B
1. 概述PC7044是一款高性能雙環(huán)路的整數(shù)時鐘抖動消除器,可以為具有并行或串(JESD204B型)接口的高速數(shù)據(jù)轉(zhuǎn)換器執(zhí)行參考時鐘選擇和超低噪聲頻率的生成。 PC7044具有兩個整數(shù)
發(fā)表于 05-08 15:57
LTC6953具有11個輸出并支持JESD204B/JESD204C協(xié)議的超低抖動、4.5GHz時鐘分配器技術(shù)手冊
LTC6953 是一款高性能、超低抖動的 JESD204B/JESD204C 時鐘分配 IC。LTC6953 的 11 個輸出可配置為最多 5 個 JESD204B/JESD204
AD9680 JESD204B接口的不穩(wěn)定會導(dǎo)致較大的電流波動,怎么解決?
AD采集芯片為AD9680-1000,時鐘芯片為AD9528。當(dāng) AD 采樣時鐘為 500MHz 時,jesd204B (串行線速 = 5 Gbps) 穩(wěn)定。但是,當(dāng) AD 采樣時鐘為 800MHz
發(fā)表于 04-15 06:43
LTC6952具有11個輸出并支持JESD204B/JESD204C協(xié)議的超低抖動、4.5GHz PLL技術(shù)手冊
LTC6952 是一款高性能、超低抖動 JESD204B/C 時鐘生成和分配 IC。該器件包括一個鎖相環(huán) (PLL) 內(nèi)核,由基準(zhǔn)分頻器、具有鎖相指示器的相位頻率檢波器 (PFD)、超低噪聲充電
使用jesd204b IP核時,無法完成綜合,找不到jesd204_0.v
/Theonesssssssss/Documents/VivadoData/project_1/project_1.srcs/sources_1/new/jesd204b_base.v\":159]
* [Synth
發(fā)表于 03-12 22:21
搭載JESD204B編碼的高速數(shù)據(jù)采集開發(fā)板
評論