聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
-
收發器
+關注
關注
10文章
3819瀏覽量
111201 -
adc
+關注
關注
100文章
7511瀏覽量
555978 -
dac
+關注
關注
44文章
2713瀏覽量
197085
發布評論請先 登錄
相關推薦
熱點推薦
LMK04828 超低噪聲JESD204B兼容時鐘抖動清除器技術手冊
LMK0482x 系列是業界性能最高的時鐘調節器,支持 JEDEC JESD204B。
PLL2 的 14 個時鐘輸出可配置為使用器件和 SYSREF 時鐘驅動 7 個 JESD204B
?LMK0482x系列超低噪聲JESD204B兼容時鐘抖動清除器技術文檔總結
LMK0482x 系列是業界性能最高的時鐘調節器,支持 JEDEC JESD204B。
PLL2 的 14 個時鐘輸出可配置為使用器件和 SYSREF 時鐘驅動 7 個 JESD204B
LMK04616 超低噪聲低功耗JESD204B兼容時鐘抖動清除器總結
LMK0461x 器件系列是業界性能最高、功耗最低的抖動清除器,支持 JESD204B。16 個時鐘輸出可配置為使用器件和 SYSREF 時鐘驅動 8 個 JESD204B 轉換器或其他邏輯器件。第 17 個輸出可配置為提供來自 PLL2 的信號或來自外部 VCXO 的副
?LMK04828-EP 超低噪聲JESD204B兼容時鐘抖動清除器總結
LMK04828-EP 器件是業界性能最高的時鐘調理器,支持 JESD204B。
PLL2的14個時鐘輸出可配置為使用器件和SYSREF時鐘驅動7個JESD204B轉換器或其他邏輯器件
LMK04832 超低噪聲、3.2 GHz、15 輸出、JESD204B 時鐘抖動清除器技術手冊
該LMK04832是一款超高性能時鐘調節器,支持 JEDEC JESD204B,還與 LMK0482x 系列器件引腳兼容。
PLL2的14個時鐘輸出可配置為使用器件和SYSREF時鐘驅動7個
?LMK04368-EP 超低噪聲JESD204B/C雙環路時鐘抖動清除器總結
LMK04368-EP 是一款高性能時鐘調節器,支持 JEDEC JESD204B/C,適用于太空應用。
PLL2 的 14 個時鐘輸出可配置為使用器件和 SYSREF 時鐘驅動 7 個
替代HMC7044超低噪高性能時鐘抖動消除器支持JESD204B
VCO 輸入,支持高達 3200MHz車載調節器可實現出色的電源抑制比3. 應用? JESD204B 時鐘生成? 蜂窩基礎設施(多載波 GSM、 LTE、 W-CDMA)? 數據轉換器時鐘? 微波基帶卡? 相控陣參考時鐘分布
發表于 05-08 15:57
LTC6953具有11個輸出并支持JESD204B/JESD204C協議的超低抖動、4.5GHz時鐘分配器技術手冊
C subclass 1 器件時鐘 / SYSREF 對以及一個通用輸出,或者就是 11 個面向非 JESD204B/JESD204C 應用的通用時鐘輸出。每個輸出都有自己的可個別編程分頻器和輸出驅動器。所有輸出也可以采用個別的粗略半周期數字延遲和精細模擬時間延遲
AD9680 JESD204B接口的不穩定會導致較大的電流波動,怎么解決?
AD采集芯片為AD9680-1000,時鐘芯片為AD9528。當 AD 采樣時鐘為 500MHz 時,jesd204B (串行線速 = 5 Gbps) 穩定。但是,當 AD 采樣時鐘為 800MHz
發表于 04-15 06:43
LTC6952具有11個輸出并支持JESD204B/JESD204C協議的超低抖動、4.5GHz PLL技術手冊
JESD204B/C 應用的通用時鐘輸出。每個輸出都有自己的可單獨編程分頻器和輸出驅動器。所有輸出也可以采用單獨的粗略半周期數字延遲和精細模擬時間延遲實現同步,并設定為精確的相位對齊。
使用jesd204b IP核時,無法完成綜合,找不到jesd204_0.v
/Theonesssssssss/Documents/VivadoData/project_1/project_1.srcs/sources_1/new/jesd204b_base.v\":159]
* [Synth
發表于 03-12 22:21
JESD204B傳輸層的實現方式介紹
評論