深入解析DS90CR217:高性能LVDS數據傳輸解決方案
在電子設計領域,高速數據傳輸一直是一個關鍵挑戰。DS90CR217作為一款由德州儀器(TI)推出的 +3.3V 上升沿數據選通 LVDS 21 位通道鏈路芯片,為解決高速數據傳輸中的 EMI 和電纜尺寸問題提供了優秀的解決方案。本文將深入剖析 DS90CR217 的特性、工作原理及應用設計要點。
一、DS90CR217 核心特性
1. 時鐘支持與數據傳輸能力
DS90CR217 支持 20 至 85 MHz 的移位時鐘,能夠以 85 MHz 的時鐘頻率實現高達 1.785 Gbps 的數據吞吐量和 223 Mbytes/sec 的帶寬。其接收器輸出時鐘具有 50% 的占空比,并且在 TxINPUTs 上擁有出色的建立和保持時間,確保了數據傳輸的準確性和穩定性。
2. 低功耗與寬共模范圍
該芯片具有低功耗的特點,同時支持 ±1V 的共模范圍(圍繞 +1.2V),這使得它在不同的電氣環境中都能穩定工作。
3. 窄總線設計優勢
窄總線設計不僅減少了電纜的尺寸和成本,還降低了 EMI。其采用的 345 mV(典型值)擺幅 LVDS 器件,有效降低了電磁干擾。此外,PLL 無需外部組件,簡化了設計。
4. 兼容性與封裝
DS90CR217 兼容 TIA/EIA - 644 LVDS 標準,采用低外形 48 引腳 TSSOP 封裝,方便在各種電路板上進行布局。
二、工作原理
DS90CR217 發射器將 21 位的 CMOS/TTL 數據轉換為三個 LVDS 數據流,并通過第四個 LVDS 鏈路與數據流并行傳輸鎖相的發射時鐘。在發射時鐘的每個周期,21 位輸入數據被采樣并傳輸。例如,在 85 MHz 的發射時鐘頻率下,每個 LVDS 數據通道以 595 Mbps 的速率傳輸 21 位 TTL 數據。
三、電氣特性
1. 絕對最大額定值
DS90CR217 的絕對最大額定值規定了其在不同參數下的安全工作范圍,如電源電壓(VCC)為 -0.3V 至 +4V,CMOS/TTL 輸入電壓為 -0.5V 至 (VCC + 0.3V) 等。了解這些額定值對于確保芯片的安全使用至關重要。
2. 推薦工作條件
推薦的工作條件包括電源電壓(VCC)為 3.0 至 3.6V,工作自由空氣溫度(TA)為 -10 至 +70°C 等。在這些條件下,芯片能夠發揮最佳性能。
3. 電氣參數
文檔中詳細列出了 CMOS/TTL 直流規格、LVDS 驅動器直流規格、發射器電源電流等電氣參數。例如,LVDS 驅動器的差分輸出電壓(VOD)在 RL = 100Ω 時為 250 至 450 mV,這些參數為電路設計提供了精確的參考。
四、應用設計要點
1. 引腳描述
DS90CR217 的引腳包括 TxIN(TTL 電平輸入)、TxOUT+ 和 TxOUT -(LVDS 差分數據輸出)、TxCLK IN(TTL 電平時鐘輸入)等。了解每個引腳的功能和作用,對于正確連接和使用芯片至關重要。
2. 電纜選擇
在數據傳輸應用中,電纜的選擇至關重要。對于較低數據速率和較短電纜長度(<2 m)的應用,電纜的電氣性能要求相對較低;而對于高速/長距離應用,電纜的性能則更為關鍵。推薦使用具有恒定 100Ω 差分阻抗的電纜,并確保電纜偏斜低于 90ps(@ 85 MHz 時鐘速率)。常見的電纜類型包括扁平帶狀電纜、柔性電纜、雙絞線和 Twin - Coax 電纜,其中 Twin - Coax 電纜在高速傳輸中表現出色。
3. 電路板布局
為了充分發揮 LVDS 的降噪和抗 EMI 優勢,電路板布局需要注意以下幾點:
- 差分線應相鄰布置,以消除其他信號的干擾,并充分利用差分信號的噪聲抵消特性。
- 保持差分對信號走線長度相等,減少阻抗不連續性。
- 限制阻抗不連續性,如減少過孔數量和避免走線出現 90 度角。
- 確保差分走線阻抗與所選物理介質的差分阻抗匹配,并與接收器輸入端的終端電阻值一致。
- 將 CHANNEL LINK TxOUT 引腳盡可能靠近電路板邊緣,減少 PCB 走線長度。
4. 未使用輸入處理
發射器的 TxIN 輸入中未使用的輸入可以接地或不連接。
5. 終端電阻
使用電流模式驅動器時,需要在接收器輸入端跨接一個終端電阻。通常,CHANNEL LINK 芯片組需要在接收器輸入的每個差分對上連接一個 100Ω 的電阻,以匹配電纜的差分模式特性阻抗。
6. 去耦電容
為了減少開關噪聲對性能的影響,建議在每個 VCC 和接地平面之間使用三個并聯的去耦電容(多層陶瓷表面貼裝形式),電容值分別為 0.1 μF、0.01 μF 和 0.001 μF。
7. 時鐘抖動
CHANNEL LINK 設備采用 PLL 來生成和恢復通過 LVDS 接口傳輸的時鐘。為了確保時鐘輸入為干凈的低噪聲信號,需要對每個 VCC 進行單獨的旁路接地,以最小化傳遞到 PLL 的噪聲,從而創建低抖動的 LVDS 時鐘。
8. 共模與差模噪聲裕量
LVDS 的典型信號擺幅為 300 mV,中心電壓為 +1.2V,CHANNEL LINK 接收器支持 100 mV 的閾值,提供約 200 mV 的差分噪聲裕量。同時,LVDS 支持從接地到 +2.4V 的輸入電壓范圍,允許由于地電位差異和共模噪聲導致的中心點 ±1.0V 的偏移。
9. 發射器輸入時鐘
當設備啟用時((overline{PWR DWN}=HIGH)),發射器輸入時鐘必須始終存在。如果時鐘停止,必須使用 PWR DWN 引腳禁用 PLL,并在重新應用輸入時鐘信號后保持 PWR DWN 引腳低電平,以確保設備正確復位和 PLL 鎖定。
10. 電源排序和掉電模式
CHANNEL LINK 發射器的輸出在電源電壓達到 2V 之前保持三態。當 VCC 達到 3V 且掉電引腳高于 1.5V 后 10 ms,時鐘和數據輸出開始切換。可以通過斷言掉電引腳(低電平有效)將設備置于掉電模式,此時每個設備的總功耗將降至 5 μW(典型值)。
五、總結
DS90CR217 是一款功能強大的 LVDS 數據傳輸芯片,具有高速、低功耗、低 EMI 等優點。在實際應用中,通過合理選擇電纜、優化電路板布局、正確處理未使用輸入、使用合適的終端電阻和去耦電容等措施,可以充分發揮其性能,實現可靠的高速數據傳輸。電子工程師在設計過程中,需要根據具體應用需求,綜合考慮各種因素,以確保系統的穩定性和可靠性。你在使用 DS90CR217 或類似芯片時,遇到過哪些挑戰呢?歡迎在評論區分享你的經驗。
-
高速數據傳輸
+關注
關注
0文章
291瀏覽量
7224
發布評論請先 登錄
DS90CR217,pdf datasheet (+3.3V
DS90CR217 +3.3V 上升沿數據選通 LVDS 21 位 頻道鏈接發送器 - 85 MHz
DS90CR217 +3.3V上升沿數據選通LVDS 21位通道鏈路數據表
深入解析DS90CR217:高性能LVDS數據傳輸解決方案
評論