LMK0480x 系列是業界性能最高的時鐘調節器,具有卓越的 時鐘抖動清理、生成和分配,具有滿足下一代需求的高級功能 系統要求。雙回路PLLatinum 該架構能夠使用低噪聲VCXO模塊實現111 fs rms抖動(12 kHz至20 MHz)或 低于 200 fs rms 抖動(12 kHz 至 20 MHz),使用低成本外部晶體和變容極管 二極管。
*附件:lmk04805.pdf
雙環架構由兩個高性能鎖相環 (PLL) 組成,一個 低噪聲晶體振蕩器電路和高性能壓控振蕩器 (VCO)。 第一個PLL(PLL1)提供低噪聲抖動清除器功能,而第二個PLL(PLL2) 執行時鐘生成。PLL1 可以配置為與外部 VCXO 模塊配合使用 或帶有外部可調諧晶體和變容二極管的集成晶體振蕩器。什么時候 PLL1 與非常窄的環路帶寬配對,使用卓越的近相位噪聲(失調 低于 50 kHz)或可調諧晶體,以清潔輸入時鐘。的輸出 PLL1用作PLL2的干凈輸入基準電壓源,鎖定集成VCO。循環 可以優化 PLL2 的帶寬,以清除遠相位噪聲(偏移高于 50 kHz),其中 集成VCO的性能優于PLL1中使用的VCXO模塊或可調諧晶體。
特性
- 超低RMS抖動性能
- 111 fs RMS 抖動(12 kHz 至 20 MHz)
- 123 fs RMS 抖動(100 Hz 至 20 MHz)
- 雙環路PLLatinum? PLL架構
- PLL1
- 集成低噪聲晶體振蕩器
電路 - 輸入時鐘丟失時的保持模式
- 自動或手動觸發/恢復
- 集成低噪聲晶體振蕩器
- PLL2
- 歸一化PLL本底噪聲為–227 dBc/Hz
- 相位檢測器速率高達 155 MHz
- OSCin 倍頻器
- 集成低噪聲VCO
- 2 個帶 LOS 的冗余輸入時鐘
- 自動和手動切換模式
- 50 % 占空比輸出分頻,1 至 1045(偶數
和奇數) - 12 個 LVPECL、LVDS 或 LVCMOS 可
編程輸出 - 數字延遲:固定或動態可調
- 25 ps 步進模擬延遲控制。
- 14 個差分輸出。多達 26 個單端。
- 多達6個VCXO/晶體緩沖輸出
- 時鐘速率高達 1536 MHz
- 0-延遲模式
- 上電時三個默認時鐘輸出
- 多模:雙 PLL、單 PLL 和時鐘
分配 - 工業溫度范圍:–40 至 85°C
- 3.15V 至 3.45V 工作電壓
- 2 個專用緩沖/分頻 OSCin 時鐘
- 封裝:64 引腳 WQFN (9.0 × 9.0 × 0.8 mm)
參數
方框圖
?1. 產品概述?
LMK0480x(含LMK04803/05/06/08)是高性能時鐘調節器家族,專為低噪聲時鐘生成、抖動清理和分配設計,適用于無線基礎設施、網絡通信、醫療/軍事/航空航天等領域。其核心特性包括:
- ?雙鎖相環架構?:PLL1用于基準時鐘清理,PLL2用于時鐘生成,支持111 fs RMS超低抖動(12 kHz–20 MHz帶寬)。
- ?靈活輸入輸出?:2路冗余參考時鐘輸入(CLKin0/1)、14路差分輸出(12路可編程+2路專用緩沖輸出),支持LVDS/LVPECL/LVCMOS多種電平。
- ?集成VCO?:頻率覆蓋1840–3072 MHz(依型號不同),支持外部VCO模式。
?2. 關鍵特性?
- ?抖動性能?:
- 內部VCO模式下低至111 fs RMS(12 kHz–20 MHz)。
- 外部晶體/VCXO模式下低于200 fs RMS。
- ?雙PLL架構?:
- PLL1:窄帶寬(10–200 Hz)清理輸入時鐘噪聲。
- PLL2:寬帶寬(50–200 kHz)優化高頻相位噪聲。
- ?時鐘分配?:
- 12路可編程輸出,分頻比1–1045(支持奇偶分頻)。
- 數字延遲(4.5–522周期步進)和模擬延遲(25 ps步進,0–475 ps)。
?3. 工作模式?
- ?雙PLL模式?(默認):CLKin→PLL1→VCXO/晶體→PLL2→VCO→輸出。
- ?單PLL模式?:禁用PLL1,OSCin直接作為PLL2參考。
- ?時鐘分配模式?:直接分配CLKin1或OSCin至輸出。
- ?零延遲模式?:通過內部/外部反饋同步輸入與輸出相位。
?4. 高級功能?
- ? 保持模式(Holdover) ?:輸入時鐘丟失時維持輸出頻率穩定,支持自動/手動觸發。
- ?動態數字延遲調整?:通過SYNC引腳或寄存器配置實現相位微調。
- ?狀態監控?:提供鎖相檢測(LD)、保持狀態、DAC電壓等狀態引腳。
?5. 電氣特性?
- ?電源?:3.15–3.45 V,典型功耗505–590 mA(全輸出使能)。
- ?輸入頻率?:CLKin支持0.001–500 MHz,OSCin支持6–500 MHz(晶體模式)。
- ?輸出頻率?:最高1536 MHz(LVDS/LVPECL),250 MHz(LVCMOS)。
?6. 封裝與設計支持?
- 64引腳WQFN封裝(9.0×9.0×0.8 mm),工業級溫度范圍(-40至85°C)。
- 提供完整的寄存器映射、時序圖和布局指南,支持MICROWIRE接口編程。
?7. 典型應用?
- 數據轉換器時鐘、無線基站、SONET/SDH網絡設備、測試儀器等。
文檔詳細描述了硬件配置、寄存器功能、時序要求及設計注意事項,為高精度時鐘系統提供全面解決方案。
-
二極管
+關注
關注
149文章
10325瀏覽量
176849 -
時鐘
+關注
關注
11文章
1955瀏覽量
134615 -
調節器
+關注
關注
5文章
911瀏覽量
49184 -
清除器
+關注
關注
0文章
56瀏覽量
6065 -
VCXO
+關注
關注
0文章
55瀏覽量
10000
發布評論請先 登錄
LMK04832-SP時鐘抖動清除器
LMK04805 具有雙級聯 PLL 和集成 2.2 GHz VCO 的低噪聲時鐘抖動消除器
LMK04714-Q1符合JESD204B/C標準的汽車級、超低噪聲、雙環路時鐘抖動清除器數據表
LMK04832-SEP符合JESD204B/C標準的航天級、超低噪聲、雙環路時鐘抖動清除器數據表
LMK04368-EP符合JESD204B/C標準的超低噪聲、雙環路時鐘抖動清除器數據表
LMK04832-SP符合JESD204B標準的航天級、超低噪聲、雙環路時鐘抖動清除器數據表
帶雙環路PLL且符合JESD204B標準的LMK04832超低噪聲時鐘抖動清除器數據表
LMK04906帶6路可編程輸出的,超低噪聲時鐘抖動清除器和乘法器數據表
具有雙環路PLL的LMK04228超低噪聲且符合JESD204B標準的時鐘抖動清除器數據表

LMK04805 低噪聲時鐘抖動清除器技術手冊
評論