国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

如何輕松搞定高性能Multi-Die系統?

新思科技 ? 來源:新思科技 ? 2023-12-19 17:24 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

2D芯片設計中通常為二階或三階的效應,在Multi-Die系統中升級為主要效應。考慮到此類復雜架構中存在許多相互依賴關系,上述現象并不奇怪。例如,一個裸片的散熱可能會影響其旁邊組件乃至整個系統的性能。此外,由于散熱變得更加困難,3D設計中的熱和功率傳輸問題會更加嚴重。類似地,來自一個小芯片的信號完整性問題(串擾和電磁干擾等)可能會影響整個系統。諸如此類的大量多物理場效應會妨礙Multi-Die系統的性能。

從單片式SoC轉變到Multi-Die系統,需要考慮許多新的因素。在Multi-Die這個新領域,開發者無法將封裝或單個裸片在整個系統中分開看待。為了獲得理想的系統并加速流程收斂,從技術到裸片和封裝,都必須著眼于整個系統,而且要在緊密集成的多目標分析的指導下進行協同優化。我們將這種密切配合的方法稱為系統技術協同優化(STCO)。

STCO最好從構思系統之初就開始進行。從可行性研究和架構規劃,到實現和簽核,將多物理場效應考慮在內的裸片/封裝全面協同設計方法對于設計成功至關重要。我們將在下文中進一步介紹協同設計和協同優化的重要性。

多個裸片的集成會形成相互依賴關系

為了滿足高性能計算(HPC)和人工智能AI)等工作負載密集型應用對性能、功耗和面積(PPA)的要求,市場對Multi-Die系統的需求日益增長。Multi-Die系統在單個封裝中集成了多個包含不同類型電路的裸片,這是一種加速系統功能擴展的有效方法。有了關鍵性能指標(KPI),開發者就可以相應地規劃具體的系統和組件。

單片式SoC中雖然也存在多物理場效應,但通常可以預先建模和分析,并通過設計調整來解決。而對于Multi-Die系統,這些效應不加以解決的話,會對整個系統造成更大的損害。

例如:

由于眾多裸片通過Die-to-Die接口相互通信,系統變得更容易受到電磁干擾(EMI)和串擾等信號完整性問題的影響

散熱問題上升為最主要的問題,因為系統中的所有裸片以及它們之間的互連都可能會積聚熱量,從而影響系統的性能和/或時序

系統配電網絡一方面要減輕EMI等影響,另一方面要提供整個芯片系統所需的電力,因此其魯棒性至關重要

芯片制造、組裝和封裝產生的機械應力會影響系統的電氣性能

系統各個裸片的工藝變化會影響系統性能

為了解決這些效應和影響,開發者必須在Multi-Die系統的背景下進行系統分析,檢查所有物理方面和相互作用,以驗證和優化系統。從電氣和熱效應到結構力學,多種屬性必須一起進行仿真,以識別系統層面的電源和信號完整性影響。為此,需要用到統一的STCO解決方案,以提供全面的設計收斂,使每立方毫米的PPA達到最優水平。

盡早了解設計權衡

STCO開始于開發者設計規劃架構之初。在團隊確定系統的組件以及應當如何對所有組件進行分區時,團隊需要能夠進行假設分析以了解設計權衡。當轉向實現時,架構的粒度越細,設計收斂到簽核的過程就越順利。在早期設計階段,可獲得的信息有限;但是,系統原型設計有助于回答以下幾個問題:需要多少個裸片?裸片應該如何堆疊?系統中新舊節點混用有哪些利弊?配電網絡應該如何設計?可能會出現什么樣的散熱問題?當團隊得到一個滿足要求的架構時,便可從可行性研究中獲取輸出,并轉入系統規劃和原型構建。

新思科技Multi-Die系統解決方案為實現快速的2.5D和3D異構集成提供了一個綜合平臺以支持STCO方法,幫助回答上述的假設分析問題。該解決方案通過以下兩個關鍵組成部分解決多物理場效應:

新思科技3DIC Compiler Multi-Die/封裝協同設計和協同優化平臺,提供建模功能和相關數據點,可指導開發系統版圖規劃以實現目標PPA。3DIC Compiler基于新思科技數字設計系列的Fusion標準單數據模型構建,提供一個完整的架構到簽核平臺。

設計分析和簽核技術,解決靜態時序、信號完整性、電源完整性、散熱、寄生效應和電遷移/IR壓降問題。3DIC Compiler和新思科技簽核解決方案與Ansys RedHawk-SC電熱多物理場技術相集成,為2.5D/3D Multi-Die系統提供多物理場電源完整性、信號完整性、熱完整性和機械應力仿真與分析。

由于Multi-Die系統解決方案的各組成部分緊密集成,開發者可以及早發現并解決問題,實現更高的良率。不同的工具可以用于各個方面的分析,但如果這些工具銜接得不好,就可能會錯過重要的“危險信號”,導致開發者可能不得不在接近流片時才發現問題,此時再解決問題所花費的成本要高得多。新思科技不斷評估新出現的Multi-Die系統效應,并相應地增強旗下的解決方案。

總結

在Multi-Die系統中,開發者必須從系統的角度解決多物理場效應,設計和優化過程要考慮所有相互依賴關系。通過運用系統技術協同優化方法,并結合集成的可擴展協同設計、分析和簽核解決方案,開發者將能夠更高效地實現Multi-Die系統的PPA目標。





審核編輯:劉清

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 芯片設計
    +關注

    關注

    15

    文章

    1155

    瀏覽量

    56676
  • 電磁干擾
    +關注

    關注

    36

    文章

    2482

    瀏覽量

    107927
  • 人工智能
    +關注

    關注

    1817

    文章

    50094

    瀏覽量

    265300
  • HPC
    HPC
    +關注

    關注

    0

    文章

    346

    瀏覽量

    24973

原文標題:多物理場效應不是事兒!如何輕松搞定高性能Multi-Die系統?

文章出處:【微信號:Synopsys_CN,微信公眾號:新思科技】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    探索OPA140A-DIE高性能JFET運算放大器的卓越之選

    探索OPA140A-DIE高性能JFET運算放大器的卓越之選 在電子工程師的日常工作中,選擇合適的運算放大器對于設計的成功至關重要。今天,我們就來深入了解一下德州儀器(TI
    的頭像 發表于 02-05 11:20 ?350次閱讀

    探索 OPA857-DIE 超低噪聲跨阻放大器:性能、應用與設計要點

    探索 OPA857-DIE 超低噪聲跨阻放大器:性能、應用與設計要點 在電子工程師的日常工作中,高性能的跨阻放大器是實現各類信號處理的關鍵組件。今天,我們就來深入了解一下德州儀器(TI)推出
    的頭像 發表于 02-05 10:10 ?259次閱讀

    THS4541-DIE高性能全差分放大器的設計與應用

    THS4541-DIE高性能全差分放大器的設計與應用 在電子工程師的日常設計中,選擇一款合適的放大器至關重要。今天,我們就來深入探討一下TI推出的THS4541-DIE全差分放大器,看看它在
    的頭像 發表于 02-05 09:35 ?135次閱讀

    國產高性能ONFI IP解決方案全解析

    )時代,數據存儲的吞吐量瓶頸日益凸顯,高性能的ONFI IP能夠確保大規模數據的高效存取,是SSD及先進存儲系統的核心技術基石。2. 奎芯科技 ONFI IP 的核心技術規格奎芯科技提供的 ONFI
    發表于 01-13 16:15

    MULTI-BEAM Plus電源連接器有何特點?-赫聯電子

      TE品牌推出的MULTI-BEAM Plus電源連接器滿足了市場對更高功率和更高性能的需求,其最高每功率電流觸點的最高電流為每觸點140 A,四個相鄰電源觸點的每觸點100A。更高的功率和信號
    發表于 12-29 20:25

    軟件定義的硬件輔助驗證如何助力AI芯片開發

    的復雜度呈指數級增長,傳統驗證方法難以滿足 AI 工作負載對 IP、子系統、芯粒以及 Multi-Die 驗證的需求。
    的頭像 發表于 12-29 11:17 ?606次閱讀
    軟件定義的硬件輔助驗證如何助力AI芯片開發

    新思科技Multi-Die方案助力車企邁向汽車電子新時代

    汽車行業正加速駛向智能座艙、電驅與完全自動駕駛并存的未來。背后的核心挑戰在于:如何設計能夠在車輛生命周期內實現更好性能與高可靠性的芯片。
    的頭像 發表于 12-17 10:19 ?389次閱讀

    新思科技助力UCIe 3.0快速落地

    芯片已從單一整體式芯片發展為集成多個芯粒的 Multi-Die 設計,其中每個芯粒都針對處理、內存和數據傳輸等特定功能進行了優化。
    的頭像 發表于 11-30 10:01 ?702次閱讀

    新思科技以AI驅動EDA加速Multi-Die創新

    Multi-Die設計將多個異構或同構裸片無縫集成在同一封裝中,大幅提升了芯片的性能和能效,因而在高性能計算(HPC)、人工智能(AI)、數據分析、先進圖形處理和其他要求嚴苛的應用領域中至關重要。
    的頭像 發表于 11-07 10:17 ?710次閱讀

    面向芯粒設計的最佳實踐

    半導體領域正經歷快速變革,尤其是在人工智能(AI)爆發式增長、對更高處理性能及能效需求持續攀升的背景下。傳統的片上系統(SoC)設計方案在尺寸與成本方面逐漸觸及瓶頸。此時,Multi-Die設計應運而生,將SoC拆分為多個稱為芯
    的頭像 發表于 10-24 16:25 ?1095次閱讀

    DAF膠膜(Die Attach Film)詳解

    DAF膠膜,全稱芯片粘接薄膜(Die Attach Film),又稱固晶膜或晶片黏結薄膜,是半導體封裝中的關鍵材料,用于實現芯片(Die)與基板(Substrate)或框架(Lead Frame)之間的高性能、高可靠性連接。這種
    的頭像 發表于 08-20 11:31 ?2108次閱讀

    宏集HMI-4G套裝,輕松搞定“數據上云+異地遠程運維”

    工業現場設備分散、環境復雜、網絡難部署?宏集 HMI-4G 套裝一站搞定輕松打破數據孤島,實現數據上云與遠程運維。文末附有真實客戶案例,歡迎查閱參考。
    的頭像 發表于 08-14 16:46 ?1062次閱讀
    宏集HMI-4G套裝,<b class='flag-5'>輕松</b><b class='flag-5'>搞定</b>“數據上云+異地遠程運維”

    新思科技UCIe IP解決方案實現片上網絡互連

    通用芯粒互連技術(UCIe)為半導體行業帶來了諸多可能性,在Multi-Die設計中實現了高帶寬、低功耗和低延遲的Die-to-Die連接。它支持定制HBM(cHBM)等創新應用,滿足了I/O裸片
    的頭像 發表于 08-04 15:17 ?2739次閱讀

    新思科技網頁端虛擬原型工具的工作流程

    片上系統(SoC)和基于芯粒的半導體的復雜性持續增長。隨著Multi-Die架構、AI加速器和日益增加的內存帶寬成為常態,在設計周期的早期解決性能和功耗問題變得尤為重要。
    的頭像 發表于 08-04 15:08 ?946次閱讀
    新思科技網頁端虛擬原型工具的工作流程

    新思科技與三星深化合作加速AI和Multi-Die設計

    的經認證EDA流程優化功耗、性能和面積(PPA),并通過三星最新先進工藝技術支持的高質量IP產品組合可有效降低IP集成風險。
    的頭像 發表于 07-18 13:54 ?1007次閱讀