国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

速度優勢是HBM產品成功的關鍵

jf_pJlTbmA9 ? 來源:SK海力士 ? 作者:SK海力士 ? 2023-11-29 16:22 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

高帶寬存儲器(HBM, High Bandwidth Memory)是一種可以實現高帶寬的高附加值DRAM產品,適用于超級計算機、AI加速器等對性能要求較高的計算系統。隨著計算技術的發展,機器學習的應用日漸廣泛,而機器學習的基礎是自20世紀80年代以來一直作為研究熱點的神經網絡模型。作為速度最快的DRAM產品,HBM在克服計算技術的局限性方面發揮著關鍵的作用。

HBM的高帶寬離不開各種基礎技術和先進設計工藝的支持。由于HBM是在3D結構中將一個邏輯die與4-16個DRAM die堆疊在一起,因此開發過程極為復雜。鑒于技術上的復雜性,HBM是公認最能夠展示廠商技術實力的旗艦產品。

從2015年推出HBM1到2021年10月開發業界第一款HBM3 DRAM1,SK海力士一直是HBM行業的領軍企業。SK海力士的HBM產品大獲成功的首要因素是產品特性,具體而言,產品設計在保證市場競爭力方面發揮了重要作用。SK海力士HBM設計團隊負責將產品規格落實到實際電路中,同時開發配套的產品架構和設計技術,以確保準確實現產品功能、高性能和低功耗特性。得益于對產品的全面了解,HBM設計團隊還在未來產品規劃及規格定義方面發揮著至關重要的作用。此外,HBM設計團隊會聆聽客戶反饋,并圍繞問題展開分析。

產品特性通常分為三類:性能、功耗和面積,即PPA (Power, Performance, Area)。本文著重探討如何通過卓越的設計工藝來提高產品性能或創造速度優勢。如前所述,HBM支持高帶寬,而帶寬指的是在特定單位時間內可以傳輸的數據量。由于具有高帶寬的特性,HBM主要應用于高性能計算場景。

通過機器學習解決偏移問題

過去八年來,HBM產品帶寬增加了七倍,目前已接近1TB/秒的里程碑節點。鑒于同期內其他產品的帶寬僅增加兩到三倍,我們有理由將HBM產品的快速發展歸功于存儲器制造商之間激烈的競爭。

wKgZomVdhUuAR0K_AADTaO1O_Z8422.png

<圖1:ISSCC上發表的HBM相關文章的趨勢 >

存儲器帶寬指單位時間內可以傳輸的數據量,要想增加帶寬,最簡單的方法是增加數據傳輸線路的數量。事實上,每個HBM由多達1024個數據引腳組成,HBM內部的數據傳輸路徑隨著每一代產品的發展而顯著增長,如圖2所示。

wKgaomVdhVGAS4sZAACw98uIyow744.png

<圖2:各代HBM產品的數據傳輸路徑配置>

但是,芯片的尺寸限制了傳輸路徑的增加。因為增加的不僅是數據傳輸線路,還有使用每條傳輸線路的傳輸/接收電路。此外,隨著傳輸線路的增加,等量匹配每條傳輸線路長度和配置的難度加大,使得運行速度無法提升。

傳輸線路之間的時序差異就是我們所說的偏移。為了減少偏移,每條傳輸線路的總長度和電子元件應采用相似的設計。然而,HBM有數千條內部傳輸線路,逐一匹配幾乎是不可能的任務。為此,SK海力士引入了機器學習。強化學習(Reinforcement learning)技術可以在每條傳輸線路上附加多余的傳輸路徑,無需工程師手動作業,即可精確地優化偏移問題,由此減少整個傳輸路徑間的偏移。

wKgZomVdhVeAAZyMAAHChtH5VY4259.png

<圖3:基于機器學習技術的信號線路優化>

圖3顯示了這一優化過程。一些90度彎曲的線路具有不同的特性,因此必須通過增加紅色附加線的方式來減少偏移(Skew)。與初始的隨機解決方案(如圖3左側所示)相比,強化學習技術的使用可以帶來最優結果(如右圖所示)。通過這種方法,偏移從100皮秒(100 ps)縮短至70皮秒(70 ps),降幅達30%。

通過PVT感知時序優化來提高速度

即使偏移問題得到優化,各種信號之間相對時序關系的匹配仍然是一個難題。例如,每32個數據信號對應一個時鐘信號(clock signal)*,如果需要由時鐘信號來控制數據信號,那么時鐘信號必須采用與數據信號不同的電路。電路配置的差異也會導致關系的變化,具體取決于工藝、電壓、溫度(PVT)的變化。無論何種情況下,時鐘都必須位于數據的特定時序部分。但是,隨著運行速度的提升,時序部分會減少,由此增加了設計復雜度。

* 時鐘信號(clock signal):在同步數字電路中,時鐘信號在高位和低位狀態之間振蕩,并且像節拍器一樣用于協調數字電路的動作。

為了解決這一問題,SK海力士采用PVT感知時序優化技術來檢測HBM3中的PVT變化,以找到最佳時序。這項技術可以確定單元電路的哪一個分級與精確循環的外部時鐘輸入具有相同的周期,并基于該數據自動優化主時序裕量電路(timing margin circuit)中的電路配置。如圖4所示,隨著PVT的變化,時鐘時序通常會將時鐘移動到一側,而PVT感知時序優化技術可以在任何情況下讓時鐘始終保持在中心位置,以此來提高速度。

wKgZomVdhVmARwMWAAPPkgr6kvQ520.png

<圖4:PVT感知時序優化技術>

為了增加作為HBM關鍵性能指標的帶寬,SK海力士正在開發一系列設計技術,包括數據路徑優化、基于機器學習的信號線路優化、PVT感知時序優化技術以及全新工藝技術等?;Adie與典型DRAM工藝的不同之處在于基礎die沒有單元,利用這一特性,我們正在開發HBM優化工藝技術以及用于3D堆棧的先進封裝技術。

通過上述一系列努力,SK海力士實現了HBM的快速發展。然而,為了滿足客戶不斷增加的期望,打破現有框架進行新技術開發勢在必行。此外,SK海力士還在與HBM生態系統中的參與者(客戶、代工廠和IP公司等)通力合作,以提升生態系統等級。商業模式的轉變同樣是大勢所趨。作為HBM領軍企業,SK海力士將致力于在計算技術領域不斷取得進步,全力實現HBM的長期發展。

wKgaomVdhWCABUEQAADSfvrqUVw088.png

文章來源:SK海力士

審核編輯 黃宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • DRAM
    +關注

    關注

    41

    文章

    2394

    瀏覽量

    189145
  • 帶寬
    +關注

    關注

    3

    文章

    1040

    瀏覽量

    43368
  • 機器學習
    +關注

    關注

    66

    文章

    8553

    瀏覽量

    136948
  • HBM
    HBM
    +關注

    關注

    2

    文章

    431

    瀏覽量

    15831
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    消息稱英偉達HBM4訂單兩家七三分,獨缺這一家

    4的相關產品。 三星電子HBM4 采用1c DRAM 和 4nm 制程工藝,其數據處理速度超過了JEDEC 標準的8Gbps,最高可達11.7Gbps,比上一代 HBM3E(9.6Gb
    的頭像 發表于 02-11 10:27 ?570次閱讀

    相比MCU同行產品,芯源的MCU產品有何優勢和劣勢呢?

    相比MCU同行產品,芯源的MCU產品有何優勢和劣勢?
    發表于 01-08 07:50

    存儲狂飆與HBM擴產潮下,高端芯片燒錄的“速度與精度”終極博弈

    等本土企業憑借技術積淀與服務網絡保障交付,HBM 大規模量產時代,燒錄與測試方案適配成為行業關鍵命題。
    的頭像 發表于 12-29 16:52 ?1182次閱讀

    存儲迭代暗涌:HBM4與UFS4.1浪潮下,燒錄環節何以成為新瓶頸?

    存儲芯片市場擴產繁榮,HBM4、UFS4.1等先進技術加速量產,但被低估的燒錄環節成關鍵瓶頸。先進存儲對燒錄的速度、精度和協議復雜度提出極高要求,面臨三重技術關卡。需專用燒錄方案突破瓶頸,其是國產存儲跨越量產“最后一公里”的
    的頭像 發表于 12-22 14:03 ?530次閱讀

    AI大算力的存儲技術, HBM 4E轉向定制化

    電子發燒友網報道(文/黃晶晶)如今英偉達GPU迭代速度加快至每年一次,HBM存儲速率如何跟上GPU發展節奏。越來越多的超大規模云廠商、GPU廠商開始轉向定制化HBM。而HBM存儲廠商以
    的頭像 發表于 11-30 00:31 ?8469次閱讀
    AI大算力的存儲技術, <b class='flag-5'>HBM</b> 4E轉向定制化

    半導體“HBM和3D Stacked Memory”技術的詳解

    3D Stacked Memory是“技術方法”,而HBM是“用這種方法解決特定問題的產品”。
    的頭像 發表于 11-07 19:39 ?6129次閱讀
    半導體“<b class='flag-5'>HBM</b>和3D Stacked Memory”技術的詳解

    紫光國芯存儲芯片國產替代方案:打破DDR5/HBM芯片供應鏈瓶頸

    貞光科技作為紫光國芯核心代理商,主推其DDR5/HBM國產替代方案。紫光國芯的高性能存儲產品已廣泛應用于信創及數據中心,貞光科技提供全線產品供應與技術服務,助力打破供應鏈壟斷,保障關鍵
    的頭像 發表于 10-10 16:41 ?2217次閱讀
    紫光國芯存儲芯片國產替代方案:打破DDR5/<b class='flag-5'>HBM</b>芯片供應鏈瓶頸

    HBM技術在CowoS封裝中的應用

    HBM通過使用3D堆疊技術,將多個DRAM(動態隨機存取存儲器)芯片堆疊在一起,并通過硅通孔(TSV,Through-Silicon Via)進行連接,從而實現高帶寬和低功耗的特點。HBM的應用中,CowoS(Chip on Wafer on Substrate)封裝技術
    的頭像 發表于 09-22 10:47 ?2224次閱讀

    SK海力士宣布量產HBM4芯片,引領AI存儲新變革

    在人工智能(AI)技術迅猛發展的當下,數據處理與存儲能力成為制約其進一步飛躍的關鍵因素。2025 年 9 月 12 日,韓國半導體巨頭 SK 海力士宣布,已成功完成面向 AI 的超高性能存儲器新產品
    的頭像 發表于 09-16 17:31 ?1801次閱讀

    傳英偉達自研HBM基礎裸片

    電子發燒友網綜合報道,據臺媒消息,傳聞英偉達已開始開發自己的HBM基礎裸片,預計英偉達的自研HBM基礎裸片采用3nm工藝制造,計劃在2027年下半年進行小批量試產。并且這一時間點大致對應"Rubin
    的頭像 發表于 08-21 08:16 ?2809次閱讀

    性能優于HBM,超高帶寬內存 (X-HBM) 架構來了!

    和單芯片高達512 Gbit的容量,帶寬提升16倍,密度提升10倍,顯著突破了傳統HBM的局限性。 ? ? 關鍵特性和優勢包括,可擴展性,使GPU和內存之間的數據傳輸更快,從而實現更高效的AI擴展;高性能,解鎖未開發的GPU能力
    的頭像 發表于 08-16 07:51 ?4911次閱讀
    性能優于<b class='flag-5'>HBM</b>,超高帶寬內存 (X-<b class='flag-5'>HBM</b>) 架構來了!

    HBM應用在手機上,可行嗎?

    ? 電子發燒友網報道(文/梁浩斌)最近有不少關于HBM技術被應用到手機的消息,此前有消息稱蘋果會在20周年iPhone,也就是2027年推出使用HBM DRAM的iPhone手機,提高端側AI能力
    的頭像 發表于 07-13 06:09 ?7268次閱讀

    SK海力士HBM技術的發展歷史

    SK海力士在鞏固其面向AI的存儲器領域領導地位方面,HBM1無疑發揮了決定性作用。無論是率先開發出全球首款最高性能的HBM,還是確立并保持其在面向AI的存儲器市場的領先地位,這些成就的背后皆源于SK海力士秉持的“一個團隊”協作精神(One Team Spirit)。
    的頭像 發表于 06-18 15:31 ?2018次閱讀

    Cadence推出HBM4 12.8Gbps IP內存系統解決方案

    近日,Cadence(NASDAQ:CDNS)近日宣布推出業界速度最快的 HBM4 12.8Gbps 內存 IP 解決方案,以滿足新一代 AI 訓練和 HPC 硬件系統對 SoC 日益增長的內存帶寬
    的頭像 發表于 05-26 10:45 ?1517次閱讀

    HBM技術的優勢和應用場景

    近年來隨著人工智能浪潮的興起,數據中心和服務器市場對于內存性能的要求達到了前所未有的高度。HBM(高帶寬內存)憑借其卓越的性能優勢,如高帶寬、低功耗、高集成度和靈活的架構,成為了這一領域的“香餑餑”,炙手可熱。
    的頭像 發表于 03-25 17:26 ?6475次閱讀
    <b class='flag-5'>HBM</b>技術的<b class='flag-5'>優勢</b>和應用場景