国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

RISC-V與NoC:開創差異化的新途徑

sakobpqhz ? 來源:算力基建 ? 2023-10-13 15:31 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

設計人員在實現RISC-V解決方案的差異化方面有多種途徑可供選擇,

1)根據規范自定義和擴展各種RISC-V核心

2)圍繞一個或多個RISC-V內核的完整片上系統(SoC)設計中選擇和組裝IP模塊。

一個新的趨勢正在興起,即使用片上網絡(NoC)而不是簡單的總線結構來互連RISC-V內核和其他IP塊,不僅適用于高端領域,而且在解決許多SoC設計挑戰時具有潛力,尤其是在數據必須高效流動的各種工作負載中。

e0e1d792-6974-11ee-939d-92fbcf53809c.png

過去,常常以門數、內核數量和外圍模塊的簡單計算來衡量SoC設計的性能潛力。隨著技術的不斷發展,互連方案現在已經成為定義SoC性能的關鍵因素之一。新的性能層次正在不斷涌現,互連從簡單的總線結構演變為更加復雜的解決方案。

e0ff41a6-6974-11ee-939d-92fbcf53809c.png

Semico Research表示,現在互連方案已經在SoC性能層次之間劃定了界限,并引入了新的性能等級,更新定義考慮了多核設計的普及、復雜設計的高標準以及"微控制器"和"SoC"之間的模糊邊界。門數不再被視為衡量性能的標準,現代處理器核心可以擁有大量門。互連的復雜性則取決于子系統和不同IP塊之間的不同。

e112a066-6974-11ee-939d-92fbcf53809c.png

根據Semico的性能等級,可以將SoC劃分為不同的層次。在最低端,可以使用簡單的總線結構,適用于具有單個處理器核心和低占用率外圍設備的部件,這些外圍設備不會競爭總線資源。在稍高一級的SoC中,可能包括一些競爭片上帶寬和處理器核心的外圍設備,這些設備被稱為"商品控制器層"。更高一級的SoC則包括多個內核和多個IP子系統,每個子系統都使用了經過調整的互連技術。

01.NoC的嶄露頭角

隨著更強大的RISC-V內核的出現,RISC-V迅速提升了各種性能等級,包括Semico的低端性能等級。對于較高層次的復雜互連方案,RISC-V設計人員可能會缺乏經驗。Frank Schirrmeister(Arteris)"TileLink可能是RISC-V互連的第一個想法,但在更復雜的情景中使用可能會變得困難。"

e12a7736-6974-11ee-939d-92fbcf53809c.png

NoC的優勢在于它能夠使用不同的協議連接子系統,因此SoC設計人員可能需要處理多種不同復雜度的協議。例如,對于簡單的IP塊連接,AXI協議提供了公平的競爭環境。而對于具有協同處理塊的多核解決方案,則需要CHI協議來確保緩存一致性。此外,I/O內存共享有助于形成更快速的CXL互連。Schirrmeister繼續說道:"當需要與各種子系統和協議共同優化計算和數據傳輸時,NoC是更好的解決方案。"

02.RISC-V內核與NoC的完美配對

將RISC-V內核與NoC配對將會是什么樣子呢?創建一個可重復使用的小芯片,結合了RISC-V內核、機器學習加速IP和標準外圍設備,適用于各種邊緣AI應用。這個設計還包括了智能內存控制器(SMC),用于提供高性能的內存連接,特別適用于內存密集型應用和服務器級內存連接。未命名的"小芯片鏈路"可能是UCIe,這是一種相對較新的規范,針對更緊密的小芯片集成進行了優化。在新的子系統互連出現時,調整NoC的一部分比重新設計整個芯片范圍的結構更容易管理。

03.降低風險,加速上市時間

這個設計看起來很復雜,但大多數RISC-V應用目前可能并不那么復雜,隨著創新步伐的加快,當今先進的RISC-V多核部件將成為明年的SoC的核心價值所在。將RISC-V內核與NoC配對不僅可以降低風險,還可以縮短復雜SoC設計的上市時間。此外,NoC還提供了其他優勢,如更高的帶寬和更有效的電源管理。考慮到不同協議的組合,RISC-V設計中的NoC正在成為一種強大的解決方案。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 模塊
    +關注

    關注

    7

    文章

    2837

    瀏覽量

    53289
  • soc
    soc
    +關注

    關注

    40

    文章

    4576

    瀏覽量

    229142
  • RISC-V
    +關注

    關注

    48

    文章

    2886

    瀏覽量

    53003

原文標題:RISC-V與NoC:開創差異化的新途徑

文章出處:【微信號:算力基建,微信公眾號:算力基建】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    賽昉科技2025:引領RISC-V駛入數據中心深水區

    年的答卷。一、開創新局:RISC-V實現數據中心規?;逃闷凭?025年11月14日,我們發布了首款基于RISC-V的數據中心管理芯片——“獅子山芯”。這不僅是一款產品
    的頭像 發表于 01-05 08:05 ?639次閱讀
    賽昉科技2025:引領<b class='flag-5'>RISC-V</b>駛入數據中心深水區

    為什么RISC-V是嵌入式應用的最佳選擇

    最近RISC-V基金會在社交媒體上發文,文章說物聯網和嵌入式系統正在迅速發展,需要更高的計算性能、更低的功耗和人工智能。RISC-V是為未來而建的,包括超高效的MCU到高性能應用處理器,RISC-V使開發人員能夠設計以下解決方案
    的頭像 發表于 11-07 10:09 ?1606次閱讀

    從端云一體到TinyML適配,RISC-V已成AI玩具芯片首選

    上,通過裁剪冗余指令集(如去除浮點運算單元),可將芯片面積縮小30%,成本降低20%。例如樂鑫ESP32-C3的RISC-V內核面積僅為同類Arm芯片的70%。 ? 并且RISC-V已經成為國產廠商繞過ARM壁壘、做差異化Tin
    的頭像 發表于 10-26 07:34 ?1w次閱讀

    硬核加速,軟硬協同!混合仿真賦能RISC-V芯片敏捷開發

    RISC-V開放指令集架構(ISA)正為芯片產業帶來革命性機遇,其開源性與模塊化特性助力企業實現定制化、差異化創新,顯著加速產品迭代。隨著RISC-V向高性能多核架構演進,軟硬件協同驗證復雜度急劇
    的頭像 發表于 08-29 10:49 ?1082次閱讀
    硬核加速,軟硬協同!混合仿真賦能<b class='flag-5'>RISC-V</b>芯片敏捷開發

    全球Silicon 100:中國高性能RISC-V力量強勢入圍

    、AheadComputing登榜同時,中國高性能RISC-V標桿廠商賽昉科技憑借硬核技術實力與商業化落地能力強勢入圍!技術底座——CPU、NoC雙自主可控賽昉科技掌握設
    的頭像 發表于 08-11 11:41 ?2519次閱讀
    全球Silicon 100:中國高性能<b class='flag-5'>RISC-V</b>力量強勢入圍

    普華基礎軟件亮相2025 RISC-V中國峰會

    此前,7月16日至18日,第五屆RISC-V中國峰會在上海盛大召開。普華基礎軟件副總經理兼戰略研究院院長張曉先受邀參會,發表《開源小滿助力RISC-V軟硬協同生態發展》主題演講,分享了開源小滿
    的頭像 發表于 07-28 16:51 ?1173次閱讀
    普華基礎軟件亮相2025 <b class='flag-5'>RISC-V</b>中國峰會

    RISC-V 手冊

    年提出。其核心理念是開放性與模塊化設計,與x86(CISC)和ARM(RISC)形成差異化競爭,現已成為全球芯片創新的重要驅動力135。核心特點與優勢開源開放RISC-V采用開放標準協議,無專利壁壘與授權費用,開發者可自由使用、
    發表于 07-28 16:27 ?11次下載

    傳音控股如何實現差異化發展

    近日,央視財經頻道高端訪談節目《對話》以“如何破內卷”為主題,邀請了多位企業家、專家和媒體人代表共同探討“內卷”的本質、根源與破局之道。傳音控股創始人、董事長竺兆江受邀參與節目錄制,圍繞傳音如何跳出“內卷”陷阱、實現差異化發展進行了深度分享。
    的頭像 發表于 07-28 10:19 ?1035次閱讀

    2025新思科技RISC-V科技日活動圓滿結束

    新思科技深度參與2025 RISC-V中國峰會并于2025年7月16日舉辦同期活動“新思科技RISC-V科技日”技術論壇,聚焦“從芯片到系統重構RISC-V創新”主題,議題覆蓋當前最前沿的技術領域
    的頭像 發表于 07-25 17:31 ?1416次閱讀

    賽昉科技聯合合見工軟實現國產一致性NoC IP與RISC-V核在大規模網絡中的適配

    的一致性片上網絡(NoC)IP——昉·星路-700(StarNoC-700)已成功適配賽昉科技昉·天樞(Dubhe)系列RISC-V處理器核心(Dubhe-70/83)
    的頭像 發表于 07-24 09:02 ?1294次閱讀
    賽昉科技聯合合見工軟實現國產一致性<b class='flag-5'>NoC</b> IP與<b class='flag-5'>RISC-V</b>核在大規模網絡中的適配

    RISC-V和ARM有何區別?

    在微處理器架構領域,ARM與RISC-V是兩個備受關注的體系。ZLG致遠電子在推出ARM核心版后,又推出了基于RISC-V的MR6450核心版,這引發了人們對這兩種架構差異的深入探討。ARM
    的頭像 發表于 06-24 11:38 ?2021次閱讀
    <b class='flag-5'>RISC-V</b>和ARM有何區別?

    ArkUI-X平臺差異化

    邏輯不同,或使用了不支持跨平臺的API,就需要根據平臺不同進行一定代碼差異化適配。當前僅支持在代碼運行態進行差異化,接下來詳細介紹場景及如何差異化適配。 使用場景 平臺差異化適用于以下
    發表于 06-10 23:08

    大象機器人×進迭時空聯合發布全球首款RISC-V全棧開源小六軸機械臂

    高性能RISC-V CPU核、RISC-V AI核、NoC總線、RISC-V AI CPU芯片、軟件系統等全棧計算技術,提供軟硬協同優化的完整算力解決方案。
    的頭像 發表于 04-25 14:19 ?1800次閱讀
    大象機器人×進迭時空聯合發布全球首款<b class='flag-5'>RISC-V</b>全棧開源小六軸機械臂

    FPGA與RISC-V淺談

    全球半導體產業競爭格局正在經歷深刻變革,物聯網、邊緣計算等新興技術的蓬勃發展,讓RISC-V憑借其開源、精簡以及模塊化的靈活優勢,日益成為業界焦點,也為全球半導體產業注入新的活力與挑戰
    發表于 04-11 13:53 ?677次閱讀
    FPGA與<b class='flag-5'>RISC-V</b>淺談

    EM儲能網關 ZWS智慧儲能云應用(8) — 電站差異化支持

    面對不同項目、種類繁多的儲能產品,如何在儲能云平臺上進行電站差異化支持尤為關鍵,ZWS智慧儲能云從多方面支持儲能電站差異化。簡介隨著行業發展,市場“內卷”之下,各大儲能企業推陳出新的速度加快。面對
    的頭像 發表于 03-14 11:38 ?900次閱讀
    EM儲能網關 ZWS智慧儲能云應用(8) — 電站<b class='flag-5'>差異化</b>支持