2025年7月24日——中國RISC-V軟硬件生態(tài)領(lǐng)導(dǎo)者賽昉科技與中國數(shù)字EDA/IP龍頭企業(yè)上海合見工業(yè)軟件集團有限公司(簡稱“合見工軟”)共同宣布雙方的突破性技術(shù)合作成果。
賽昉科技自主研發(fā)的一致性片上網(wǎng)絡(luò)(NoC)IP——昉·星路-700(StarNoC-700)已成功適配賽昉科技昉·天樞(Dubhe)系列RISC-V處理器核心(Dubhe-70/83)。這一關(guān)鍵項目應(yīng)用了合見工軟的全場景驗證硬件系統(tǒng)UniVista Unified Verification Hardware System (UVHS),顯著提升了眾核RISC-V系統(tǒng)的驗證規(guī)模和效率,為國產(chǎn)高性能算力芯片的開發(fā)提供了強有力的支撐。
一致性NoC IP是RISC-V技術(shù)落地高性能算力場景的核心要素,是面向高性能計算、AI、數(shù)據(jù)中心等場景處理器的核心基礎(chǔ)IP。賽昉科技以一致性NoC IP為基礎(chǔ),并配合自研的高性能RISC-V CPU IP,構(gòu)建了多核/眾核片上網(wǎng)絡(luò)算力子系統(tǒng)平臺。合見工軟始終致力于為國產(chǎn)芯片設(shè)計行業(yè)提供高性能自主可控EDA技術(shù),助力開源RISC-V處理器的芯片創(chuàng)新與生態(tài)建設(shè)。
此次合作中,賽昉StarNoC-700 2X2 拓?fù)?+ 3核 Dubhe RISC-V CPU設(shè)計,僅用時兩周就成功部署在合見工軟全場景驗證硬件系統(tǒng)UVHS的硬件仿真加速平臺上,并得益于UVHS硬件仿真Emulation模式下DUT時鐘6.25M的性能,快速驗證了NOC網(wǎng)絡(luò)中的核間一致性、多核性能線性度以及帶寬線性度,測試結(jié)果完全符合設(shè)計目標(biāo)。未來雙方將繼續(xù)深入合作,擴大NoC規(guī)模及更多RISC-V核心,考慮擴展到3x3、4x4的NoC拓?fù)洌诵臄?shù)量也將上升到16/32/64的規(guī)模。同時考慮到SoC設(shè)計接口的復(fù)雜性,后續(xù)也會引入諸如PCIe5、MIPI2.0等更多的高速協(xié)議的速率適配器和XTOR及DDR5 MMK存儲模型方案驗證,推動 RISC-V技術(shù)創(chuàng)新并加快下一代產(chǎn)品技術(shù)的上市時間。
StarNoC-700一致性NoC IP:
采用 Ring/ Mesh 架構(gòu)
采用 CHI.E 協(xié)議
分布式CCU節(jié)點,包含Snoop Filter & System Level Cache
支持與非一致性 AXI 組件/ 總線網(wǎng)絡(luò)連接
支持靈活配置:用戶通過參數(shù)自定義
一致性高性能總線網(wǎng)絡(luò)Mesh NoC
低速控制網(wǎng)絡(luò) Control NoC
合見工軟全場景硬件驗證平臺UVHS:
高性能算力支撐:原型驗證模式性能高達(dá)20+MHz,硬件仿真模式性能高達(dá)10MHz
大規(guī)模系統(tǒng)級聯(lián):UVHS系統(tǒng)支持大系統(tǒng)級聯(lián),最多可以級聯(lián)上百億邏輯門的規(guī)模。目前已經(jīng)在更多商用客戶成功部署級聯(lián),實現(xiàn)了最大160片VU19P FPGA的級聯(lián),滿足HPC超大系統(tǒng)規(guī)模驗證的需求。對于賽昉未來的RISC-V大型系統(tǒng)擴展,UVHS系統(tǒng)可以完美滿足需求。
豐富的高速接口和存儲模型:UVHS提供了豐富的高速接口和存儲模型方案,支持PCIe Gen5、MIPI CSI2/DSI2、Ethernet 1G-800G等多種接口,以及DDR5、DDR4、LPDDR5、LPDDR4、HBM3等存儲模型,幫助用戶快速搭建完整的全場景驗證系統(tǒng)。
賽昉科技IP產(chǎn)品線總經(jīng)理周杰表示:“賽昉科技StarNoC-700是首個適配RISC-V的國產(chǎn)mesh拓?fù)銷oC IP,打破了國內(nèi)在高端NoC IP領(lǐng)域?qū)饧夹g(shù)的依賴,標(biāo)志著全國產(chǎn)RISC-V眾核子系統(tǒng)實現(xiàn)技術(shù)閉環(huán)。合見工軟UVHS產(chǎn)品的高擴展性和自動化分割能力為StarNoC-700與RISC-V的適配提供了硬件平臺支撐,雙方將攜手為用戶構(gòu)建針對高性能應(yīng)用場景需求的超大規(guī)模眾核子系統(tǒng)網(wǎng)絡(luò)。”
合見工軟副總裁吳曉忠表示:“RISC-V憑借開源、靈活等特點,覆蓋了從通用計算到專用領(lǐng)域的全場景需求,是國產(chǎn)智算生態(tài)中的重要突破方向,賽昉科技自研處理器及NOC IP是國產(chǎn)RISC-V技術(shù)在智算時代的突破創(chuàng)新的重要推動力。合見工軟UVHS全場景硬件驗證平臺在賽昉科技RISC-V NoC IP和處理器系統(tǒng)中的應(yīng)用,為其在多核算力系統(tǒng)搭建中大幅提升驗證效率,助力處理器性能提升。基于合見工軟在多家智算和HPC大芯片項目中的成功部署經(jīng)驗,我們期待持續(xù)賦能賽昉科技的技術(shù)創(chuàng)新,共同推動中國RISC-V生態(tài)體系建設(shè),提供更智能高效的EDA解決方案。”
-
處理器
+關(guān)注
關(guān)注
68文章
20131瀏覽量
245932 -
RISC-V
+關(guān)注
關(guān)注
48文章
2754瀏覽量
51646 -
賽昉科技
+關(guān)注
關(guān)注
3文章
176瀏覽量
15278
發(fā)布評論請先 登錄
賽昉科技重磅發(fā)布新產(chǎn)品,RISC-V實現(xiàn)數(shù)據(jù)中心規(guī)模化商用突破
首款RISC-V BMC芯片榮獲“中國芯”,賽昉科技產(chǎn)品連續(xù)三年入選
全球首款RiSC-V企業(yè)級模擬平臺,躍昉科技LeapEMU正式亮相
全球Silicon 100:中國高性能RISC-V力量強勢入圍
賽昉科技入駐RuyiSDK開發(fā)者社區(qū),雙平臺協(xié)同推進(jìn)RISC-V生態(tài)
賽昉科技徐滔:以精準(zhǔn)場景牽引,RISC-V搶灘數(shù)據(jù)中心百萬顆市場
“核心技術(shù)突破+關(guān)鍵應(yīng)用支撐”,賽昉加速RISC-V生態(tài)突圍
共建生態(tài),賦能應(yīng)用 | 賽昉科技精彩亮相中國RISC-V生態(tài)大會
賽昉科技邀您共聚2025中國RISC-V生態(tài)大會,共探智能家居與教育新未來
賽昉科技推出RISC-V PLC工業(yè)自動化解決方案
首屆RISC-V產(chǎn)業(yè)發(fā)展大會成功舉辦,賽昉攜手產(chǎn)業(yè)伙伴共繪RISC-V新藍(lán)圖
賽昉科技將亮相RISC-V產(chǎn)業(yè)發(fā)展大會,帶來應(yīng)用、軟件、人才三大核心主題分享
賽昉科技亮相ICCAD-Expo 2024,共探RISC-V技術(shù)最新發(fā)展
賽昉科技亮相世界互聯(lián)網(wǎng)大會,精彩呈現(xiàn)RISC-V創(chuàng)新成果
飛凌嵌入式T113-i開發(fā)板RISC-V核的實時應(yīng)用方案

賽昉科技聯(lián)合合見工軟實現(xiàn)國產(chǎn)一致性NoC IP與RISC-V核在大規(guī)模網(wǎng)絡(luò)中的適配
評論