国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

AMD、Intel與Qualcomm如何思考chiplet?

Astroys ? 來源:Astroys ? 2023-07-25 08:57 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Chiplet與異構(gòu)集成即將改變電子系統(tǒng)的設(shè)計(jì)、測試和制造方式。芯片行業(yè)的“先知”們相信這個(gè)未來是不可避免的。他們認(rèn)為,相比于最新的設(shè)計(jì)節(jié)點(diǎn),異構(gòu)、多chiplet的架構(gòu)可以降低成本和功耗。盡管這一預(yù)測得到了廣泛的接受,但問題是,大家都準(zhǔn)備好了嗎?

前不久在舊金山的Semicon West上,Applied Materials舉行了異構(gòu)集成討論會(huì),由他們的半導(dǎo)體產(chǎn)品組的副總裁Vincent DiCaprio主持,討論了fabless芯片設(shè)計(jì)師、代工廠和生產(chǎn)設(shè)備公司開發(fā)的特定異構(gòu)集成策略。這場對(duì)話揭示出,在市場看到更廣泛的chiplet實(shí)現(xiàn)之前,還存在一些重大挑戰(zhàn)。

Chiplet的前景吸引了許多fabless公司,尤其是那些為高性能計(jì)算解決方案開發(fā)CPUGPU的公司。然而,高昂的成本讓Qualcomm這樣重要的玩家望而怯步。異構(gòu)集成的一個(gè)大問題是先進(jìn)的封裝技術(shù),wafer-to-wafer鍵合或die-to-wafer鍵合。

代工廠或是OSAT(outsourced semiconductor assembly and test),誰來負(fù)責(zé)高級(jí)封裝技術(shù)是個(gè)大問題。這兩方將何時(shí)開始合作,如何合作?最重要的是,由于缺乏計(jì)量工具,討論組的成員們紛紛表示,推動(dòng)chiplet的快速采用變得難以負(fù)擔(dān)。 小組討論包括AMDIntel、Qualcomm、Besi和EV Group的代表。Besi是一家設(shè)計(jì)和制造半導(dǎo)體設(shè)備的荷蘭公司??偛课挥趭W地利的EV Group是晶圓鍵合和光刻設(shè)備供應(yīng)商。

AMD:異構(gòu)集成的早期采用者

AMD是異構(gòu)集成的早期采用者。AMD的技術(shù)和產(chǎn)品工程高級(jí)副總裁Mark Fuselier將其描述為“跨越過去十年的旅程”。通過“將SoC解構(gòu)成多個(gè)片段,然后在封裝中重新組合起來”,AMD首先在數(shù)據(jù)中心設(shè)計(jì)了基于Zen的CPU。

但是,“當(dāng)我們開始熟悉chiplet時(shí),我們發(fā)現(xiàn)其中有更多的機(jī)會(huì)。”AMD的異構(gòu)集成第二代是“將內(nèi)存更靠近邏輯部分”。首先是在圖形空間中使用了HBM(high bandwidth memory)。Fuselier稱之為AMD的“一個(gè)轉(zhuǎn)折點(diǎn)”,他解釋說最近正在讓SRAM更靠近CPU。

他指出,第三代更加令人興奮。AMD看到其未來在于“實(shí)現(xiàn)真正的異構(gòu)集成,優(yōu)化chiplet以適應(yīng)CPU或GPU計(jì)算。”它已經(jīng)成為了“一個(gè)架構(gòu)師的夢想,能夠優(yōu)化每一個(gè)計(jì)算空間中的工作負(fù)載。”

Qualcomm:移動(dòng)領(lǐng)域中的chiplet?

當(dāng)AMD利用異構(gòu)集成服務(wù)于客戶端和數(shù)據(jù)中心時(shí),Qualcomm在移動(dòng)領(lǐng)域的定位又在哪里呢?

Qualcomm的副總裁兼研究員Chidambaram指出,“Qualcomm要想在智能手機(jī)市場上繼續(xù)生產(chǎn)更具競爭力的超大批量產(chǎn)品,我們需要超越摩爾定律的創(chuàng)新。”

他說:“五年前,我知道GAA將是2022年的技術(shù)。但是從現(xiàn)在起五年后,我不確定我們會(huì)做什么?!彼麖?qiáng)調(diào),Qualcomm看到自己“走在橫軸和縱軸之間的二維空間里”,其中“吞吐量成為一個(gè)關(guān)鍵向量,而不是規(guī)模”。

盡管Qualcomm對(duì)chiplet思考很多,但Chidambaram表示,由于chiplet無法滿足Qualcomm的成本要求,所以還沒有相關(guān)產(chǎn)品。

盡管如此,隨著市場從5G轉(zhuǎn)向6G,Qualcomm看到了chiplet的潛力。他解釋說,從整體上看,一個(gè)系統(tǒng)有大量的射頻、電源管理和內(nèi)存。Chidambaram說:“插入損耗很大,功率放大器的性能必須非常接近系統(tǒng)芯片的其他部分。異構(gòu)集成成為將所有這些整合在一起的關(guān)鍵?!?

智能手機(jī)并不是6G轉(zhuǎn)型唯一重要的領(lǐng)域。Chidambaram舉了十字路口的例子?!耙坏┠阃耆珜?shí)施了6G,借助異構(gòu)集成將延遲從現(xiàn)有的7-8ms降低到1-2ms,你就可以讓路邊單元完全管理十字路口,人們甚至不需要停車?!?

當(dāng)然。他承認(rèn),啟用這樣的功能需要“大量的基礎(chǔ)設(shè)施建設(shè),才能履行所有的延遲要求和承諾,以及在路邊單元上的連接數(shù)量。”

Intel:chiplet制造所需的關(guān)鍵技術(shù)

談到異構(gòu)集成,Intel擁有得天獨(dú)厚的優(yōu)勢。Intel的業(yè)務(wù)涵蓋了芯片設(shè)計(jì)、內(nèi)部制造和外部代工服務(wù)。

Intel的高級(jí)副總裁兼裝配/測試開發(fā)總經(jīng)理Babak Sabi說:“未來,Intel看到了需要將大量的內(nèi)核與內(nèi)存結(jié)合……以絕對(duì)最低的延遲和最高的帶寬”,這一切都會(huì)歸結(jié)為“互連和封裝問題”。

Sabi指出,可以通過混合鍵合來堆疊芯片,這有助于減少每比特的皮焦。除了這種物理連接,“橫向集成”也是必要的,Sabi強(qiáng)調(diào),以盡可能密集的方式連接芯片。他說,這一步需要?jiǎng)?chuàng)新,“超越我們在晶圓級(jí)裝配中已經(jīng)擁有的技術(shù)”。

這就是玻璃基板變得極其重要的地方。Sabi說:“它讓我們能夠?qū)⑦@些巨大的復(fù)合體組合在一起,你可以完全消除interposer。我知道大家都喜歡銅,但銅最終會(huì)耗盡高速通信的能量。”未來在于Sabi所說的“光學(xué)領(lǐng)域”。

混合鍵合的現(xiàn)狀

無論是wafer-to-wafer還是die-to-wafer,混合鍵合都是實(shí)現(xiàn)chiplet高級(jí)封裝的關(guān)鍵。

BE Semiconductor Industries N.V.(Besi)的CEO Richard Blickman表示,混合鍵合中最關(guān)鍵的元素是“裝配、互連和前端之間的握手”。這個(gè)過程仍然“處于非常早期的階段”。

盡管不愿預(yù)測混合鍵合何時(shí)會(huì)在更大規(guī)模上被采用,但Blickman強(qiáng)調(diào),在過去的兩年里,已經(jīng)有了大批量chiplet設(shè)計(jì)的PoC。不過,他回顧說,flip chips在23年前就已推出,但多年后才成為主流,因此他建議大家耐心等待。他指出,混合鍵合需要更精確的粒子,這是設(shè)備供應(yīng)商面臨的“最大的敵人之一”。設(shè)備本身必須更小。

EV Group的技術(shù)執(zhí)行總監(jiān)Paul Lindner指出,“我們將晶圓鍵合視為規(guī)模提升的推動(dòng)器……它提供了將有源層從一個(gè)晶圓轉(zhuǎn)移到另一個(gè)晶圓的可能性,從而進(jìn)入晶圓背面。”

Lindner指出,晶圓鍵合已經(jīng)得到了不同的實(shí)現(xiàn),包括SOI晶圓(鍵合晶圓)。另一個(gè)大量應(yīng)用的例子是BSI傳感器(backside illuminatedsensor),這種傳感器可以接觸到光電二極管的背面,而不會(huì)受到布線的阻礙。他解釋說,這提高了傳感器的靈敏度。Lindner還看到3D NAND閃存正在采用混合鍵合。

混合鍵合的挑戰(zhàn)????????

那么,怎樣才能加快混合鍵合的應(yīng)用并實(shí)現(xiàn)大批量生產(chǎn)呢?

AMD的Fuselier說,“混合鍵合的神奇之處真的在于它所能帶來的密度”,這為芯片設(shè)計(jì)者提供了更多選擇。

“作為一個(gè)架構(gòu)師,我們需要弄清楚如何最好地利用這種密度來應(yīng)對(duì)我們面臨的一些挑戰(zhàn),無論是logic to logic,還是interconnect logic to memory。”Fuselier解釋說,還需要出現(xiàn)更多的創(chuàng)新。為此,“我們需要開發(fā)工具集來推動(dòng)這種互連。”

他說,雖然晶圓廠有很多工具,但封裝方面的工具集不足以讓芯片設(shè)計(jì)者決定是否使用混合鍵合。

Intel的Sabi從制造角度闡述了混合鍵合的問題。

他指出,晶圓廠和封裝供應(yīng)商之間的更緊密合作至關(guān)重要。像混合鍵合這樣的技術(shù)“真的打破了兩者之間的界限”。在眾多挑戰(zhàn)中,他指出,互連的密度是巨大的。“我們需要極端的粒子控制能力,才能使CMP工藝保持原狀”,這是在整個(gè)晶圓上實(shí)現(xiàn)這種機(jī)制所必需的。

根據(jù)Intel的說法,圍繞混合鍵合的許多挑戰(zhàn)可歸結(jié)為計(jì)量工具。Sabi說,“我們強(qiáng)調(diào)計(jì)量工具。因?yàn)槲覀儽仨氁业絾栴},這樣才能解決它們?!?/p>

考慮到混合鍵合模糊了傳統(tǒng)的前端處理和后端裝配測試之間的界限,像Qualcomm這樣的fabless巨頭需要什么呢?

Chidambaram指出,這一切都與系統(tǒng)級(jí)集成有關(guān)。在討論公司內(nèi)部的系統(tǒng)集成時(shí),他說,“負(fù)責(zé)CPU的人和其他開發(fā)射頻的人對(duì)彼此的領(lǐng)域了解不深。”為了實(shí)現(xiàn)不同領(lǐng)域的“協(xié)同優(yōu)化”,“我們需要工具,以及人們可以在這些不同領(lǐng)域之間使用的語言?!?/p>

Chidambaram從三維層面詳細(xì)介紹了混合集成,他說,“你說的是創(chuàng)造一種后端類型的集成。要做到這一點(diǎn),你需要所有的物理學(xué)來解決問題,同時(shí)還需要解決多個(gè)芯片的電氣行為。你把一個(gè)模塊從頂部移動(dòng)到底部,它會(huì)改變你的熱行為、改變你的機(jī)械行為,你需要同時(shí)優(yōu)化所有這些東西。”

阻礙chiplet發(fā)展的最大問題是工具集?,F(xiàn)有的各種工具,可以分別解決一些特定的問題。但這個(gè)行業(yè)需要投資并開發(fā)能夠從三維角度解決異構(gòu)集成問題的工具。






審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 傳感器
    +關(guān)注

    關(guān)注

    2576

    文章

    55041

    瀏覽量

    791347
  • 電源管理
    +關(guān)注

    關(guān)注

    117

    文章

    7235

    瀏覽量

    148019
  • SoC芯片
    +關(guān)注

    關(guān)注

    2

    文章

    669

    瀏覽量

    37166
  • CMP
    CMP
    +關(guān)注

    關(guān)注

    7

    文章

    160

    瀏覽量

    27758
  • chiplet
    +關(guān)注

    關(guān)注

    6

    文章

    495

    瀏覽量

    13604

原文標(biāo)題:AMD、Intel與Qualcomm如何思考chiplet?

文章出處:【微信號(hào):Astroys,微信公眾號(hào):Astroys】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    Chiplet異構(gòu)集成的先進(jìn)互連技術(shù)

    半導(dǎo)體產(chǎn)業(yè)正面臨傳統(tǒng)芯片縮放方法遭遇基本限制的關(guān)鍵時(shí)刻。隨著人工智能和高性能計(jì)算應(yīng)用對(duì)計(jì)算能力的需求呈指數(shù)級(jí)增長,業(yè)界已轉(zhuǎn)向多Chiplet異構(gòu)集成作為解決方案。本文探討支持這一轉(zhuǎn)變的前沿互連技術(shù),內(nèi)容來自新加坡微電子研究院在2025年HIR年會(huì)上發(fā)表的研究成果[1]。
    的頭像 發(fā)表于 02-02 16:00 ?1330次閱讀
    多<b class='flag-5'>Chiplet</b>異構(gòu)集成的先進(jìn)互連技術(shù)

    躍昉科技受邀出席第四屆HiPi Chiplet論壇

    隨著摩爾定律放緩與AI算力需求的爆發(fā)式增長,傳統(tǒng)芯片設(shè)計(jì)模式正面臨研發(fā)成本高昂、能耗巨大、迭代周期長的多重壓力。在此背景下,Chiplet(芯粒)技術(shù)成為推動(dòng)集成電路產(chǎn)業(yè)持續(xù)演進(jìn)的關(guān)鍵路徑。2025
    的頭像 發(fā)表于 12-28 16:36 ?699次閱讀
    躍昉科技受邀出席第四屆HiPi <b class='flag-5'>Chiplet</b>論壇

    得一微電子受邀出席第四屆HiPi Chiplet論壇

    12月20日,由高性能芯片互聯(lián)技術(shù)聯(lián)盟(簡稱HiPi聯(lián)盟)主辦的第四屆HiPi Chiplet論壇在北京成功舉辦。本屆論壇以“探索芯前沿,驅(qū)動(dòng)新智能”為核心主題,聚焦算力升級(jí)、先進(jìn)工藝突破、關(guān)鍵技術(shù)
    的頭像 發(fā)表于 12-25 15:42 ?481次閱讀

    解構(gòu)Chiplet,區(qū)分炒作與現(xiàn)實(shí)

    來源:內(nèi)容來自半導(dǎo)體行業(yè)觀察綜合。目前,半導(dǎo)體行業(yè)對(duì)芯片(chiplet)——一種旨在與其他芯片組合成單一封裝器件的裸硅片——的討論非常熱烈。各大公司開始規(guī)劃基于芯片的設(shè)計(jì),也稱為多芯片系統(tǒng)。然而
    的頭像 發(fā)表于 10-23 12:19 ?403次閱讀
    解構(gòu)<b class='flag-5'>Chiplet</b>,區(qū)分炒作與現(xiàn)實(shí)

    CMOS 2.0與Chiplet兩種創(chuàng)新技術(shù)的區(qū)別

    摩爾定律正在減速。過去我們靠不斷縮小晶體管尺寸提升芯片性能,但如今物理極限越來越近。在這樣的背景下,兩種創(chuàng)新技術(shù)站上舞臺(tái):CMOS 2.0 和 Chiplet(芯粒)。它們都在解決 “如何讓芯片更強(qiáng)” 的問題,但思路卻大相徑庭。
    的頭像 發(fā)表于 09-09 15:42 ?1028次閱讀

    手把手教你設(shè)計(jì)Chiplet

    SoC功能拆分成更小的異構(gòu)或同構(gòu)芯片(稱為芯片集),并將這些Chiplet集成到單個(gè)系統(tǒng)級(jí)封裝(SIP)中,其中總硅片尺寸可能超過單個(gè)SoC的光罩尺寸。SIP不僅
    的頭像 發(fā)表于 09-04 11:51 ?793次閱讀
    手把手教你設(shè)計(jì)<b class='flag-5'>Chiplet</b>

    AMD Power Design Manager 2025.1現(xiàn)已推出

    AMD Power Design Manager 2025.1 版(PDM)現(xiàn)已推出——增加了對(duì)第二代 AMD Versal AI Edge 和 第二代 Versal Prime 系列的支持,并支持已量產(chǎn)的 AMD Sparta
    的頭像 發(fā)表于 07-09 14:33 ?1192次閱讀

    Windows11上未檢測到FX3設(shè)備是什么原因?qū)е碌模?/a>

    大家好, FX3 設(shè)備在 AMD win11 系統(tǒng)上無法檢測到,在 intel win11 系統(tǒng)上可以檢測到。 在 AMD 系統(tǒng)上檢測不到的原因可能是什么?
    發(fā)表于 05-15 07:49

    從技術(shù)封鎖到自主創(chuàng)新:Chiplet封裝的破局之路

    從產(chǎn)業(yè)格局角度分析Chiplet技術(shù)的戰(zhàn)略意義,華芯邦如何通過技術(shù)積累推動(dòng)中國從“跟跑”到“領(lǐng)跑”。
    的頭像 發(fā)表于 05-06 14:42 ?933次閱讀

    Chiplet與先進(jìn)封裝設(shè)計(jì)中EDA工具面臨的挑戰(zhàn)

    Chiplet和先進(jìn)封裝通常是互為補(bǔ)充的。Chiplet技術(shù)使得復(fù)雜芯片可以通過多個(gè)相對(duì)較小的模塊來實(shí)現(xiàn),而先進(jìn)封裝則提供了一種高效的方式來將這些模塊集成到一個(gè)封裝中。
    的頭像 發(fā)表于 04-21 15:13 ?2030次閱讀
    <b class='flag-5'>Chiplet</b>與先進(jìn)封裝設(shè)計(jì)中EDA工具面臨的挑戰(zhàn)

    淺談Chiplet與先進(jìn)封裝

    隨著半導(dǎo)體行業(yè)的技術(shù)進(jìn)步,尤其是摩爾定律的放緩,芯片設(shè)計(jì)和制造商們逐漸轉(zhuǎn)向了更為靈活的解決方案,其中“Chiplet”和“先進(jìn)封裝”成為了熱門的概念。
    的頭像 發(fā)表于 04-14 11:35 ?1627次閱讀
    淺談<b class='flag-5'>Chiplet</b>與先進(jìn)封裝

    Chiplet技術(shù)在消費(fèi)電子領(lǐng)域的應(yīng)用前景

    探討Chiplet技術(shù)如何為智能手機(jī)、平板電腦等消費(fèi)電子產(chǎn)品帶來更優(yōu)的性能和能效比。
    的頭像 發(fā)表于 04-09 15:48 ?1065次閱讀
    <b class='flag-5'>Chiplet</b>技術(shù)在消費(fèi)電子領(lǐng)域的應(yīng)用前景

    Qualcomm QCS8250芯片的全面解析

    關(guān)于Qualcomm QCS8250芯片的全面解析 一、QCS8250芯片基本信息 *附件:Qualcomm? QCS8250 SoC for IoT 產(chǎn)品手冊.pdf 制造商與發(fā)布時(shí)間
    的頭像 發(fā)表于 04-08 16:44 ?4365次閱讀
    <b class='flag-5'>Qualcomm</b> QCS8250芯片的全面解析

    奇異摩爾受邀出席第三屆HiPi Chiplet論壇

    2025年3月28日至29日,由高性能芯片互聯(lián)技術(shù)聯(lián)盟(HiPi 聯(lián)盟)主辦的 “第三屆 HiPi Chiplet 論壇” 將于北京朝林松源酒店舉行。本屆論壇以“標(biāo)準(zhǔn)促進(jìn)創(chuàng)新生態(tài)發(fā)展”為主題,大會(huì)
    的頭像 發(fā)表于 03-25 16:59 ?1923次閱讀

    Chiplet:芯片良率與可靠性的新保障!

    Chiplet技術(shù),也被稱為小芯片或芯粒技術(shù),是一種創(chuàng)新的芯片設(shè)計(jì)理念。它將傳統(tǒng)的大型系統(tǒng)級(jí)芯片(SoC)分解成多個(gè)小型、功能化的芯片模塊(Chiplet),然后通過先進(jìn)的封裝技術(shù)將這些模塊連接在一起,形成一個(gè)完整的系統(tǒng)。這一技術(shù)的出現(xiàn),源于對(duì)摩爾定律放緩的應(yīng)對(duì)以及對(duì)芯片
    的頭像 發(fā)表于 03-12 12:47 ?2858次閱讀
    <b class='flag-5'>Chiplet</b>:芯片良率與可靠性的新保障!