国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

新思科技攜手力積電,以3DIC解決方案將AI推向新高

新思科技 ? 來(lái)源:未知 ? 2023-06-27 17:35 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

3DIC設(shè)計(jì)的重要性日益凸顯。當(dāng)今市場(chǎng)對(duì)AI應(yīng)用的需求在不斷增加,而摩爾定律的步伐卻在放緩,這使得芯片開(kāi)發(fā)者不得不尋求其他類型的芯片架構(gòu),以滿足消費(fèi)者和領(lǐng)先服務(wù)提供商的預(yù)期。3DIC設(shè)計(jì)并不是簡(jiǎn)單地將多個(gè)裸片相鄰連接,而是通過(guò)硅晶圓或裸片的垂直堆疊來(lái)大幅提高性能和功耗表現(xiàn),并讓尺寸變得更小。


為此,新思科技和力晶積成電子制造股份有限公司(簡(jiǎn)稱“力積電”)攜手合作,共同推出新的晶圓堆棧晶圓(WoW)和晶圓堆棧芯片(CoW)解決方案。這是一種特殊的3DIC設(shè)計(jì),它借助新思科技的3DIC Compiler平臺(tái)和力積電的先進(jìn)制程技術(shù),創(chuàng)造出一種新的聯(lián)合解決方案,讓開(kāi)發(fā)者能夠?qū)?a href="http://www.3532n.com/tags/dram/" target="_blank">DRAM存儲(chǔ)器直接堆疊和鍵合在芯片上,從而以更低的成本創(chuàng)建出先進(jìn)的電路。


新思科技3DIC Compiler直觀地顯示了3D堆疊裸片中的芯片凸塊、TSV和混合鍵合


力晶積成電子制造股份有限公司副總裁兼首席技術(shù)官S.Z. Chang表示:“3DIC設(shè)計(jì)非常復(fù)雜,尤其是在堆疊內(nèi)存和邏輯裸片方面,需要依賴半導(dǎo)體生態(tài)系統(tǒng)中眾多參與者的專業(yè)知識(shí)。我們很高興能與新思科技密切合作,帶來(lái)這一出色的解決方案。有了該解決方案,開(kāi)發(fā)者在將多個(gè)半導(dǎo)體晶圓融合成一個(gè)3D設(shè)計(jì)時(shí),所需的時(shí)間會(huì)減少1-2個(gè)月,同時(shí)堆疊兩個(gè)裸片所需的迭代次數(shù)也會(huì)相應(yīng)減少?!?/p>


本文將詳細(xì)介紹WoW、混合鍵合及其主要優(yōu)勢(shì),并探討為什么DRAM邏輯堆疊有利于打造創(chuàng)新性的AI應(yīng)用,以及新思科技與力積電聯(lián)合打造的這一新解決方案如何幫助提高開(kāi)發(fā)效率并帶來(lái)量產(chǎn)時(shí)效優(yōu)勢(shì)。


什么是WoW混合鍵合和CoW混合鍵合?


WoW混合鍵合堆疊是一種3D設(shè)計(jì)技術(shù),它通過(guò)以電氣方式連接不同的晶圓,打造單個(gè)集成器件。在該技術(shù)中,每個(gè)晶圓上都存在微小的銅焊盤,這些焊盤被永久地鍵合在一起,形成數(shù)以萬(wàn)計(jì)甚至百萬(wàn)計(jì)的電路互連。CoW混合鍵合與此相似,當(dāng)設(shè)計(jì)中用到多種不同尺寸的芯片時(shí),這可能是更實(shí)用的方法。通過(guò)WoW和CoW 3D堆疊,混合鍵合在沒(méi)有增加功耗的情況下縮短了信號(hào)傳輸距離,并提供了比任何其他3D集成方案更高的互連和帶寬密度。該技術(shù)可以微縮到亞微米級(jí)互連,有助于實(shí)現(xiàn)廣泛的芯片分解和小芯片架構(gòu)創(chuàng)新。


力積電專注于利用現(xiàn)有的芯片供應(yīng)鏈,開(kāi)發(fā)間距小于3um的WoW堆疊技術(shù)。此外,力積電還與新思科技通力合作,通過(guò)采用堅(jiān)固的銅-銅混合鍵合技術(shù)和硅通孔(TSV)工藝,成功展現(xiàn)了晶圓級(jí)多堆疊結(jié)構(gòu)的優(yōu)勢(shì)。


細(xì)間距互連微縮(圖源:L.Jiang等,ECTC 2022)


不過(guò),與其他方法相比,混合鍵合要復(fù)雜得多,隨之而來(lái)的就是成本問(wèn)題。但對(duì)于AI訓(xùn)練引擎等高級(jí)應(yīng)用來(lái)說(shuō),這一成本還是非常值得的,因?yàn)樗@著提高了內(nèi)存帶寬密度并降低了延遲。使用混合鍵合在邏輯器件上堆疊內(nèi)存帶來(lái)了AI所需的高性能和低延遲,并且與傳統(tǒng)的2D甚至2.5D設(shè)計(jì)相比,還存在許多額外的改進(jìn)。


混合鍵合工藝流程(圖源:Albert Lan等,2021年第17屆國(guó)際器件封裝大會(huì))


在邏輯器件上堆疊DRAM所面臨的挑戰(zhàn)


新思科技3DIC Compiler直觀地顯示了處理器芯片上DRAM堆疊的發(fā)熱情況


長(zhǎng)期以來(lái),芯片開(kāi)發(fā)者一直在思考如何更好地堆疊處理器和內(nèi)存。其中有許多因素需要考慮:選擇異構(gòu)還是同構(gòu)集成,如何更好地為裸片堆疊供電,熱管理,棧內(nèi)PVT傳感器,壓力引起的性能和可靠性問(wèn)題等等。


新思科技產(chǎn)品總監(jiān)Kenneth Larsen指出:“在堆疊動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器(DRAM)而非靜態(tài)隨機(jī)存取存儲(chǔ)器(SRAM)時(shí),這些因素會(huì)變得更加復(fù)雜,因?yàn)镈RAM的數(shù)據(jù)保留能力對(duì)溫度較為敏感。在3D堆疊結(jié)構(gòu)中,處理器和DRAM的工作溫度可能達(dá)到110攝氏度--120攝氏度,而在2D DRAM結(jié)構(gòu)中則為55攝氏度。”


較高的溫度將會(huì)導(dǎo)致DRAM由于電荷泄漏而更快地丟失數(shù)據(jù)。因此,在給定的時(shí)間段內(nèi)需要更多的自刷新,才能確保數(shù)據(jù)處于健康狀態(tài)。芯片開(kāi)發(fā)者需要探究溫度會(huì)對(duì)整個(gè)系統(tǒng)的性能產(chǎn)生怎樣的影響。


DRAM的數(shù)據(jù)保留時(shí)間對(duì)溫度較為敏感


在邏輯器件上堆疊DRAM時(shí),底部計(jì)算邏輯裸片所產(chǎn)生的熱量會(huì)向上散發(fā)而影響內(nèi)存,因而有必要通過(guò)設(shè)計(jì)來(lái)解決發(fā)熱和散熱問(wèn)題。


再者,內(nèi)存和邏輯設(shè)計(jì)由不同的供應(yīng)商或設(shè)計(jì)團(tuán)隊(duì)負(fù)責(zé),由于團(tuán)隊(duì)之間沒(méi)有共同的溝通渠道來(lái)展開(kāi)討論或交換設(shè)計(jì),因此可能會(huì)導(dǎo)致在堆疊這兩者時(shí)出現(xiàn)流程脫節(jié)。此外,幾何結(jié)構(gòu)及采用的縮小工藝也不同;例如,一個(gè)是100% GDS,而另一個(gè)則是90% GDS。面對(duì)這些挑戰(zhàn),需要一種創(chuàng)新的EDA解決方案,幫助開(kāi)發(fā)者從設(shè)計(jì)階段順利進(jìn)入制造階段。


高效的Multi-Die系統(tǒng)集成


力積電與新思科技在這一新解決方案上的合作主要依賴于新思科技的3DIC Compiler平臺(tái)。該平臺(tái)是一個(gè)完整的端到端解決方案,可實(shí)現(xiàn)高效的3D Multi-Die系統(tǒng)集成。3DIC Compiler基于新思科技數(shù)字設(shè)計(jì)系列的通用融合數(shù)據(jù)模型基礎(chǔ)結(jié)構(gòu),它融合眾多變革性的Multi-Die設(shè)計(jì)功能,提供了一個(gè)完整的3D平臺(tái),涵蓋從架構(gòu)設(shè)計(jì)到芯片簽核的整個(gè)過(guò)程。該解決方案包括沉浸式2D和3D直觀顯示、跨層次結(jié)構(gòu)探索和規(guī)劃、設(shè)計(jì)和實(shí)現(xiàn)、DFx、系統(tǒng)級(jí)驗(yàn)證和簽核分析。


DRAM處理器的中介層


系統(tǒng)的全連接模型可以在3DIC Compiler中建模,也可以通過(guò)標(biāo)準(zhǔn)網(wǎng)表和各種文本格式導(dǎo)入。3DIC Compiler提供了在底部和頂部裸片之間創(chuàng)建連接的功能,與手動(dòng)方法相比,這可為芯片開(kāi)發(fā)者節(jié)省多達(dá)兩個(gè)月的時(shí)間。在概念、設(shè)計(jì)、實(shí)現(xiàn)和制造階段,優(yōu)化芯片涉及多個(gè)步驟和多項(xiàng)檢查。


新思科技3DIC Compiler中直觀地顯示了TSV熱圖


其中一個(gè)步驟是3D系統(tǒng)連接檢查,用于驗(yàn)證半導(dǎo)體裸片、裸片堆疊、中介層、嵌入式橋接和封裝基板之間的電氣、邏輯和物理連接。這項(xiàng)檢查可以在設(shè)計(jì)中檢查從裸片上的邏輯裸片焊盤到主IO(鍵合和凸塊之間的物理連接)的電氣連接,并可以明確指出網(wǎng)狀結(jié)構(gòu)不完整或短路等問(wèn)題。3D設(shè)計(jì)規(guī)則檢查、裸片鏡像堆疊、鍵合協(xié)調(diào)以及功耗和DFT檢查等也在此范圍內(nèi)。


新思科技的3DIC Compiler軟件會(huì)檢查信號(hào)和供電是否借由TSV從底部裸片正確到達(dá)了頂部裸片。此外,它還可以進(jìn)行必要的熱仿真,從而對(duì)兩個(gè)裸片間的相互作用(包括功耗和隨后的產(chǎn)生熱量)進(jìn)行建模。兩個(gè)裸片之間的熱量需要散掉,而3DIC Compiler可以幫助開(kāi)發(fā)者利用多種不同的方法來(lái)實(shí)現(xiàn)這一點(diǎn)。


WoW解決方案(圖源:力積電)


在使用力積電和新思科技合作打造的全新3D WoW和CoW解決方案時(shí),經(jīng)認(rèn)證的新思科技數(shù)字設(shè)計(jì)系列解決方案會(huì)在從流片開(kāi)始的整個(gè)流程中為客戶提供協(xié)助,而3DIC Compiler正是構(gòu)建在該數(shù)字設(shè)計(jì)系列的基礎(chǔ)之上。這一新的解決方案在內(nèi)存和邏輯裸片之間提供了高帶寬,從而可以提高AI推理的性能和速度。


隨著AI技術(shù)日漸融入人們的日常生活,我們期望它變得更加智能,因此對(duì)內(nèi)存帶寬、IO和算力的總體需求會(huì)隨著時(shí)間的推移而不斷增長(zhǎng)。然而,摩爾定律已在放緩,因此先進(jìn)的封裝將會(huì)是芯片開(kāi)發(fā)者今后所要尋求的答案。3DIC Compiler等產(chǎn)品正在協(xié)助開(kāi)發(fā)者快速、有效地滿足這些新的應(yīng)用需求,推動(dòng)人工智能及更多領(lǐng)域向前發(fā)展。











原文標(biāo)題:新思科技攜手力積電,以3DIC解決方案將AI推向新高

文章出處:【微信公眾號(hào):新思科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 新思科技
    +關(guān)注

    關(guān)注

    5

    文章

    957

    瀏覽量

    52900
  • 力積電
    +關(guān)注

    關(guān)注

    0

    文章

    36

    瀏覽量

    309

原文標(biāo)題:新思科技攜手力積電,以3DIC解決方案將AI推向新高

文章出處:【微信號(hào):Synopsys_CN,微信公眾號(hào):新思科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    廣和通攜手du發(fā)布家庭智享融合CPE解決方案,AI NAS重構(gòu)家庭數(shù)據(jù)交互新體驗(yàn)

    3月4日,2026年世界移動(dòng)通信大會(huì)MWC期間,廣和通家庭智享融合CPE解決方案持續(xù)亮相,AI NAS功能全新升級(jí),深化“5G+AI+場(chǎng)景
    的頭像 發(fā)表于 03-05 09:47 ?206次閱讀
    廣和通<b class='flag-5'>攜手</b>du發(fā)布家庭智享融合CPE<b class='flag-5'>解決方案</b>,<b class='flag-5'>以</b><b class='flag-5'>AI</b> NAS重構(gòu)家庭數(shù)據(jù)交互新體驗(yàn)

    格羅方德收購(gòu)新思科技處理器 IP 解決方案業(yè)務(wù), 擴(kuò)充實(shí)力加速物理 AI 應(yīng)用落地

    方德(GlobalFoundries,納斯達(dá)克代碼:GFS)今日宣布達(dá)成最終協(xié)議收購(gòu)新思科技(Synopsys)的 ARC 處理器 IP 解決方案業(yè)務(wù),包括其工程師和設(shè)計(jì)師團(tuán)隊(duì)。這一戰(zhàn)略舉措加速格羅
    的頭像 發(fā)表于 01-15 10:12 ?486次閱讀

    思科技旗下Ansys仿真和分析解決方案產(chǎn)品組合已通過(guò)臺(tái)公司認(rèn)證

    思科技近日宣布,其旗下的Ansys仿真和分析解決方案產(chǎn)品組合已通過(guò)臺(tái)公司認(rèn)證,支持對(duì)面向臺(tái)公司最先進(jìn)制造工藝(包括臺(tái)公司N
    的頭像 發(fā)表于 10-21 10:11 ?597次閱讀

    思科剝離光學(xué)解決方案部門和PowerArtist業(yè)務(wù)

    思科技(Synopsys, Inc.,納斯達(dá)克股票代碼:SNPS)宣布已獲得所有相關(guān)監(jiān)管機(jī)構(gòu)的最終批準(zhǔn),正式推進(jìn)此前已公布的業(yè)務(wù)剝離計(jì)劃:將旗下光學(xué)解決方案部門(Optical
    的頭像 發(fā)表于 10-15 11:39 ?784次閱讀

    Socionext推出3D芯片堆疊與5.5D封裝技術(shù)

    Socionext Inc.(以下簡(jiǎn)稱“Socionext”)宣布,其3DIC設(shè)計(jì)現(xiàn)已支持面向消費(fèi)電子、人工智能(AI)和高性能計(jì)算(HPC)數(shù)據(jù)中心等多種應(yīng)用。通過(guò)結(jié)合涵蓋Chiplet、2.5D
    的頭像 發(fā)表于 09-24 11:09 ?2627次閱讀
    Socionext推出<b class='flag-5'>3</b>D芯片堆疊與5.5D封裝技術(shù)

    臺(tái)日月光主導(dǎo),3DIC先進(jìn)封裝聯(lián)盟正式成立

    與日月光攜手主導(dǎo),旨在攻克先進(jìn)封裝領(lǐng)域現(xiàn)存難題,推動(dòng)產(chǎn)業(yè)邁向新高度。 據(jù)了解,3DIC AMA 的成員構(gòu)成極為多元,廣泛涵蓋晶圓代工、封裝、設(shè)備與材料等多個(gè)關(guān)鍵領(lǐng)域的企業(yè),首批加入的成員數(shù)量就已達(dá)到 37 家。臺(tái)
    的頭像 發(fā)表于 09-15 17:30 ?1124次閱讀

    3DIC 測(cè)試革新:AI 驅(qū)動(dòng)的 ModelOps 如何重構(gòu)半導(dǎo)體制造效率?

    (PDFSolutions)推出的ModelOps系統(tǒng)完整版(第一階段),正是為破解這一困局而生,把AI模型從“實(shí)驗(yàn)室”快速推向“量產(chǎn)線”,通過(guò)端到端平臺(tái)實(shí)現(xiàn)從訓(xùn)練到
    的頭像 發(fā)表于 08-19 13:45 ?1028次閱讀
    <b class='flag-5'>3DIC</b> 測(cè)試革新:<b class='flag-5'>AI</b> 驅(qū)動(dòng)的 ModelOps 如何重構(gòu)半導(dǎo)體制造效率?

    軟通動(dòng)力攜手華為云推出AI知識(shí)引擎與數(shù)據(jù)工程融合創(chuàng)新解決方案

    在華為開(kāi)發(fā)者大會(huì)2025中,軟通動(dòng)力攜手華為云華為云昇騰AI、盤古大模型、ModelArts等為技術(shù)底座,全新升級(jí)數(shù)據(jù)治理基線解決方案,正式發(fā)布A
    的頭像 發(fā)表于 06-28 17:07 ?1607次閱讀

    思科攜手是德科技推出AI驅(qū)動(dòng)的射頻設(shè)計(jì)遷移流程

    公司的模擬設(shè)計(jì)遷移(ADM)方法學(xué)為基礎(chǔ),集成了新思科AI驅(qū)動(dòng)的射頻遷移解決方案與是德科技的射頻解決方案,可簡(jiǎn)化無(wú)源器件和設(shè)計(jì)組件的重新
    的頭像 發(fā)表于 06-27 17:36 ?1521次閱讀

    思科攜手微軟借助AI技術(shù)加速芯片設(shè)計(jì)

    近日,微軟Build大會(huì)在西雅圖盛大開(kāi)幕,聚焦AI在加速各行業(yè)(包括芯片設(shè)計(jì)行業(yè))科學(xué)突破方面的變革潛力。作為Microsoft Discovery平臺(tái)發(fā)布的啟動(dòng)合作伙伴,新思科技亮相本次大會(huì),并攜手微軟
    的頭像 發(fā)表于 06-27 10:23 ?1087次閱讀

    行芯科技亮相2025世界半導(dǎo)體博覽會(huì)

    ”的簽核技術(shù)也迎來(lái)新的挑戰(zhàn)與機(jī)遇,會(huì)議上市場(chǎng)代表發(fā)表《面向3DIC的Signoff挑戰(zhàn)與行芯創(chuàng)新策略》主題演講,展示自研3DIC Signoff全流程解決方案,引起行業(yè)高度關(guān)注。
    的頭像 發(fā)表于 06-26 15:05 ?1241次閱讀

    行芯科技揭示先進(jìn)工藝3DIC Signoff破局之道

    在當(dāng)下3DIC技術(shù)作為提升芯片性能和集成度的重要路徑,正面臨著諸多挑戰(zhàn),尤其是Signoff環(huán)節(jié)的復(fù)雜性問(wèn)題尤為突出。此前,6月6日至8日,由中國(guó)科學(xué)院空天信息創(chuàng)新研究院主辦的“第四屆電子與信息前沿
    的頭像 發(fā)表于 06-12 14:22 ?1222次閱讀

    思科攜手臺(tái)公司開(kāi)啟埃米級(jí)設(shè)計(jì)時(shí)代

    思科技近日宣布持續(xù)深化與臺(tái)公司的合作,為臺(tái)公司的先進(jìn)工藝和先進(jìn)封裝技術(shù)提供可靠的EDA和IP解決方案,加速AI芯片設(shè)計(jì)和多芯片設(shè)計(jì)創(chuàng)新
    的頭像 發(fā)表于 05-27 17:00 ?1194次閱讀

    西門子與臺(tái)合作推動(dòng)半導(dǎo)體設(shè)計(jì)與集成創(chuàng)新 包括臺(tái)N3P N3C A14技術(shù)

    西門子和臺(tái)在現(xiàn)有 N3P 設(shè)計(jì)解決方案的基礎(chǔ)上,進(jìn)一步推進(jìn)針對(duì)臺(tái) N
    發(fā)表于 05-07 11:37 ?1523次閱讀

    中軟國(guó)際攜手華為推出政務(wù)AI全棧解決方案

    近日,在華為中國(guó)合作伙伴大會(huì)2025的“數(shù)智賦能城市全域數(shù)字化轉(zhuǎn)型“主題論壇上,中軟國(guó)際副總裁、AIGC研究院院長(zhǎng)萬(wàn)如意博士《昇騰算力x政務(wù)智囊團(tuán)—政務(wù)AI全棧解決方案,賦能城市服務(wù)新范式》為題
    的頭像 發(fā)表于 03-24 17:30 ?1530次閱讀