楷登電子(美國 Cadence 公司,NASDAQ:CDNS)今日宣布,其數字和定制 / 模擬設計流程已獲得 TSMC N3E 和 N4P 工藝認證,支持最新的設計規則手冊(DRM)。此外,Cadence 和 TSMC 交付了 N3E 和 N4P 制程設計套件(PDK)和設計流程,以加速客戶采用,并推動移動、人工智能和超大規模計算設計創新。雙方的共同客戶正在積極使用新的 N3E 和 N4P PDK 進行設計,一些測試芯片已經成功流片,有力證明了 Cadence 解決方案可以幫助客戶提高工程效率,最大限度地發揮 TSMC 最新工藝技術提供的功耗、性能和面積(PPA)優勢。
Cadence 的數字和定制 / 模擬先進節點解決方案支持公司的智能系統設計?(Intelligent System Design?)戰略,旨在實現系統級芯片(SoC)的卓越設計。
N3E 和 N4P 工藝的數字全流程認證
Cadence 與 TSMC 密切合作,確保其面向 TSMC 先進 N3E 和 N4P 工藝技術的數字全流程經過優化。完整的 RTL-to-GDS 流程包括 Cadence Innovus? Implementation System、Quantus? Extraction Solution、Quantus Field Solver、Tempus? Timing Signoff Solution 及 ECO Option、Pegasus? Verification System、Liberate? Characterization Solution 和 Voltus? IC Power Integrity Solution。此外,Cadence Genus? Synthesis Solution 和預測性的 iSpatial technology 也支持 TSMC N3E 和 N4P 工藝技術。
數字全流程提供了支持 TSMC N3E 和 N4P 工藝技術的幾個關鍵能力,包括實現和簽核結果之間的相關性;增強的對通孔支柱(via pillar)支持;有效處理包含很多多高度、多電壓閾值(VT)和驅動強度單元的大型標準單元庫;低電壓單元表征和經過認證的簽核時序準確度;以及通過 Quantus Extraction Solution 和 Quantus Field Solver 實現經過認證的提取準確度。
N3E 和 N4P 定制 / 模擬流程認證
Cadence Virtuoso? Design Platform(包括 Virtuoso Schematic Editor、Virtuoso ADE Product Suite 和 Virtuoso Layout Suite EXL)、Spectre? Simulation Platform(包括 Spectre X Simulator、Spectre Accelerated Parallel Simulator(APS)、Spectre eXtensive Partitioning Simulator(XPS)和 Spectre RF Option)以及 Virtuoso Application Library Environment 和 Voltus-Fi Custom Power Integrity Solution 已獲得 TSMC N3E 和 N4P 工藝最新認證。Virtuoso Design Platform 的一個獨特之處在于可與 Innovus Implementation System 緊密集成,通過使用一個共同的數據庫增強了混合信號設計的實現方法學。Virtuoso Application Library Environment 中的 Virtuoso Schematic Editor 的遷移模塊已被 TSMC 成功集成并通過驗證。
Virtuoso Schematic Editor、Virtuoso ADE Suite 和集成的 Spectre X Simulator 已經針對定制設計參考流程(CDRF)進行了優化,用于管理工藝角仿真、統計分析、設計中心化和電路優化。此外,CDRF 的 Virtuoso Layout Suite EXL 也針對高效布局實現進行了加強,為客戶提供多項功能,包括一個獨特的基于行的實現方法學,它在放置、布線、填充和插入 dummy 上具有交互和輔助功能;加強的模擬遷移和布局重用功能;集成的寄生參數提取和 EM-IR 檢查以及集成的物理驗證功能。
“通過我們最近與 Cadence 的合作,客戶可以輕松從我們最新 N3E 和 N4P 工藝技術的功耗和性能大幅改善中受益,以推動設計創新。”TSMC 設計基礎設施管理部副總裁 Suk Lee 說,“我們的客戶必須以極快的速度完成設計開發,以跟上市場需求,設計流程的認證讓客戶充滿信心,他們相信可以利用我們的技術實現設計目標,更快地將產品推向市場。”
“我們的數字和定制 / 模擬流程具有豐富的功能,使我們的客戶在創建 N3E 和 N4P 設計時能夠實現最佳的 PPA 結果,同時提高工程生產率。”Cadence 公司資深副總裁兼數字和簽核事業部總經理 Chin-Chi Teng 博士表示,“通過與 TSMC 的密切合作,我們正在幫助客戶在移動、人工智能和超大規模等各種細分市場實現卓越的 SoC 設計,我們期待可以實現更多成功的先進節點創新。”
-
模擬設計
+關注
關注
1文章
57瀏覽量
18815 -
Cadence
+關注
關注
68文章
1011瀏覽量
146920 -
人工智能
+關注
關注
1817文章
50098瀏覽量
265324 -
DRM
+關注
關注
0文章
48瀏覽量
15610
發布評論請先 登錄
負載開關PMOS管HC4P04(4P04) 低內阻 導通損耗小
探索AFBR - S4N44P164M 4×4 NUV - MT硅光電倍增管陣列的卓越性能
海微科技榮獲ISO/SAE 21434汽車網絡安全流程認證證書
銀基科技榮獲CCC東亞首張數字鑰匙認證
新思科技旗下Ansys仿真和分析解決方案產品組合已通過臺積公司認證
工業超聲波清洗機非標定制的一般流程
Cadence基于臺積電N4工藝交付16GT/s UCIe Gen1 IP
格見半導體榮獲ISO 26262 ASIL-D功能安全流程認證證書
新思科技攜手是德科技推出AI驅動的射頻設計遷移流程
小鵬汽車斬獲兩項國際頂級安全認證 ISO 26262功能安全流程認證和ISO 21448預期功能安全(SOTIF)流程認證
Cadence數字和定制 / 模擬設計流程獲得N4P工藝認證
評論