国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Versal ACAP的高層次綜述

Xilinx賽靈思官微 ? 來源:Xilinx賽靈思官微 ? 作者:Xilinx賽靈思官微 ? 2022-06-16 10:23 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Versal 自適應(yīng)計(jì)算加速平臺(tái)( ACAP )將標(biāo)量引擎( Scalar Engine )、自適應(yīng)引擎( Adaptable Engine )和智能引擎( Intelligent Engine )與領(lǐng)先的存儲(chǔ)器和交互技術(shù)有機(jī)結(jié)合,從而為任何應(yīng)用提供強(qiáng)大的異構(gòu)加速功能。最重要的是,Versal ACAP 硬件和軟件是專為數(shù)據(jù)科學(xué)家和軟硬件開發(fā)者開展編程和優(yōu)化工作而提供的。Versal ACAP 受到諸多工 具、軟件、資源庫(kù)、IP、中間件和框架的廣泛支持,適用于所有業(yè)界標(biāo)準(zhǔn)的設(shè)計(jì)流程。

本文檔涵蓋了以下設(shè)計(jì)進(jìn)程:系統(tǒng)和解決方案規(guī)劃,即確認(rèn)系統(tǒng)級(jí)別的組件、性能、I/O 和數(shù)據(jù)傳輸要求,包括解決方案到 PS、PL 和 AI 引擎的應(yīng)用映射。同時(shí),本指南旨在提供 Versal ACAP 的高層次綜述,如下所示:

·第 2 章:系統(tǒng)架構(gòu):提供 Versal ACAP 概述,包含每個(gè)高層次集成塊的摘要,其中包括每個(gè)塊的用途以及彼此之間的關(guān)聯(lián)。

·第 3 章:系統(tǒng)規(guī)劃:描述每個(gè) Versal 器件系列與不同系統(tǒng)設(shè)計(jì)類型和設(shè)計(jì)流程之間的關(guān)聯(lián)。

·第 4 章:設(shè)計(jì)流程:描述賽靈思設(shè)計(jì)工具和支持用于 Versal ACAP 的設(shè)計(jì)流程。

·第 5 章:系統(tǒng)移植:為以 Versal ACAP 為目標(biāo)的設(shè)計(jì)提供高層次系統(tǒng)移植建議以及每個(gè)塊的移植信息。

由于篇幅有限,本文僅節(jié)選了部分關(guān)于系統(tǒng)規(guī)劃的內(nèi)容。如果您希望查閱完本設(shè)計(jì)指南的其他內(nèi)容,請(qǐng)至文末點(diǎn)擊鏈接下載完整版。

系統(tǒng)規(guī)劃

要正確規(guī)劃系統(tǒng),您必須根據(jù)自己的目標(biāo)應(yīng)用或系統(tǒng)設(shè)計(jì)類型明確系統(tǒng)要求。其中包括識(shí)別具有正確特性(例如, DDRMC IP 數(shù)量、AI 引擎等)的相應(yīng) Versal 器件。

系統(tǒng)設(shè)計(jì)類型

Versal ACAP 屬于異構(gòu)計(jì)算平臺(tái),具有多個(gè)計(jì)算引擎。在 Versal ACAP 上可映射各種應(yīng)用,包括對(duì)無(wú)線系統(tǒng)、機(jī)器學(xué)習(xí)推斷和視頻處理算法進(jìn)行信號(hào)處理。除了多個(gè)計(jì)算引擎外,Versal ACAP 還可使用高速串行 I/O、片上網(wǎng)絡(luò)( NoC )、DDR4/LPDDR4 存儲(chǔ)器控制器和多重速率以太網(wǎng)媒體訪問控制器( MRMAC )來提供超高系統(tǒng)帶寬。Versal 器件分類為 Versal Prime 系列、Premium 系列和 AI Core 系列。下圖顯示了每種 Versal 器件系列所支持的不同系統(tǒng)設(shè)計(jì)類型和設(shè)計(jì)流程。

a895efdc-ed0a-11ec-ba43-dac502259ad0.png

下表顯示了每種 Versal 器件系列所支持的系統(tǒng)設(shè)計(jì)類型和設(shè)計(jì)流程。如該表中所示,大部分設(shè)計(jì)流程都以構(gòu)建平臺(tái)為基礎(chǔ)。

a8ab9ae4-ed0a-11ec-ba43-dac502259ad0.png

點(diǎn)擊對(duì)應(yīng)圖片查看詳細(xì)內(nèi)容

a8cae7a0-ed0a-11ec-ba43-dac502259ad0.png

a8e6a0e4-ed0a-11ec-ba43-dac502259ad0.png

在設(shè)計(jì)流程中使用 Vitis 環(huán)境

Vitis 環(huán)境由工具、庫(kù)和 IP 組成,支持您對(duì) Versal ACAP 應(yīng)用的不同要素進(jìn)行編程、運(yùn)行和調(diào)試,包括AI 引擎內(nèi)核與圖、可編程邏輯( PL )函數(shù)以及處理器系統(tǒng)( PS )上運(yùn)行的軟件應(yīng)用。Vitis 工具使用基于平臺(tái)的方法,其中系統(tǒng)按概念分為以下要素,這些要素可并行開發(fā)和測(cè)試:

平臺(tái)

自適應(yīng)子系統(tǒng)

軟件應(yīng)用

Vitis 環(huán)境設(shè)計(jì)方法論

要求:開始開發(fā)前,您必須選擇最適合您的應(yīng)用的 Versal 器件,然后根據(jù)應(yīng)用要求按功能目標(biāo)(PS、AI 引擎和 PL)對(duì)設(shè)計(jì)進(jìn)行分區(qū)。在此情況下,您必須了解:

系統(tǒng)設(shè)計(jì)注意事項(xiàng),例如吞吐量和時(shí)延

域功能以及域間功能,包括計(jì)算和帶寬

整個(gè)系統(tǒng)和各子系統(tǒng)中的數(shù)據(jù)流和控制流程

此外,您必須注意平臺(tái)的目標(biāo)類型。您必須規(guī)劃并設(shè)計(jì)開發(fā)板上的外設(shè)和接口以及定制開發(fā)板上可用的存儲(chǔ)器資源。

方法論概述:下圖顯示了基于 Vitis 環(huán)境設(shè)計(jì)流程的開發(fā)方法論的高層次表示法。

a8fd5190-ed0a-11ec-ba43-dac502259ad0.png

Vitis 環(huán)境開發(fā)方法論反應(yīng)了 Versal ACAP 系統(tǒng)的異構(gòu)性質(zhì),此類系統(tǒng)通常是由 PS、PL 和 AI 引擎功能組成的。您可使用 Vitis 工具來獨(dú)立開發(fā)并驗(yàn)證這些組件,并逐漸將其加以集成以構(gòu)成最終系統(tǒng)。

Vitis 環(huán)境設(shè)計(jì)流程是迭代性流程,可能多次循環(huán)執(zhí)行每個(gè)步驟,并通過后續(xù)迭代來向自適應(yīng)系統(tǒng)添加更多層級(jí)或元件。各團(tuán)隊(duì)可以快速迭代早期步驟,將更多時(shí)間用于后續(xù)步驟,以便提供更詳細(xì)的性能數(shù)據(jù)。

最佳實(shí)踐:Vitis 環(huán)境設(shè)計(jì)方法論的基礎(chǔ)是迭代方法和并行開發(fā)。因此,強(qiáng)烈建議您采用如下最佳實(shí)踐:

并行開發(fā)自適應(yīng)子系統(tǒng)和定制平臺(tái)。

對(duì)系統(tǒng)進(jìn)行精確分區(qū),即上述兩個(gè)要素可各自單獨(dú)開發(fā)和驗(yàn)證,從而節(jié)省時(shí)間和精力。

單獨(dú)調(diào)試并驗(yàn)證 AI 引擎圖和每個(gè) PL 內(nèi)核,然后再進(jìn)行集成。

采用此方法可以盡可能提升在集成階段快速融合的可能性。已知所有組件都正確無(wú)誤的前提下,集成問題的調(diào)試難度大大降低。

使用標(biāo)準(zhǔn)AMD賽靈思平臺(tái)(例如,VCK190)來集成并驗(yàn)證由 AI 引擎圖和 PL 內(nèi)核組成的自適應(yīng)子系統(tǒng),然后再將目標(biāo)瞄準(zhǔn)定制平臺(tái)。

AMD 賽靈思平臺(tái)都經(jīng)過預(yù)驗(yàn)證,可立即部署到硬件上。通過使用標(biāo)準(zhǔn) AMD 賽靈思平臺(tái),AI 引擎圖和 PL 內(nèi)核的開發(fā)者即可使 用仿真或硬件開發(fā)板來驗(yàn)證自適應(yīng)子系統(tǒng),同時(shí)可以避免定制平臺(tái)的不確定性和復(fù)雜性。

確保在流程每個(gè)階段都能滿足性能目標(biāo)。

在硬件中運(yùn)行完整系統(tǒng)與在隔離環(huán)境中對(duì)個(gè)別組件進(jìn)行仿真相比,性能結(jié)果并無(wú)明顯改善。因此,有必要在流程中盡早對(duì)任何性能問題進(jìn)行完整檢查和調(diào)試。在組件級(jí)別確保滿足性能目標(biāo)難度遠(yuǎn)低于在包含所有組件間交互的復(fù)雜系統(tǒng)環(huán)境內(nèi)滿足性能目標(biāo)。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • Versal
    +關(guān)注

    關(guān)注

    1

    文章

    173

    瀏覽量

    8470
  • ACAP
    +關(guān)注

    關(guān)注

    1

    文章

    54

    瀏覽量

    8709

原文標(biāo)題:Versal ACAP 設(shè)計(jì)指南

文章出處:【微信號(hào):賽靈思,微信公眾號(hào):Xilinx賽靈思官微】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    元宵暖企送關(guān)懷,政企同心促發(fā)展 — 天河科技園管委會(huì)到訪致遠(yuǎn)電子慰問高層次人才

    導(dǎo)讀元宵暖企!天河科技園管委會(huì)許文進(jìn)一行到訪致遠(yuǎn)電子,慰問高層次人才周立功,明確將護(hù)航企業(yè)與人才;致遠(yuǎn)電子表態(tài),將加大研發(fā)、深耕核心技術(shù),與管委會(huì)同心共促高質(zhì)量發(fā)展。元宵添暖意,政企共前行。當(dāng)元宵
    的頭像 發(fā)表于 03-04 11:35 ?188次閱讀
    元宵暖企送關(guān)懷,政企同心促發(fā)展 — 天河科技園管委會(huì)到訪致遠(yuǎn)電子慰問<b class='flag-5'>高層次</b>人才

    高層次綜合在FPGA設(shè)計(jì)中的價(jià)值與局限

    一條是“硬核派”,直接用 Verilog/VHDL 寫 RTL,控制信號(hào)級(jí)細(xì)節(jié),精打細(xì)算每個(gè)資源。
    的頭像 發(fā)表于 02-27 15:32 ?234次閱讀

    HLS設(shè)計(jì)中的BRAM使用優(yōu)勢(shì)

    高層次綜合(HLS)是一種將高級(jí)編程語(yǔ)言(如C、C++或SystemC)轉(zhuǎn)換為硬件描述語(yǔ)言(HDL)的設(shè)計(jì)方法。在FPGA設(shè)計(jì)中,設(shè)計(jì)者可以靈活地利用FPGA內(nèi)部的資源,如塊RAM(BRAM)。雖然
    的頭像 發(fā)表于 01-28 14:36 ?244次閱讀

    通過vivado HLS設(shè)計(jì)一個(gè)FIR低通濾波器

    Vivado HLS是一款強(qiáng)大的高層次綜合工具,可將C/C++代碼轉(zhuǎn)換為硬件描述語(yǔ)言(HDL),顯著提升FPGA開發(fā)效率。
    的頭像 發(fā)表于 01-20 16:19 ?305次閱讀
    通過vivado HLS設(shè)計(jì)一個(gè)FIR低通濾波器

    使用三菱Q系列和FX2N系列進(jìn)行CC-Link通訊

    CC-Link(Control &Communication Link,控制與通信鏈路系統(tǒng)),是三菱電機(jī)推出的開放式現(xiàn)場(chǎng)總線,其數(shù)據(jù)容量大,通信速度多級(jí)可選擇,而且它是一個(gè)以設(shè)備層為主的網(wǎng)絡(luò),同時(shí)也可覆蓋較高層次的控制層和較低層次的傳感層。
    的頭像 發(fā)表于 01-12 16:20 ?2401次閱讀
    使用三菱Q系列和FX2N系列進(jìn)行CC-Link通訊

    探索AMD XILINX Versal Prime Series VMK180評(píng)估套件,開啟硬件創(chuàng)新之旅

    探索AMD XILINX Versal Prime Series VMK180評(píng)估套件,開啟硬件創(chuàng)新之旅 在電子設(shè)計(jì)的領(lǐng)域中,快速實(shí)現(xiàn)原型設(shè)計(jì)并確保高性能是每一位工程師的追求。AMD XILINX
    的頭像 發(fā)表于 12-15 14:40 ?512次閱讀

    一些神經(jīng)網(wǎng)絡(luò)加速器的設(shè)計(jì)優(yōu)化方案

    的 200 倍,所以設(shè)計(jì)多層次訪存的目的也是為了減少高層次數(shù)據(jù)訪問的開銷。 如果一個(gè)輸入數(shù)據(jù)值被重復(fù)用于許多操作,理想情況下,該值從 DRAM 移到 RF 一次, ALU 從 RF 多次讀取。然后
    發(fā)表于 10-31 07:14

    AMD Versal自適應(yīng)SoC內(nèi)置自校準(zhǔn)的工作原理

    本文提供有關(guān) AMD Versal 自適應(yīng) SoC 內(nèi)置自校準(zhǔn) (BISC) 工作方式的詳細(xì)信息。此外還詳述了 Versal 的異步模式及其對(duì) BISC 的影響。
    的頭像 發(fā)表于 10-21 08:18 ?4170次閱讀

    龍芯中科攜手中西部高校構(gòu)筑人才培養(yǎng)高地

    如何面向未來科技發(fā)展趨勢(shì)和國(guó)家重大戰(zhàn)略需求,為中西部地區(qū)培養(yǎng)能夠突破關(guān)鍵領(lǐng)域“卡脖子”難題的高層次人才?近日,龍芯中科攜手中西部高校,給出了自己的回答。
    的頭像 發(fā)表于 10-09 14:04 ?590次閱讀

    適用于SystemC/C++驗(yàn)證的形式化解決方案

    雖然 SystemC/C++ 編程風(fēng)格已使用多年,但最近出現(xiàn)了一些特定使用模式,它們推動(dòng)工程團(tuán)隊(duì)采用共同的設(shè)計(jì)流程。這包括抽象算法設(shè)計(jì)代碼用作高層次綜合 (HLS) 工具的輸入,虛擬平臺(tái)模型用于早期軟件測(cè)試,可配置的知識(shí)產(chǎn)權(quán) (IP) 模塊,等等。
    的頭像 發(fā)表于 06-24 11:07 ?1263次閱讀
    適用于SystemC/C++驗(yàn)證的形式化解決方案

    基于AMD Versal器件實(shí)現(xiàn)PCIe5 DMA功能

    Versal是AMD 7nm的SoC高端器件,不僅擁有比16nm性能更強(qiáng)的邏輯性能,并且其PS系統(tǒng)中的CPM PCIe也較上一代MPSoC PS硬核PCIe單元強(qiáng)大得多。本節(jié)將基于AMD官方開發(fā)板展示如何快速部署PCIe5x8及DMA功能。
    的頭像 發(fā)表于 06-19 09:44 ?1829次閱讀
    基于AMD <b class='flag-5'>Versal</b>器件實(shí)現(xiàn)PCIe5 DMA功能

    一等獎(jiǎng)獎(jiǎng)金30萬(wàn)元!江西省首屆高層次人才創(chuàng)新創(chuàng)業(yè)大賽新能源(未來能源)專題賽火熱報(bào)名中

    江西省首屆高層次人才創(chuàng)新創(chuàng)業(yè)大賽 新能源(未來能源)專題賽 才聚江西·創(chuàng)贏未來 為大力推進(jìn)以賽引才,根據(jù)全省統(tǒng)一部署,宜春市將承辦江西省首屆高層次人才創(chuàng)新創(chuàng)業(yè)大賽新能源(未來能源)專題賽。具體情況
    的頭像 發(fā)表于 06-16 17:19 ?749次閱讀

    AMD第二代Versal AI Edge和Versal Prime系列加速量產(chǎn) 為嵌入式系統(tǒng)實(shí)現(xiàn)單芯片智能

    我們推出了 AMD 第二代 Versal AI Edge 系列和第二代 Versal Prime 系列,這兩款產(chǎn)品是對(duì) Versal 產(chǎn)品組合的擴(kuò)展,可為嵌入式系統(tǒng)實(shí)現(xiàn)單芯片智能。
    的頭像 發(fā)表于 06-11 09:59 ?1855次閱讀

    第二代AMD Versal Premium系列SoC滿足各種CXL應(yīng)用需求

    第二代 AMD Versal Premium 系列自適應(yīng) SoC 是一款多功能且可配置的平臺(tái),提供全面的 CXL 3.1 子系統(tǒng)。該系列自適應(yīng) SoC 旨在滿足從簡(jiǎn)單到復(fù)雜的各種 CXL 應(yīng)用需求
    的頭像 發(fā)表于 04-24 14:52 ?1250次閱讀
    第二代AMD <b class='flag-5'>Versal</b> Premium系列SoC滿足各種CXL應(yīng)用需求

    四創(chuàng)電子召開人工智能應(yīng)用研究中心成立大會(huì)

    近日,四創(chuàng)電子召開人工智能應(yīng)用研究中心成立大會(huì)暨揭牌儀式,公司黨委、經(jīng)營(yíng)班子成員,子公司、各部門負(fù)責(zé)人,高層次人才及相關(guān)員工代表參加會(huì)議。
    的頭像 發(fā)表于 04-18 17:12 ?1110次閱讀