国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

采用系統參考模式設計JESD 204B時鐘

電子設計 ? 來源:網友電子設計發布 ? 作者:網友電子設計發布 ? 2021-11-24 14:48 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

您好,歡迎再度光臨“時序至關重要”博客系列。在一篇以前的文章中,Timothy T.曾談到JESD204B接口標準(該標準越來越受歡迎,因為它能在高速數據采集系統里簡化設計)的時鐘要求。在本文中,筆者將談論抖動合成器與清除器的不同系統參考信號(SYSREF)模式,以及如何用它們來最大限度地提高JESD204B時鐘方案的性能。

LMK04821系列器件為該話題提供了很好的范例研究素材,因為它們是高性能的雙環路抖動清除器,可在具有器件和SYSREF時鐘的子類1時鐘方案里驅動多達七個JESD204B轉換器或邏輯器件。圖1是典型JESD204B系統(以LMK04821系列器件作為時鐘解決方案)的高級方框圖。

pYYBAGGKZWCANR9qAABphiYnbZU090.jpg

圖1:典型的JEDEC JESD204B應用方框圖

LMK04821憑借來自第二鎖相環(PLL)電壓控制振蕩器的單個SYSREF時鐘分頻器來產生SYSREF信號。信號從分頻器被分配到個別的輸出路徑。每個輸出路徑均包含數字和模擬延遲,以調節與器件時鐘有關的SYSREF相位。

根據JESD204B標準,SYSREF可采用不同的模式,如圖2所示。它可以是連續性(也稱為周期性)、有間隙的周期性或一次性信號。連續性和有間隙的周期性SYSREF的周期必須是本地多幀時鐘(LMFC)的整數倍,以避免多幀中間的SYSREF脈沖。

連續性模式允許連續性輸出。由于從SYSREF至器件時鐘存在串擾,因此許多開發人員不用連續性模式。但是,連續性模式使系統開發人員能在兩個信號之間手動設置恰當的確定性相位關系。設置后,它可變為有間隙的周期性SYSREF。

在有間隙的周期性或一次性模式中,SYSREF時鐘分頻器的輸出通過脈沖發生器被饋送給輸出路徑。脈沖發生器用門控制SYSREF信號,只讓少數脈沖通過。脈沖數可被設定為一個、兩個、四個或八個。因為沒有周期性信號,所以從SYSREF至器件時鐘的串擾被最大限度地減少。

LMK0482x中另一類有間隙的周期性SYSREF模式是請求模式,只要SYNC/SYSREF_REQ引腳為高電平,該模式就能輸出SYSREF脈沖的連續流。

poYBAGGKZWKAGlr9AAB2hGqJY3M970.jpg

圖2:LMK0482x的SYSREF模式是:a)連續性SYSREF;b)脈沖式SYSREF(一次性或有間隙的周期性模式);c)SYSREF請求(有間隙的周期性模式)

在LMK04821器件中,內部SYSREF分配路徑與輸出分頻器同步路徑共享。因此,它需要一個特定的寄存器寫入序列,以支持同步輸出和無干擾SYSREF脈沖的產生。在表1中,筆者描述的方法都與它們的寄存器寫入序列一起列出。表1還展示了內容為十進制值的內部寄存器字段名。具有相同編號的步驟可以互換。

JESD204B標準是減少布局工作量,同時在信號轉換器和邏輯器件之間采用串行化數據傳輸。通過充分利用JESD204B致能時鐘器件的SYSREF模式,您可在整個系統中輕松創建確定性的相位關系。

在JESD204B設計等方面,有沒有您希望我們談及的其它時鐘設計挑戰?歡迎通過登錄在下邊發表評論來告知筆者。

編輯:jq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 脈沖
    +關注

    關注

    20

    文章

    908

    瀏覽量

    99742
  • 模擬
    +關注

    關注

    7

    文章

    1447

    瀏覽量

    85384
  • 分頻器
    +關注

    關注

    43

    文章

    536

    瀏覽量

    53356
  • 引腳
    +關注

    關注

    16

    文章

    2111

    瀏覽量

    55687
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    LMK04828 超低噪聲JESD204B兼容時鐘抖動清除器技術手冊

    轉換器或其他邏輯器件。SYSREF 可以使用直流和交流耦合提供。不僅限于JESD204B應用,14 個輸出中的每一個都可以單獨配置為傳統時鐘系統的高性能輸出。
    的頭像 發表于 09-15 10:10 ?995次閱讀
    LMK04828 超低噪聲<b class='flag-5'>JESD204B</b>兼容<b class='flag-5'>時鐘</b>抖動清除器技術手冊

    ?LMK0482x系列超低噪聲JESD204B兼容時鐘抖動清除器技術文檔總結

    轉換器或其他邏輯器件。SYSREF 可以使用直流和交流耦合提供。不僅限于JESD204B應用,14 個輸出中的每一個都可以單獨配置為傳統時鐘系統的高性能輸出。
    的頭像 發表于 09-15 10:03 ?811次閱讀
    ?LMK0482x系列超低噪聲<b class='flag-5'>JESD204B</b>兼容<b class='flag-5'>時鐘</b>抖動清除器技術文檔總結

    LMK04616 超低噪聲低功耗JESD204B兼容時鐘抖動清除器總結

    LMK0461x 器件系列是業界性能最高、功耗最低的抖動清除器,支持 JESD204B。16 個時鐘輸出可配置為使用器件和 SYSREF 時鐘驅動 8 個 JESD204B 轉換器或其
    的頭像 發表于 09-12 16:50 ?1029次閱讀
    LMK04616 超低噪聲低功耗<b class='flag-5'>JESD204B</b>兼容<b class='flag-5'>時鐘</b>抖動清除器總結

    ?LMK04828-EP 超低噪聲JESD204B兼容時鐘抖動清除器總結

    。SYSREF 可以使用直流和交流耦合提供。不僅限于JESD204B應用,14 個輸出中的每一個都可以單獨配置為傳統時鐘系統的高性能輸出。
    的頭像 發表于 09-12 16:13 ?976次閱讀
    ?LMK04828-EP 超低噪聲<b class='flag-5'>JESD204B</b>兼容<b class='flag-5'>時鐘</b>抖動清除器總結

    LMK04832 超低噪聲、3.2 GHz、15 輸出、JESD204B 時鐘抖動清除器技術手冊

    JESD204B轉換器或其他邏輯器件。SYSREF 可以使用直流和交流耦合提供。不僅限于JESD204B應用,14 個輸出中的每一個都可以單獨配置為傳統時鐘系統的高性能輸出。
    的頭像 發表于 09-12 14:11 ?1147次閱讀
    LMK04832 超低噪聲、3.2 GHz、15 輸出、<b class='flag-5'>JESD204B</b> <b class='flag-5'>時鐘</b>抖動清除器技術手冊

    ?LMK04368-EP 超低噪聲JESD204B/C雙環路時鐘抖動清除器總結

    JESD204B/C 轉換器或其他邏輯器件。SYSREF 可以使用直流和交流耦合提供。不僅限于 JESD204B/C 應用,14 個輸出中的每一個都可以單獨配置為傳統時鐘系統的高性能
    的頭像 發表于 09-11 10:23 ?769次閱讀
    ?LMK04368-EP 超低噪聲<b class='flag-5'>JESD204B</b>/C雙環路<b class='flag-5'>時鐘</b>抖動清除器總結

    JESD204B生存指南

    實用JESD204B來自全球數據轉換器市場份額領導 者的技術信息、提示和建議
    發表于 05-30 16:31 ?0次下載

    JESD204B IP核的配置與使用

    物理層的位置,一種是物理層在JESD204 IP里;另外一種是物理層在JESD204 IP外部,需要再配置JESD204 phy IP核進行使用。
    的頭像 發表于 05-24 15:05 ?2344次閱讀
    <b class='flag-5'>JESD204B</b> IP核的配置與使用

    替代HMC7044超低噪高性能時鐘抖動消除器支持JESD204B

    1. 概述PC7044是一款高性能雙環路的整數時鐘抖動消除器,可以為具有并行或串(JESD204B型)接口的高速數據轉換器執行參考時鐘選擇和超低噪聲頻率的生成。 PC7044具有兩個整數模式
    發表于 05-08 15:57

    LTC6953具有11個輸出并支持JESD204B/JESD204C協議的超低抖動、4.5GHz時鐘分配器技術手冊

    C subclass 1 器件時鐘 / SYSREF 對以及一個通用輸出,或者就是 11 個面向非 JESD204B/JESD204C 應用的通用時鐘輸出。每個輸出都有自己的可個別編程
    的頭像 發表于 04-16 14:28 ?1209次閱讀
    LTC6953具有11個輸出并支持<b class='flag-5'>JESD204B</b>/<b class='flag-5'>JESD204</b>C協議的超低抖動、4.5GHz<b class='flag-5'>時鐘</b>分配器技術手冊

    AD9680 JESD204B接口的不穩定會導致較大的電流波動,怎么解決?

    AD采集芯片為AD9680-1000,時鐘芯片為AD9528。當 AD 采樣時鐘為 500MHz 時,jesd204B (串行線速 = 5 Gbps) 穩定。但是,當 AD 采樣時鐘
    發表于 04-15 06:43

    AD9528提供14路LVDS/HSTL輸出的JESD204B/JESD204C時鐘發生器技術手冊

    AD9528是一款雙級PLL,集成JESD204B/JESD204C SYSREF發生器,可用于多器件同步。第一級鎖相環(PLL) (PLL1)通過減少系統時鐘的抖動,從而實現輸入基準
    的頭像 發表于 04-10 10:19 ?1398次閱讀
    AD9528提供14路LVDS/HSTL輸出的<b class='flag-5'>JESD204B</b>/<b class='flag-5'>JESD204</b>C<b class='flag-5'>時鐘</b>發生器技術手冊

    LTC6952具有11個輸出并支持JESD204B/JESD204C協議的超低抖動、4.5GHz PLL技術手冊

    JESD204B/C 應用的通用時鐘輸出。每個輸出都有自己的可單獨編程分頻器和輸出驅動器。所有輸出也可以采用單獨的粗略半周期數字延遲和精細模擬時間延遲實現同步,并設定為精確的相位對齊。
    的頭像 發表于 04-09 17:26 ?1007次閱讀
    LTC6952具有11個輸出并支持<b class='flag-5'>JESD204B</b>/<b class='flag-5'>JESD204</b>C協議的超低抖動、4.5GHz PLL技術手冊

    使用jesd204b IP核時,無法完成綜合,找不到jesd204_0.v

    /Theonesssssssss/Documents/VivadoData/project_1/project_1.srcs/sources_1/new/jesd204b_base.v\":159] * [Synth
    發表于 03-12 22:21

    智多晶204B IP的應用領域

    隨著高速AD/DA接口在數字接口中越來越廣泛的運用,204B協議作為重要的通訊協議,目前已經發揮出越來越重要的作用。
    的頭像 發表于 03-07 13:43 ?1299次閱讀
    智多晶<b class='flag-5'>204B</b> IP的應用領域