国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

FPGA架構中的全局時鐘資源介紹

FPGA之家 ? 來源:FPGA技術實戰 ? 作者:FPGA技術實戰 ? 2021-03-22 10:09 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

引言:本文我們介紹一下全局時鐘資源。全局時鐘是一個專用的互連網絡,專門設計用于到達FPGA中各種資源的所有時鐘輸入。這些網絡被設計成具有低偏移和低占空比失真、低功耗和改進的抖動容限。它們也被設計成支持非常高頻率的信號。了解全局時鐘的信號路徑可以擴展對各種全局時鐘資源的理解。全局時鐘資源和網絡由以下路徑和組件組成:

時鐘樹和網絡:GCLK

時鐘區域

全局時鐘緩沖器

1. 時鐘樹和網絡:GCLK

7系列FPGA時鐘樹設計用于低偏差和低功耗操作,任何未使用時鐘的分支都會被斷開。時鐘樹還可用于驅動邏輯資源,如復位或時鐘啟用,這主要用于高扇出/負載網絡。在7系列FPGA結構中,全局時鐘線的引腳訪問不限于邏輯資源時鐘引腳。全局時鐘線可以驅動CLB中除CLK引腳以外的引腳(例如:控制引腳SR和CE)。需要非??焖俚男盘栠B接和大負載/扇出的應用程序可以從該架構中獲益。

2. 時鐘域

7系列器件通過使用時鐘區域改善時鐘分布。每個時鐘區域最多可以有12個全局時鐘域。這12個全局時鐘可以由單片器件或SLR中的32個全局時鐘緩沖器的任意組合驅動。時鐘區域的尺寸固定為50個CLB高(50個IOB),跨越die的左側或右側。在7系列器件中,時鐘主干線將器件分成左側或右側。通過固定時鐘區域的尺寸,較大的7系列器件可以有更多的時鐘區域。7系列FPGA提供1到24個時鐘區域。

3. 全局時鐘緩沖器

在7系列器件中有多達32個全局時鐘緩沖器。CCIO輸入可以直接連接到器件同一半的任何全局時鐘緩沖器。每個差分時鐘管腳對可以連接到PCB上的差分時鐘或單端時鐘。當用作差分時鐘輸入時,直接連接來自差分輸入管腳對的P側。當用作單端時鐘輸入時,必須使用管腳對的P側,因為直接連接只存在于該管腳上。有關管腳命名約定,請參閱UG475:7系列FPGA封裝和引腳輸出規范。如果單端時鐘連接到差分管腳對的P側,則N端不能用作另一個單端時鐘管腳。但是,它可以用作用戶I/O。器件上半部分的CMT只能驅動器件上半部分的BUFG,下半部分的CMT只能驅動下半部分的BUFG。類似地,只有器件的同一半中的BUFG可以用作對器件同一半中的CMT反饋。當CMT列擴展到同時包含GT和I/O列的區域時,千兆收發器(GTs)只能直接連接到MMCMs/PLL。Virtex-7T和Virtex-7XT器件有這些完整的列。Spartan-7、Artix-7、Kintex-7和Zynq-7000器件中的GT和CMT只能使用BUFHs(首選)或BUFGs進行連接。全局時鐘緩沖器允許各種時鐘/信號源訪問全局時鐘樹和網絡。輸入到全局時鐘緩沖器的可能來源包括:

時鐘輸入

在器件同一半區域的時鐘管理塊(CMT)驅動BUFG

相鄰全局時鐘緩沖器輸出(BUFGs)

通用互連

區域時鐘緩沖器(BUFRs)

收發器

7系列FPGA時鐘輸入可以通過時鐘主干列中的垂直時鐘網絡間接地驅動全局時鐘緩沖器。32個BUFG被分成兩組,每組16個BUFGs,分別位于器件的頂部和底部。直接連接到BUFGs的任何資源(例如,GTX收發器)都有一個頂部/底部限制。例如,頂部的每個MMCM只能驅動設備頂部的16個BUFGs。同樣,底部的MMCMs驅動底部的16個BUFGs。

所有全局時鐘緩沖器可以驅動7系列設備中的所有時鐘區域。然而,在一個時鐘區域內只能驅動12個不同的時鐘。時鐘緩沖器被設計成具有兩個時鐘輸入的同步或異步glitch-free2:1多路復用器。BUFG級聯有一個專用路徑(路由資源),允許兩個以上的時鐘輸入選擇。7系列FPGA控制引腳提供廣泛的功能和強大的輸入切換。在7系列FPGA時鐘結構中,BUFGCTRL多路復用器和所有派生器可以級聯到器件上半部分和下半部分16個BUFGMUX組內的相鄰時鐘緩沖器,有效地在上半部分創建一個16個BUFGMUX(BUFGCTRL多路復用器)環,在下半部分形成另一個16個環。圖1顯示了級聯BUFG的簡化圖。

圖1、級聯BUFGs以下小節詳細介紹了7系列FPGA時鐘緩沖器的各種配置、原語和使用模型。

3.1 全局時鐘緩沖器原句

表1中的原句是全局時鐘緩沖器的不同配置。ISE或Vivado設計工具管理所有這些原語的配置,約束指南描述了LOC約束。

85af4a4a-8924-11eb-8b86-12bb97331649.png

表1、全局時鐘緩沖器原句

BUFGCTRL

BUFGCTRL原句框圖如圖2所示,它可以實現兩路異步時鐘切換。所有其他全局緩沖語句都可以由BUFGCTRL的某種配置得到。BUFGCTRL有四個選擇端口:S0、S1、CE0和CE1,另外還有兩個附件的控制線,IGNORE0和IGNORE1。這六個信號用于控制輸入I0和I1。

圖2、 BFUGCTRL原句BUFGCTRL用于在兩路時鐘輸入之間切換,而不會產生毛刺。當當前選擇的時鐘在S0和S1改變后從高電平轉換到低電平時,輸出保持在低電平,直到另一個(待選擇的)時鐘從高電平轉換到低電平。然后新的時鐘開始驅動輸出,BUFGCTRL的默認配置是下降沿敏感型,在輸入切換之前保持在低位。BUFGCTRL還可以對上升沿敏感,并在輸入切換之前使用INIT_OUT屬性保持在高極性。在某些應用中,上述條件是不可取的。斷言IGNORE引腳將繞過BUFGCTRL來檢測在兩個時鐘輸入之間切換的條件。換句話說,斷言IGNORE會導致MUX在選擇管腳更改時切換輸入。當選擇引腳改變時,IGNORE0使輸出立即從I0輸入切換,而當選擇引腳改變時,IGNORE1使輸出立即從I1輸入切換。選擇一個輸入時鐘需要一個“選擇”對(S0和CE0,或S1和CE1)被斷言為高。如果S或CE沒有被斷言為高,則所需的輸入將不會被激活選定。在正常運行時,S和CE對(所有四條選擇線)都不應同時斷言高。通常,“選擇”對中只有一個管腳用作選擇線,而另一個管腳系在高處。真值表如表2所示。

863e136a-8924-11eb-8b86-12bb97331649.jpg

表2、時鐘資源真值表雖然S和CE都用于選擇所需的輸出,但建議只有S用于無故障切換。這是因為當使用CE切換時鐘時,時鐘選擇的變化可能比使用S快。CE引腳的建立/保持時間會導致時鐘輸出出現毛刺。另一方面,使用S引腳可以在兩個時鐘輸入之間切換,而不考慮設置/保持時間。因此,使用S來切換時鐘不會導致毛刺。請參見BUFGMUX_ CTRL。圖3中的時序圖說明了使用BUFGCTRL原語的各種時鐘切換條件。

86b70ce8-8924-11eb-8b86-12bb97331649.png

圖3、BUFGCTRL原語的時序圖在事件1之前,輸出O使用輸入I0;BUFGCTRL的其他功能包括:

I0和I1輸入的預選在配置之后但在設備運行之前進行。

配置后的初始輸出可選擇為高或低。

僅使用CE0和CE1的時鐘選擇(S0和S1綁定高)可以更改時鐘選擇,而無需等待先前選擇的時鐘從高到低的轉換。

表3概括了BUFGCTRL原句的屬性。

86f8d98e-8924-11eb-8b86-12bb97331649.png

表3 BUFGCTRL屬性

BUFG

BUFG是一個時鐘緩沖器,具有一個時鐘輸入和一個時鐘輸出。這個原語基于BUFGCTRL,有些管腳連接到邏輯高或低。圖2-5說明了BUFG和BUFGCTRL的關系??梢允謩臃胖眉s束的位置。

87609358-8924-11eb-8b86-12bb97331649.jpg

圖4、BUFG和BUFGCTRLBUFG時序圖如圖5所示。圖中顯示了BUFG引入的時鐘延遲TBCCKO_O

圖5、 BUFG時序圖

BUFGCE和BUFGCE_1

與BUFG不同,BUFGCE是一個具有一個時鐘輸入、一個時鐘輸出和一條時鐘使能線的時鐘緩沖器。這個原語基于BUFGCTRL,有些管腳連接到邏輯高或低。圖6說明了BUFGCE和BUFGCTRL的關系。LOC約束可用于手動放置BUFGCE和BUFGCE_ 1位置。

圖6、 BUFGCE和BUFGCTRLBUFGCE的切換條件類似于BUFGCTRL。如果CE輸入在進入上升時鐘邊緣之前為低電平,則隨后的時鐘脈沖不會通過時鐘緩沖器,并且輸出保持低電平。在進入時鐘高脈沖期間,CE的任何電平變化在時鐘轉換為低之前都沒有影響。當時鐘被禁用時,輸出保持低。但是,當時鐘被禁用時,它將完成時鐘高脈沖。由于時鐘使能線路使用BUFGCTRL的CE引腳,因此選擇信號必須滿足建立時間要求。違反此建立時間可能會導致毛刺。圖7說明了BUFGCE的時序圖。

圖7、 BUFGCE的時序圖BUFGCE_1與BUFGCE類似,只是其開關條件不同。如果CE輸入在進入下降時鐘邊緣之前是低的,則隨后的時鐘脈沖不通過時鐘緩沖器,并且輸出保持高。在進入時鐘低脈沖期間,CE的任何電平變化在時鐘變高之前都沒有影響。當時鐘被禁用時,輸出保持高電平。但是,當時鐘被禁用時,它將完成時鐘低脈沖。

圖8、BUFGCE_1的時序圖

BUFGMUX和BUFGMUX_1

BUFGMUX是一個具有兩個時鐘輸入、一個時鐘輸出和一條選擇線的時鐘緩沖器。這個原語基于BUFGCTRL,有些管腳連接到邏輯高位或高位低。圖9說明了BUFGMUX和BUFGCTRL的關系。LOC約束可用于手動放置BUFGMUX和BUFGCTRL位置。

892d5b44-8924-11eb-8b86-12bb97331649.png

圖9、 BUFGMUX和BUFGCTRL由于BUFGMUX使用CE管腳作為選擇管腳,因此在使用選擇管腳時,必須滿足建立時間要求。違反此建立時間可能會導致毛刺。BUFGMUX的開關條件與上的CE引腳相同BUFGCTRL.圖圖10顯示了BUFGMUX的時序圖。

8986ac9e-8924-11eb-8b86-12bb97331649.png

圖10、BUFGMUX時序圖

BUFGMUX_1對上升沿敏感,在輸入開關之前保持在高電平。圖11顯示了BUFGMUX_ 1的時序圖。LOC約束可用于手動放置BUFGMUX和BUFGMUX_1位置。

89c0d414-8924-11eb-8b86-12bb97331649.png

圖10、BUFGMUX_1時序圖

表3、 BUFGMUX屬性

BUFGMUX_CTRL

BUFGMUX_CTRL替換了BUFGMUX_VIRTEX4遺留版本基元.BUFGMUX_CTRL是一個具有兩個時鐘輸入、一個時鐘輸出和一條選擇線的時鐘緩沖區。這個原語基于BUFGCTRL,有些管腳連接到邏輯高或低。圖12顯示了BUFGMUX_CTRL和BUFGCTRL的關系。

8a93cb9e-8924-11eb-8b86-12bb97331649.png

圖12、BUFGMUX_CTRL和BUFGCTRLCTRL和MUX選擇管腳。S可以隨時切換而不會引起故障。S上的建立/保持時間用于確定在切換到新時鐘之前,輸出是否將通過先前選擇的時鐘的額外脈沖。如果S如圖2-14所示在設置時間TBCCCK_S之前和I0從高變低之前發生變化,則輸出將不會傳遞額外的I0脈沖。如果S在S的保持時間后發生變化,則輸出將傳遞一個額外的脈沖。如果S違反建立/保持要求,輸出可能會傳遞額外的脈沖,但不會出現故障。在任何情況下,輸出將在慢時鐘的三個時鐘周期內更改為新時鐘。S0和S1的建立/保持要求與時鐘下降沿有關,而不是與CE0和CE1的上升沿有關。

BUFGMUX_CTRL的切換條件與BUFGCTRL.圖13顯示了BUFGMUX_CTRL的時序圖。

圖13、BUFGMUX_CTRL時序圖BUFGMUX_CTRL原語的其他功能包括:

配置后預選I0和I1輸入。

初始輸出可在配置后選擇為高或低

原文標題:Xilinx 7系列FPGA架構之時鐘資源(三)

文章出處:【微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。

責任編輯:haq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1660

    文章

    22411

    瀏覽量

    636268
  • Xilinx
    +關注

    關注

    73

    文章

    2200

    瀏覽量

    131125
  • 時鐘
    +關注

    關注

    11

    文章

    1971

    瀏覽量

    134987

原文標題:Xilinx 7系列FPGA架構之時鐘資源(三)

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    White Rabbit節點終端實現亞納秒級時鐘同步

    在工業控制、科學實驗等分布式系統,時鐘同步與精準事件處理都是非常有必要的,這款專為 WR 網絡打造,憑借亞納秒級時鐘同步精度、FPGA 架構
    的頭像 發表于 02-27 09:02 ?572次閱讀
    White Rabbit節點終端實現亞納秒級<b class='flag-5'>時鐘</b>同步

    Xilinx FPGAIDELAYCTRL參考時鐘控制模塊的使用

    IDELAYCTRL 是 Xilinx FPGA(特別是支持高速 I/O 的系列,如 Virtex-5/6/7、Kintex-7、Artix-7、Spartan-6/7 等)中用于管理和校準輸入延遲模塊(IDELAYE2/IDELAYE3)的必須存在的參考時鐘控制模塊。
    的頭像 發表于 02-26 14:41 ?2560次閱讀

    AMD UltraScale架構:高性能FPGA與SoC的技術剖析

    AMD UltraScale架構:高性能FPGA與SoC的技術剖析 在當今的電子設計領域,高性能FPGA和MPSoC/RFSoC的需求日益增長。AMD的UltraScale架構憑借其創
    的頭像 發表于 12-15 14:35 ?555次閱讀

    數字IC/FPGA設計的時序優化方法

    在數字IC/FPGA設計的過程,對PPA的優化是無處不在的,也是芯片設計工程師的使命所在。此節主要將介紹performance性能的優化,如何對時序路徑進行優化,提高工作時鐘頻率。
    的頭像 發表于 12-09 10:33 ?3278次閱讀
    數字IC/<b class='flag-5'>FPGA</b>設計<b class='flag-5'>中</b>的時序優化方法

    基于DSP與FPGA異構架構的高性能伺服控制系統設計

    DSP+FPGA架構在伺服控制模塊的應用,成功解決了高性能伺服系統對實時性、精度和復雜度的多重需求。通過合理的功能劃分,DSP專注于復雜算法和上層控制,FPGA處理高速硬件任務,兩者
    的頭像 發表于 12-04 15:38 ?573次閱讀
    基于DSP與<b class='flag-5'>FPGA</b>異構<b class='flag-5'>架構</b>的高性能伺服控制系統設計

    modbus消息幀的模塊化架構介紹

    MODBUS消息幀的模塊化架構 1. 地址字段:通信尋址的核心 Modbus RTU協議采用單字節(8位)地址字段,支持1-247個從站設備(0保留為廣播地址)。 廣播機制:地址0的報文會被所有從站
    發表于 11-17 08:15

    鐵路時鐘系統介紹時鐘系統、授時服務器

    時鐘系統
    西安同步電子科技有限公司
    發布于 :2025年11月12日 17:39:23

    蜂鳥E203在黑金XC7A200T型FPGA上的移植工作

    固化在FPGA上的RAM,同蜂鳥E203核一同燒進FPGA開發板或者通過串口將程序寫進itcm的RAM。 3、由于我們需要將板子上
    發表于 10-31 07:54

    FPGA+DSP/ARM架構開發與應用

    自中高端FPGA技術成熟以來,FPGA+DSP/ARM架構的硬件設計在眾多工業領域得到廣泛應用。例如無線通信、圖像處理、工業控制、儀器測量等。
    的頭像 發表于 10-15 10:39 ?4275次閱讀
    <b class='flag-5'>FPGA</b>+DSP/ARM<b class='flag-5'>架構</b>開發與應用

    如何在資源受限型應用中使用 FPGA

    的性能需求,同時在嚴格的功耗、尺寸和成本限制內運行?,F代現場可編程門陣列 (FPGA) 可以滿足這些相互競爭的需求。 本文回顧了為資源受限型應用選擇 FPGA 時需要考慮的關鍵設計標準。然后,以 [Altera] 經過[功率和成
    的頭像 發表于 10-03 17:31 ?1950次閱讀
    如何在<b class='flag-5'>資源</b>受限型應用中使用 <b class='flag-5'>FPGA</b>

    AI狂飆, FPGA會掉隊嗎? ()

    在上篇,我們介紹FPGA的前面兩個特點:硬件可編程、并行與實時,也列舉了這兩個特點帶來的諸多機會。在本文中,我們將繼續介紹另外兩個特點,以集齊F
    的頭像 發表于 08-08 09:36 ?998次閱讀
    AI狂飆, <b class='flag-5'>FPGA</b>會掉隊嗎? (<b class='flag-5'>中</b>)

    PLL技術在FPGA的動態調頻與展頻功能應用

    隨著現代電子系統的不斷發展,時鐘管理成為影響系統性能、穩定性和電磁兼容性(EMI)的關鍵因素之一。在FPGA設計,PLL因其高精度、靈活性和可編程性而得到廣泛應用,本文將深入探討PLL技術在
    的頭像 發表于 06-20 11:51 ?2626次閱讀
    PLL技術在<b class='flag-5'>FPGA</b><b class='flag-5'>中</b>的動態調頻與展頻功能應用

    Xilinx Ultrascale系列FPGA時鐘資源架構解析

    。Ultrascale+采用16ns,有3個系列:Artix,Kintex,Virtex。不僅是工藝制程方面,在其他方面也存在較大改進,如時鐘資源架構,本文將重點介紹Ultrasca
    的頭像 發表于 04-24 11:29 ?2604次閱讀
    Xilinx Ultrascale系列<b class='flag-5'>FPGA</b>的<b class='flag-5'>時鐘</b><b class='flag-5'>資源</b>與<b class='flag-5'>架構</b>解析

    FPGA時序約束之設置時鐘

    Vivado時序分析工具默認會分析設計中所有時鐘相關的時序路徑,除非時序約束設置了時鐘組或false路徑。使用set_clock_groups命令可以使時序分析工具不分析
    的頭像 發表于 04-23 09:50 ?1340次閱讀
    <b class='flag-5'>FPGA</b>時序約束之設置<b class='flag-5'>時鐘</b>組

    AD9253對時鐘抖動的要求怎么樣,應該選擇怎樣的時鐘架構?

    1:這款芯片支持連續采樣、沿觸發和外觸發工作方式 2:時鐘必須使用時鐘芯片配置才行?使用有源晶振是否可以? 3:這款芯片對時鐘抖動的要求怎么樣,應該選擇怎樣的時鐘架構
    發表于 04-15 06:43