伦伦影院久久影视,天天操天天干天天射,ririsao久久精品一区 ,一本大道香蕉大久在红桃,999久久久免费精品国产色夜,色悠悠久久综合88,亚洲国产精品久久无套麻豆,亚洲香蕉毛片久久网站,一本一道久久综合狠狠老

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>連接器>

連接器

電子發(fā)燒友網(wǎng)連接器技術(shù)專欄,內(nèi)容有連接器、光纖連接器、工業(yè)連接器、汽車連接器、電線電纜、接插件以及連接器技術(shù)的其它應(yīng)用方案等;是電子工程師學(xué)習(xí)連接器技術(shù)的好欄目。
鋯石FPGA A4_Nano開發(fā)板視頻:DA的實(shí)際應(yīng)用

鋯石FPGA A4_Nano開發(fā)板視頻:DA的實(shí)際應(yīng)用

DA指數(shù)模轉(zhuǎn)換(Digital to Analog),顧名思義,就是把數(shù)字信號(hào)轉(zhuǎn)換成模擬信號(hào)。與DA相對(duì)應(yīng),AD是把模擬信號(hào)轉(zhuǎn)換為數(shù)字信號(hào),便于計(jì)算機(jī)等數(shù)字控制器處理。...

2019-09-25 標(biāo)簽:控制器DA數(shù)模轉(zhuǎn)換 2951

鋯石FPGA A4_Nano開發(fā)板視頻:軟核演練

鋯石FPGA A4_Nano開發(fā)板視頻:軟核演練

IP軟核通常是用HDL文本形式提交給用戶,它經(jīng)過(guò)RTL級(jí)設(shè)計(jì)優(yōu)化和功能驗(yàn)證,但其中不含有任何具體的物理信息。...

2019-09-25 標(biāo)簽:FPGAIP軟核 2257

鋯石FPGA A4_Nano開發(fā)板視頻:數(shù)字示波器的設(shè)計(jì)實(shí)戰(zhàn)

鋯石FPGA A4_Nano開發(fā)板視頻:數(shù)字示波器的設(shè)計(jì)實(shí)戰(zhàn)

數(shù)字示波器是數(shù)據(jù)采集,A/D轉(zhuǎn)換,軟件編程等一系列的技術(shù)制造出來(lái)的高性能示波器。數(shù)字示波器一般支持多級(jí)菜單,能提供給用戶多種選擇,多種分析功能。...

2019-09-25 標(biāo)簽:FPGA數(shù)據(jù)采集數(shù)字示波器 2493

鋯石FPGA A4_Nano開發(fā)板視頻:NiOS II硬件框架結(jié)構(gòu)深入剖析(2)

鋯石FPGA A4_Nano開發(fā)板視頻:NiOS II硬件框架結(jié)構(gòu)深入剖析(2)

Nios II系列軟核處理器是Altera的第二代FPGA嵌入式處理器,其性能超過(guò)200DMIPS,在Altera FPGA中實(shí)現(xiàn)僅需35美分。Altera的Stratix 、Stratix GX、 Stratix II和 Cyclone系列FPGA全面支持Nios II處理器,以后推出的...

2019-09-25 標(biāo)簽:FPGA嵌入式FPGANIOSII嵌入式 2988

鋯石FPGA A4_Nano開發(fā)板視頻:內(nèi)置IP核之Interval Timer的理論原理講解

鋯石FPGA A4_Nano開發(fā)板視頻:內(nèi)置IP核之Interval Timer的理論原理講解

Interval單位是豪秒, 設(shè)好該屬性值后,該控件的某個(gè)事件(timer_...)就會(huì)每隔 "屬性值" 就自動(dòng)運(yùn)行一次...

2019-09-25 標(biāo)簽:FPGAIP開發(fā)板 2105

鋯石FPGA A4_Nano開發(fā)板視頻:NiOS II硬件框架結(jié)構(gòu)深入剖析2

鋯石FPGA A4_Nano開發(fā)板視頻:NiOS II硬件框架結(jié)構(gòu)深入剖析2

Nios II系列軟核處理器是Altera的第二代FPGA嵌入式處理器,其性能超過(guò)200DMIPS,在Altera FPGA中實(shí)現(xiàn)僅需35美分。Altera的Stratix 、Stratix GX、 Stratix II和 Cyclone系列FPGA全面支持Nios II處理器,以后推出的...

2019-09-26 標(biāo)簽:FPGA硬件開發(fā)板 2144

鋯石FPGA A4_Nano開發(fā)板視頻:內(nèi)置IP核SDRAM的理論實(shí)戰(zhàn)講解

鋯石FPGA A4_Nano開發(fā)板視頻:內(nèi)置IP核SDRAM的理論實(shí)戰(zhàn)講解

SDRAM在計(jì)算機(jī)中被廣泛使用,從起初的SDRAM到之后一代的DDR(或稱DDR1),然后是DDR2和DDR3進(jìn)入大眾市場(chǎng),2015年開始DDR4進(jìn)入消費(fèi)市場(chǎng)。...

2019-09-26 標(biāo)簽:SDRAMIP開發(fā)板 2809

鋯石FPGA A4_Nano開發(fā)板視頻:內(nèi)置IP核PIO的理論實(shí)戰(zhàn)講解

鋯石FPGA A4_Nano開發(fā)板視頻:內(nèi)置IP核PIO的理論實(shí)戰(zhàn)講解

PIO,為parts in one 的簡(jiǎn)稱,即可自由組裝成一體電腦的新型準(zhǔn)電腦,它把顯示器、機(jī)箱、電源、光驅(qū)和鍵鼠融為一體,需自由購(gòu)買CPU 、主板、硬盤、內(nèi)存等組裝成一體電腦的硬件系統(tǒng)開放平臺(tái)。...

2019-09-26 標(biāo)簽:FPGA顯示器開發(fā)板 1104

鋯石FPGA A4_Nano開發(fā)板視頻:內(nèi)置IP核之PIO的實(shí)戰(zhàn)應(yīng)用講解

鋯石FPGA A4_Nano開發(fā)板視頻:內(nèi)置IP核之PIO的實(shí)戰(zhàn)應(yīng)用講解

含有Avalon接口的并行輸入輸出(PIO)核在Avalon存儲(chǔ)映射(Avalon-MM)從屬口和多用途I/O口之間提供一個(gè)存儲(chǔ)器映射接口。I/O口連接其他的片上用戶邏輯,或連接到I/O管腳(連接到FPGA外部的設(shè)備)...

2019-09-26 標(biāo)簽:FPGA存儲(chǔ)器IP 2206

鋯石FPGA A4_Nano開發(fā)板視頻:內(nèi)置IP核之Interval Timer的應(yīng)用實(shí)戰(zhàn)講解

鋯石FPGA A4_Nano開發(fā)板視頻:內(nèi)置IP核之Interval Timer的應(yīng)用實(shí)戰(zhàn)講解

利用IP核設(shè)計(jì)電子系統(tǒng),引用方便,修改基本元件的功能容易。具有復(fù)雜功能和商業(yè)價(jià)值的IP核一般具有知識(shí)產(chǎn)權(quán),盡管IP核的市場(chǎng)活動(dòng)還不規(guī)范,但是仍有許多集成電路設(shè)計(jì)公司從事IP核的設(shè)計(jì)...

2019-09-26 標(biāo)簽:FPGA集成電路IP 2281

鋯石FPGA A4_Nano開發(fā)板視頻:內(nèi)置IP核之DMA的講解

鋯石FPGA A4_Nano開發(fā)板視頻:內(nèi)置IP核之DMA的講解

DMA 是所有現(xiàn)代電腦的重要特色,它允許不同速度的硬件裝置來(lái)溝通,而不需要依賴于 CPU 的大量中斷負(fù)載。否則,CPU 需要從來(lái)源把每一片段的資料復(fù)制到暫存器,然后把它們?cè)俅螌懟氐叫碌牡?..

2019-09-26 標(biāo)簽:FPGA電腦dma 2654

鋯石FPGA A4_Nano開發(fā)板視頻:內(nèi)置IP核之EPCS的理論實(shí)戰(zhàn)講解

鋯石FPGA A4_Nano開發(fā)板視頻:內(nèi)置IP核之EPCS的理論實(shí)戰(zhàn)講解

EPCS是串行存儲(chǔ)器,NiosII 不能直接從EPCS中執(zhí)行程序,它實(shí)際上是執(zhí)行EPCS控制器的片內(nèi)ROM中的代碼(即Bootloader),把EPCS中的程序搬到RAM中執(zhí)行。...

2019-09-26 標(biāo)簽:控制器EPCSIP 6522

數(shù)字設(shè)計(jì)FPGA應(yīng)用:FPGA串口(A、B)電路設(shè)計(jì)

數(shù)字設(shè)計(jì)FPGA應(yīng)用:FPGA串口(A、B)電路設(shè)計(jì)

中國(guó)大學(xué)MOOC 本課程以目前流行的Xilinx 7系列FPGA的開發(fā)為主線,全面講解FPGA的原理及電路設(shè)計(jì)、Verilog HDL語(yǔ)言及VIVADO的應(yīng)用,并循序漸進(jìn)地從組合邏輯、時(shí)序邏輯的開發(fā)開始,深入到FPGA的基礎(chǔ)...

2019-12-02 標(biāo)簽:FPGAVerilog串口 2921

數(shù)字設(shè)計(jì)FPGA應(yīng)用:7系列FPGA IOB

數(shù)字設(shè)計(jì)FPGA應(yīng)用:7系列FPGA IOB

本課程以目前流行的Xilinx 7系列FPGA的開發(fā)為主線,全面講解FPGA的原理及電路設(shè)計(jì)、Verilog HDL語(yǔ)言及VIVADO的應(yīng)用,并循序漸進(jìn)地從組合邏輯、時(shí)序邏輯的開發(fā)開始,深入到FPGA的基礎(chǔ)應(yīng)用、綜合應(yīng)...

2019-12-02 標(biāo)簽:FPGAXilinxVerilog 4587

鋯石FPGA A4_Nano開發(fā)板視頻:VGA外設(shè)的IP核定制

鋯石FPGA A4_Nano開發(fā)板視頻:VGA外設(shè)的IP核定制

IP核有三種不同的存在形式:HDL語(yǔ)言形式,網(wǎng)表形式、版圖形式。分別對(duì)應(yīng)我們常說(shuō)的三類IP內(nèi)核:軟核、固核和硬核。這種分類主要依據(jù)產(chǎn)品交付的方式,而這三種IP內(nèi)核實(shí)現(xiàn)方法也各具特色。...

2019-09-26 標(biāo)簽:FPGAVGAIP核 2649

數(shù)字設(shè)計(jì)FPGA應(yīng)用:FPGA概述

數(shù)字設(shè)計(jì)FPGA應(yīng)用:FPGA概述

中國(guó)大學(xué)MOOC 本課程以目前流行的Xilinx 7系列FPGA的開發(fā)為主線,全面講解FPGA的原理及電路設(shè)計(jì)、Verilog HDL語(yǔ)言及VIVADO的應(yīng)用,并循序漸進(jìn)地從組合邏輯、時(shí)序邏輯的開發(fā)開始,深入到FPGA的基礎(chǔ)...

2019-12-03 標(biāo)簽:FPGA集成電路可編程 2943

數(shù)字設(shè)計(jì)FPGA應(yīng)用:Verilog HDL語(yǔ)言基本結(jié)構(gòu)

數(shù)字設(shè)計(jì)FPGA應(yīng)用:Verilog HDL語(yǔ)言基本結(jié)構(gòu)

本課程以目前流行的Xilinx 7系列FPGA的開發(fā)為主線,全面講解FPGA的原理及電路設(shè)計(jì)、Verilog HDL語(yǔ)言及VIVADO的應(yīng)用,并循序漸進(jìn)地從組合邏輯、時(shí)序邏輯的開發(fā)開始,深入到FPGA的基礎(chǔ)應(yīng)用、綜合應(yīng)...

2019-12-02 標(biāo)簽:FPGA邏輯Verilog HDL 3784

數(shù)字設(shè)計(jì)FPGA應(yīng)用:case語(yǔ)句

數(shù)字設(shè)計(jì)FPGA應(yīng)用:case語(yǔ)句

本課程以目前流行的Xilinx 7系列FPGA的開發(fā)為主線,全面講解FPGA的原理及電路設(shè)計(jì)、Verilog HDL語(yǔ)言及VIVADO的應(yīng)用,并循序漸進(jìn)地從組合邏輯、時(shí)序邏輯的開發(fā)開始,深入到FPGA的基礎(chǔ)應(yīng)用、綜合應(yīng)...

2019-12-03 標(biāo)簽:FPGACase 6045

數(shù)字設(shè)計(jì)FPGA應(yīng)用:移位運(yùn)算符

數(shù)字設(shè)計(jì)FPGA應(yīng)用:移位運(yùn)算符

本課程以目前流行的Xilinx 7系列FPGA的開發(fā)為主線,全面講解FPGA的原理及電路設(shè)計(jì)、Verilog HDL語(yǔ)言及VIVADO的應(yīng)用,并循序漸進(jìn)地從組合邏輯、時(shí)序邏輯的開發(fā)開始,深入到FPGA的基礎(chǔ)應(yīng)用、綜合應(yīng)...

2019-12-03 標(biāo)簽:FPGA程序運(yùn)算符 3865

數(shù)字設(shè)計(jì)FPGA應(yīng)用:FPGA的基本邏輯結(jié)構(gòu)

數(shù)字設(shè)計(jì)FPGA應(yīng)用:FPGA的基本邏輯結(jié)構(gòu)

本課程以目前流行的Xilinx 7系列FPGA的開發(fā)為主線,全面講解FPGA的原理及電路設(shè)計(jì)、Verilog HDL語(yǔ)言及VIVADO的應(yīng)用,并循序漸進(jìn)地從組合邏輯、時(shí)序邏輯的開發(fā)開始,深入到FPGA的基礎(chǔ)應(yīng)用、綜合應(yīng)...

2019-12-03 標(biāo)簽:FPGA嵌入式數(shù)字時(shí)鐘 3111

數(shù)字設(shè)計(jì)FPGA應(yīng)用:編譯軟件的安裝與使用

數(shù)字設(shè)計(jì)FPGA應(yīng)用:編譯軟件的安裝與使用

本課程以目前流行的Xilinx 7系列FPGA的開發(fā)為主線,全面講解FPGA的原理及電路設(shè)計(jì)、Verilog HDL語(yǔ)言及VIVADO的應(yīng)用,并循序漸進(jìn)地從組合邏輯、時(shí)序邏輯的開發(fā)開始,深入到FPGA的基礎(chǔ)應(yīng)用、綜合應(yīng)...

2019-12-03 標(biāo)簽:FPGAXilinx時(shí)序 2457

數(shù)字設(shè)計(jì)FPGA應(yīng)用:阻塞與非阻塞

數(shù)字設(shè)計(jì)FPGA應(yīng)用:阻塞與非阻塞

本課程以目前流行的Xilinx 7系列FPGA的開發(fā)為主線,全面講解FPGA的原理及電路設(shè)計(jì)、Verilog HDL語(yǔ)言及VIVADO的應(yīng)用,并循序漸進(jìn)地從組合邏輯、時(shí)序邏輯的開發(fā)開始,深入到FPGA的基礎(chǔ)應(yīng)用、綜合應(yīng)...

2019-12-03 標(biāo)簽:FPGA時(shí)序 2354

數(shù)字設(shè)計(jì)FPGA應(yīng)用:7系列FPGA xc7a35t

Xilinx Artix?-7 FPGA系列是一款高性價(jià)比FPGA, 提供高性能/功耗比, 高收發(fā)器線路速率, DSP處理, 集成AMS....

2019-12-03 標(biāo)簽:處理器dspFPGA 13107

鋯石FPGA A4_Nano開發(fā)板視頻:VGA外設(shè)的IP核的應(yīng)用

鋯石FPGA A4_Nano開發(fā)板視頻:VGA外設(shè)的IP核的應(yīng)用

調(diào)用IP核能避免重復(fù)勞動(dòng),大大減輕工程師的負(fù)擔(dān),因此使用IP核是一個(gè)發(fā)展趨勢(shì),IP核的重用大大縮短了產(chǎn)品上市時(shí)間。...

2019-09-26 標(biāo)簽:FPGAVGAIP核 2672

數(shù)字設(shè)計(jì)FPGA應(yīng)用:循環(huán)語(yǔ)句for

數(shù)字設(shè)計(jì)FPGA應(yīng)用:循環(huán)語(yǔ)句for

本課程以目前流行的Xilinx 7系列FPGA的開發(fā)為主線,全面講解FPGA的原理及電路設(shè)計(jì)、Verilog HDL語(yǔ)言及VIVADO的應(yīng)用,并循序漸進(jìn)地從組合邏輯、時(shí)序邏輯的開發(fā)開始,深入到FPGA的基礎(chǔ)應(yīng)用、綜合應(yīng)...

2019-12-03 標(biāo)簽:FPGA循環(huán)語(yǔ)句 3641

數(shù)字設(shè)計(jì)FPGA應(yīng)用:VIVADO下載安裝

VIVADO是一個(gè)基于AMBA AXI4 互聯(lián)規(guī)范、IP-XACT IP封裝元數(shù)據(jù)、工具命令語(yǔ)言(TCL)、Synopsys 系統(tǒng)約束(SDC) 以及其它有助于根據(jù)客戶需求量身定制設(shè)計(jì)流程并符合業(yè)界標(biāo)準(zhǔn)的開放式環(huán)境。賽靈思構(gòu)建的的...

2019-12-03 標(biāo)簽:FPGAasic封裝 2662

數(shù)字設(shè)計(jì)FPGA應(yīng)用:數(shù)據(jù)類型及變量、常量

數(shù)字設(shè)計(jì)FPGA應(yīng)用:數(shù)據(jù)類型及變量、常量

本課程以目前流行的Xilinx 7系列FPGA的開發(fā)為主線,全面講解FPGA的原理及電路設(shè)計(jì)、Verilog HDL語(yǔ)言及VIVADO的應(yīng)用,并循序漸進(jìn)地從組合邏輯、時(shí)序邏輯的開發(fā)開始,深入到FPGA的基礎(chǔ)應(yīng)用、綜合應(yīng)...

2019-12-03 標(biāo)簽:FPGA時(shí)序數(shù)據(jù)類型 2681

數(shù)字設(shè)計(jì)FPGA應(yīng)用:實(shí)現(xiàn)LED小燈功能

數(shù)字設(shè)計(jì)FPGA應(yīng)用:實(shí)現(xiàn)LED小燈功能

本課程以目前流行的Xilinx 7系列FPGA的開發(fā)為主線,全面講解FPGA的原理及電路設(shè)計(jì)、Verilog HDL語(yǔ)言及VIVADO的應(yīng)用,并循序漸進(jìn)地從組合邏輯、時(shí)序邏輯的開發(fā)開始,深入到FPGA的基礎(chǔ)應(yīng)用、綜合應(yīng)...

2019-12-04 標(biāo)簽:FPGAledVerilog HDL 2746

數(shù)字設(shè)計(jì)FPGA應(yīng)用:調(diào)用IP核實(shí)現(xiàn)多數(shù)表決器

數(shù)字設(shè)計(jì)FPGA應(yīng)用:調(diào)用IP核實(shí)現(xiàn)多數(shù)表決器

多數(shù)表決器常見于信號(hào)處理。例如,在自動(dòng)控制中,對(duì)三個(gè)針對(duì)同一事物的信號(hào)使用多數(shù)表決器進(jìn)行運(yùn)算,并按照其中兩個(gè)一致的結(jié)果執(zhí)行。這樣既可以提高信號(hào)的可靠性(信號(hào)不止一個(gè)),又...

2019-12-04 標(biāo)簽:FPGAIP核FPGAIP核表決器 3757

數(shù)字設(shè)計(jì)FPGA應(yīng)用:時(shí)鐘同步狀態(tài)機(jī)的設(shè)計(jì)

數(shù)字設(shè)計(jì)FPGA應(yīng)用:時(shí)鐘同步狀態(tài)機(jī)的設(shè)計(jì)

狀態(tài)機(jī)由狀態(tài)寄存器和組合邏輯電路構(gòu)成,能夠根據(jù)控制信號(hào)按照預(yù)先設(shè)定的狀態(tài)進(jìn)行狀態(tài)轉(zhuǎn)移,是協(xié)調(diào)相關(guān)信號(hào)動(dòng)作、完成特定操作的控制中心。...

2019-12-04 標(biāo)簽:FPGA時(shí)鐘狀態(tài)機(jī) 3756

編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題