LDO是一種微功耗的低壓差線性穩(wěn)壓器,它通常具有極低的自有噪聲和較高的電源抑制比PSRR(PowerSupplyRejectionRatio)。
2011-09-29 10:46:00
6193 
本文將對(duì)源同步定時(shí)如何優(yōu)化高速接口時(shí)序裕量進(jìn)行討論。時(shí)序預(yù)算是對(duì)系統(tǒng)正常工作所需時(shí)序參數(shù)或時(shí)序要求的計(jì)算。
2012-03-20 10:46:32
6290 
隨著我國(guó)電子工業(yè)的不斷發(fā)展,電源模塊市場(chǎng)需求量越來(lái)越大。電源模塊相對(duì)于LDO,有效率高、功率密度高等優(yōu)勢(shì)。測(cè)試電源模塊的輸出噪聲偏大,應(yīng)該如何抑制噪聲呢。
2015-06-26 13:52:35
10781 Ramus在博客中介紹了噪音對(duì)信號(hào)調(diào)節(jié)設(shè)備的不利影響:減少高速信號(hào)鏈電源問題。然而,電源抑制比(PSRR)仍然通常被誤認(rèn)為單一的靜態(tài)值。在這篇文章中,我將嘗試說(shuō)明什么是PSRR以及影響它的變量有哪些。 什么是 PSRR ? PSRR是許多LDO數(shù)據(jù)手冊(cè)中的公
2018-06-28 10:16:00
25787 
電源抑制比 (PSRR) 用于衡量 LDO 清除或抑制由上游其他元件傳入噪聲的能力。對(duì)于高端 ADC,為了更大限度地減少位錯(cuò)誤,輸入電源噪聲要求不斷提高。
2022-03-09 09:24:03
1450 
壓差、裕量電壓、靜態(tài)電流、接地電流、關(guān)斷電流、效率、直流輸入電壓和負(fù)載調(diào)整率、 輸入電壓和負(fù)載瞬態(tài)響應(yīng)、電源抑制比(PSRR)、輸出噪聲和精度。
2022-07-27 17:10:06
964 
低壓差線性穩(wěn)壓器(LDO)相比 DC-DC 的優(yōu)點(diǎn)之一,是輸出電壓紋波小。但是高速電路下,LDO 的電源抑制比(PSRR)也是不可忽略的因素,通常被誤認(rèn)為是單一的靜態(tài)值,本篇文章將詳細(xì)講解電源抑制比(PSRR)及如何測(cè)量它。
2022-08-30 17:09:25
26513 
電源抑制比 ,英文名Power Supply Rejection Ratio,簡(jiǎn)稱PSRR,它描述了電路抑制任何電源變化傳遞到其輸出信號(hào)的能力,通常以dB為單位進(jìn)行測(cè)量,用來(lái)描述輸出信號(hào)受電源
2022-09-09 15:37:05
40955 
LDO 電源抑制比(PSRR)與裕量電壓相關(guān)——裕量電壓指輸入與輸出電壓之差。對(duì)于固定裕量電壓,PSRR隨著負(fù)載電流的提高而降低,大負(fù)載電流和小裕量電壓條件下尤其如此。
2022-11-30 11:10:25
2544 在本文中,我們將介紹噪聲和電源抑制比 (PSRR) 在低壓差 (LDO) 穩(wěn)壓器中的影響。讓我們簡(jiǎn)要討論一下什么是 LDO。
2023-09-26 14:29:43
6745 
在本文中,我們將介紹低壓差 (LDO) 穩(wěn)壓器中噪聲和電源抑制比 (PSRR) 的影響。讓我們簡(jiǎn)單討論一下什么是 LDO。
2024-03-15 17:12:08
6800 
電源輸入電壓范圍裕量太小導(dǎo)致的設(shè)備運(yùn)行故障某設(shè)備批量生產(chǎn)并銷售后,在某個(gè)客戶處多臺(tái)設(shè)備出現(xiàn)故障。調(diào)試發(fā)現(xiàn),故障發(fā)生的共同原因是單板上的一顆電源芯片損壞。多臺(tái)損壞的單板中,有的表現(xiàn)為輸入電壓引腳和接地
2024-07-11 08:17:49
2641 
作者:Hao Wang深圳模擬工程師PSRR是什么PSRR(Power supply rejection ratio)又稱電源抑制比,是衡量電路對(duì)于輸入電源中紋波抑制大小的重要參數(shù),表示為輸出紋波
2019-03-20 06:45:01
中的噪聲,但也需要,在功耗和增加的系統(tǒng)熱負(fù)荷之間做出權(quán)衡。為了緩解這些問題,使用 LDO 時(shí),可使輸入和輸出電壓之間存在較小的壓差(裕量電壓)本文旨在討論低裕量電壓對(duì)電源抑制和總輸出噪聲的影響。LDO
2018-10-23 17:07:54
1. 簡(jiǎn)化開關(guān)電源設(shè)計(jì) 開關(guān)電源多路輸出一般通過增加高頻變壓器反饋端來(lái)實(shí)現(xiàn),這使得開關(guān)電源在設(shè)計(jì)過程中增加了設(shè)計(jì)者的工作量。應(yīng)用LDO作為開關(guān)電源的輸出終端,可以極大地簡(jiǎn)化開關(guān)電源
2021-10-29 09:25:50
如圖,請(qǐng)問下LDO的紋波抑制比是否可以這樣測(cè)試,測(cè)試的LDO為3.3V輸出,規(guī)格書紋波抑制比40dB但實(shí)際上計(jì)算數(shù)差很多
2021-11-20 09:50:15
、LDO14005靜態(tài)電流低,僅8uA;14002靜態(tài)電流低,在2uA以下。電流驅(qū)動(dòng)能力在150MA,全功率在0.6~0.8W,有過溫保護(hù)。
3、電源抑制比 70dB
4、同等條件下,瞬態(tài)響應(yīng)比許多
2024-09-29 15:38:46
Dropout Regulator),屬于線性電源,應(yīng)用時(shí)所需要的外接元件比較少,大部分型號(hào)的LDO只需在輸入端和輸出端各接一個(gè)濾波電容。如下圖所示: 其內(nèi)部結(jié)構(gòu)如下圖所示: 從原理框圖中我們可以看到
2023-04-04 14:52:41
近期,項(xiàng)目遇到的問題,不得不考慮ldo的紋波抑制比問題,在選型時(shí),確實(shí)沒有仔細(xì)研究,咨詢所選電源芯片的廠家后,才得知,自己選的這個(gè)芯片,紋波抑制不是很好。具體什么是紋波抑制比,腦子里倒是有,還是準(zhǔn)確
2021-07-30 06:38:39
它的失衡量一樣,參數(shù)規(guī)范中的電源抑制比也是針對(duì)運(yùn)算放大器的輸入而言的.
這個(gè)參數(shù)反映了電源電壓出現(xiàn)一定變化量時(shí)輸入失衡電壓相應(yīng)產(chǎn)生多大的變化量.在規(guī)定為1V的電源電壓改變量除以按微伏計(jì)的輸入失衡電壓量
2025-04-08 13:30:34
DC/DC是應(yīng)用場(chǎng)景較多的電源方案,資料節(jié)選于網(wǎng)上電源與LDO電源的比較DC/DC電源指直流變換為直流的電源,從定義看,LDO也應(yīng)歸屬于DC/DC電源,但一般只將由開關(guān)方式實(shí)現(xiàn)直流變換到直流的電源
2021-10-28 06:43:10
1. 高的噪音和紋波抑制;2. 占用PCB板面積小,如手機(jī)等手持電子產(chǎn)品;3. 電路電源不允許使用電感器,如手機(jī);4. 電源需要具有瞬時(shí)校準(zhǔn)和輸出狀態(tài)自檢功能;5. 要求穩(wěn)壓器低壓降,自身功耗低;6. 要求線路成本低和方案簡(jiǎn)單;此時(shí),選用LDO是最恰當(dāng)?shù)倪x擇,同時(shí)滿足產(chǎn)品設(shè)計(jì)的各種要求。二、再
2021-11-17 07:07:52
您好 。想問一下我選了ADC12DJ3200這片ADC我想問一下這個(gè)芯片的PSRR電源抑制是多少,為其供電電源的要求是什么。我一共用了4片AD,不使用LDO。然后如果用TI的PTH08T240W電源芯片??梢越o此ADC供電不?
2024-12-19 08:15:05
電源紋波有一個(gè)很正經(jīng)的技術(shù)指標(biāo),叫做電源抑制比(PSRR),用輸入電源變化量與轉(zhuǎn)換器輸出變化量的比值來(lái)表征,通常以分貝為單位,如下圖:它描述的是在很寬的頻域范圍內(nèi)的PSRR(如下文公式)需要滿足對(duì)應(yīng)
2018-09-21 11:55:39
引言便攜產(chǎn)品電源設(shè)計(jì)需要系統(tǒng)級(jí)思維,在開發(fā)由電池供電的設(shè)備時(shí),諸如手機(jī)、MP3、PDA、PMP、DSC等低功耗產(chǎn)品,如果電源系統(tǒng)設(shè)計(jì)不合理,將影響到整個(gè)系統(tǒng)的架構(gòu)、產(chǎn)品的特性組合、元件的選擇、軟件
2019-07-05 06:22:55
Hi,用到TI的電源芯片TPS54329,原理圖設(shè)計(jì)、環(huán)路測(cè)試結(jié)果如附件。 在測(cè)試環(huán)路穩(wěn)定性時(shí),將C20分別焊上22pF和68pF。測(cè)得結(jié)果22pF相位裕量不足,68pF相位裕量較好。但是參考其
2019-07-25 14:08:42
描述此參考設(shè)計(jì)可輕松實(shí)現(xiàn)支持電壓裕量調(diào)節(jié)功能的 USB Type-C? 電源的系統(tǒng)集成。TPS62136 降壓轉(zhuǎn)換器可高效地將電源從常用 9V、12V 或 15V 適配器轉(zhuǎn)換為 USB Type-C
2018-10-26 10:38:28
用LDO給運(yùn)放或者ADC供電,運(yùn)放和ADC都有PSRR,而且在低頻端PSRR都高達(dá)80dB,LDO的內(nèi)部噪聲剛好也是低頻的,按理說(shuō),運(yùn)放和ADC的PSRR可以把LDO輸出的內(nèi)部噪聲抑制的干干凈凈
2025-01-08 07:49:53
用LDO給運(yùn)放或者ADC供電,運(yùn)放和ADC都有PSRR,而且在低頻端PSRR都高達(dá)80dB,LDO的內(nèi)部噪聲剛好也是低頻的,按理說(shuō),運(yùn)放和ADC的PSRR可以把LDO輸出的內(nèi)部噪聲抑制的干干凈凈
2024-09-03 07:32:36
低壓差穩(wěn)壓器(LDO)看似簡(jiǎn)單,但可提供重要功能,例如將負(fù)載與不干凈的電源隔離開來(lái)或者構(gòu)建低噪聲電源來(lái)為敏感電路供電。本簡(jiǎn)短教程介紹了一些常用的LDO 相關(guān)術(shù)語(yǔ),以及一些基本概念,如壓差、裕量電壓
2021-11-12 06:07:44
我們將重點(diǎn)談?wù)劦蛪航捣€(wěn)壓器(LDO)參數(shù)和電源抑制比(PSRR)特性,以及它如何受到應(yīng)用的條件影響。
2021-03-17 07:55:31
可設(shè)計(jì)成對(duì)地電阻明顯大于對(duì)VDD的電阻,以使得調(diào)整管的柵極能夠跟隨電源的變化,從而得到更好的電源抑制性。為了產(chǎn)生一個(gè)較小的對(duì)VDD的電阻,可用R和M串聯(lián)接在柵極與VDD之間。如果LDO的負(fù)載電流很小
2018-09-25 14:33:35
`隨著我國(guó)電子工業(yè)的不斷發(fā)展,開關(guān)電源市場(chǎng)需求量越來(lái)越大。開關(guān)電源相對(duì)于LDO,有效率高、功率密度高等優(yōu)勢(shì)。測(cè)試開關(guān)電源的輸出噪聲偏大,應(yīng)該如何抑制噪聲呢。噪音主要有以下來(lái)源于:一、變壓器產(chǎn)生的音頻
2017-07-04 09:59:30
低壓差穩(wěn)壓器(LDO)看似簡(jiǎn)單,但可提供重要功能,例如將負(fù)載與不干凈的電源隔離開來(lái)或者構(gòu)建低噪聲電源來(lái)為敏感電路供電。本簡(jiǎn)短教程介紹了一些常用的LDO相關(guān)術(shù)語(yǔ),以及一些基本概念,如壓差、裕量電壓
2019-01-12 14:36:47
低壓差穩(wěn)壓器(LDO)看似簡(jiǎn)單,但可提供重要功能,例如將負(fù)載與不干凈的電源隔離開來(lái)或者構(gòu)建低噪聲電源來(lái)為敏感電路供電。本簡(jiǎn)短教程介紹了一些常用的LDO 相關(guān)術(shù)語(yǔ),以及一些基本概念,如壓差、裕量電壓
2021-11-15 07:38:55
是市場(chǎng)的重要課題之一。
本應(yīng)用筆記將介紹有效抑制功率模塊振蕩的方法。
基礎(chǔ)理論
基礎(chǔ)理論分別為各位工程師詳細(xì)介紹振蕩發(fā)生的機(jī)制、振蕩抑制的想法(改善相位差)、影響相位裕量的實(shí)際參數(shù)三部分內(nèi)容。
振蕩
2024-11-27 14:23:04
開關(guān)電源EMI整改中,關(guān)于不同頻段干擾原因及抑制辦法:一、1MHZ以內(nèi)----以差模干擾為主(整改建議)增大X電容量;添加差模電感;小功率電源可采用PI型濾波器處理(建議靠近變壓器的電解電容可選
2021-10-28 07:14:23
電源紋波有一個(gè)很正經(jīng)的技術(shù)指標(biāo),叫做電源抑制比(PSRR),用輸入電源變化量與轉(zhuǎn)換器輸出變化量的比值來(lái)表征,通常
2021-10-29 06:02:50
能力的LDO的電源抑制比在100KHz以上都不太好開關(guān)電源如果選用類似LM2596這樣的芯片,看到紋波輸出大概在150KHz以上,求大神指點(diǎn)迷津,開關(guān)電源的紋波和噪聲可以抑制到什么程度呢?可不可以不用開關(guān)電源,直接用LDO來(lái)抑制適配器的噪聲呢?開關(guān)電源芯片有沒有開關(guān)頻率比較低的呢?
2014-04-22 22:30:52
之后(Pb),這樣輸出電壓就是我們所希望得到的電壓。但是這樣在電源系統(tǒng)內(nèi)部引入了一個(gè)電感和一個(gè)電容,有可能會(huì)導(dǎo)致系統(tǒng)不穩(wěn)定。關(guān)于系統(tǒng)穩(wěn)定,很多資料有介紹,這里不詳細(xì)寫了。3,開關(guān)電源輸出之后,接LDO
2019-04-15 08:30:00
測(cè)量上述兩種紋波(噪聲)的軟件,可以看一下參考資料5。同樣,關(guān)于示波器的接地,電源測(cè)試的相關(guān)知識(shí),也可以看一下?! ¢_關(guān)電源紋波的抑制 對(duì)于開關(guān)紋波,理論上和實(shí)際上都是一定存在的。通常抑制或減少它
2012-11-04 20:49:36
什么是紋波抑制比PSRR?如何確定應(yīng)用的紋波抑制比PSRR呢?怎樣去測(cè)量LDO芯片的紋波抑制比PSRR呢?
2021-11-03 06:48:15
的 LDO 1117 電源抑制比與頻率關(guān)系,可見 1117 在 1KHz 處電源抑制比最強(qiáng),達(dá)到 84dB,頻率為 100KHz 的電源抑制比僅為 40dB,高于 100KHz 的電源抑制比性能沒有提供
2020-11-24 09:20:54
何謂LDO?何謂LDO?LDO是Low Dropout的縮寫,是即使較低的輸入輸出間電位差也可進(jìn)行工作的線性穩(wěn)壓器。有時(shí)也稱為低損耗型線性穩(wěn)壓器或低飽和型線性穩(wěn)壓器。關(guān)于LDO的輸入輸出間電位差并無(wú)
2019-05-29 21:43:34
Vo 到Vmax, 輸出電壓最大值和最小值之差g.電源抑制比(Power Supply Rejection Ratio. PSRR)LDO 的輸入源往往許多干擾信號(hào)存在。PSRR 反映了LDO 對(duì)于這些
2019-09-17 09:05:03
][/img]圖13. ADM7172 電源抑制與裕量的關(guān)系(VOUT = 5 V,2 A 負(fù)載電流)比較LDO PSRR 規(guī)格比較LDO 的PSRR 規(guī)格時(shí),應(yīng)確保測(cè)量是在相同的測(cè)試條件下進(jìn)行
2019-10-18 08:30:00
` 1. 簡(jiǎn)化開關(guān)電源設(shè)計(jì) 開關(guān)電源多路輸出一般通過增加高頻變壓器反饋端來(lái)實(shí)現(xiàn),這使得開關(guān)電源在設(shè)計(jì)過程中增加了設(shè)計(jì)者的工作量。應(yīng)用LDO作為開關(guān)電源的輸出終端,可以極大地簡(jiǎn)化開關(guān)電源
2019-03-07 11:25:13
=Vin-Vout,這個(gè)差值不能太大,要不然穩(wěn)壓精度會(huì)受到影響,可以看出LDO只能降壓而不能升壓; 3、噪聲 噪聲其實(shí)是一個(gè)統(tǒng)稱,是衡量一款電源產(chǎn)品優(yōu)秀的重要參考因素,它里面包含耦合、諧振等; 4、紋波抑制比 電源變化量與輸出變化量的比值,是輸出信號(hào)受電源影響比值,反映LDO抑制信號(hào)源的能力。
2020-06-28 14:53:05
請(qǐng)教如何測(cè)試OP放大器的相位裕量。定義為在開環(huán)的情況下0DB所對(duì)應(yīng)的DEG與180的差。但是也有看到提到閉環(huán)情況下測(cè)試。
2024-08-16 15:12:03
在穩(wěn)定性分析中,相位裕量要求大于45°。請(qǐng)問上圖中的環(huán)路增益曲線的相位裕量是68.59°還是(180°-68.59°)?
2024-08-08 06:30:32
問題:采用單電源供電時(shí),我的運(yùn)算放大器輸出會(huì)高度失真。這可能是因?yàn)槟撤N裕量問題嗎?答案:裕量(headroom)肯定是輸出失真的眾多原因之一。有些人可能還不熟悉裕量的概念,它用于衡量放大器的輸入
2018-10-31 10:23:35
如何在DC-DC轉(zhuǎn)換器中增加裕量調(diào)節(jié)功能
本應(yīng)用筆記介紹了一種簡(jiǎn)便的通過連接DS4404 4通道可調(diào)節(jié)電流型DAC (或2通道版本DS4402)在DC-DC轉(zhuǎn)換器中增加裕量調(diào)節(jié)功能的方法。
2009-04-16 16:08:36
745 
DS4426應(yīng)用電路(四通道、I²C、可控制裕量的IDAC,具有三路電源跟蹤)
2009-07-25 21:46:50
868
電源抑制比(PSRR),電源抑制比(PSRR)是什么意思
電源抑制比
電源抑制比(Power Supply Rejection Ratio):把電源的輸入與輸出看作獨(dú)
2010-03-09 16:41:06
16320 RF電路中LDO電源抑制比和噪聲原理及選擇
本文討論LDO的特點(diǎn)以及RF電路對(duì)LDO的電源抑制比和噪聲的選擇。引言便攜產(chǎn)品電源設(shè)計(jì)需
2010-03-09 16:51:32
2972 
關(guān)于反激式電源中電磁干擾及其抑制的分析。
2011-10-21 18:17:54
136 LDO的運(yùn)行困境:低裕量和最小負(fù)載 。
2016-01-07 14:32:25
22 模塊對(duì)外部電源進(jìn)行處理,得到模塊所需性能標(biāo)準(zhǔn)的電壓。 設(shè)計(jì)了一種可用于射頻前端芯片供電的高電源抑制比(PSR)無(wú)片外電容CMOS低壓差線性穩(wěn)壓器(LDO)。基于對(duì)全頻段電源抑制比的詳細(xì)分析,提出了一種PSR增強(qiáng)電路模塊,使100
2018-02-23 11:41:48
0 低壓差穩(wěn)壓器(LDO)看似簡(jiǎn)單,但可提供重要功能,例如將負(fù)載與不干凈的電源隔離開來(lái)或者構(gòu)建低噪聲電源來(lái)為敏感電路供電。本簡(jiǎn)短教程介紹了一些常用的LDO相關(guān)術(shù)語(yǔ),以及一些基本概念,如壓差、裕量電壓
2018-03-08 09:25:17
10 基于深亞微米工藝的最新千兆級(jí)模擬電路對(duì)電源電壓的要求越來(lái)越低,在有些情況下,還不到 1 V。這些高頻電路往往需要較大的供電電流,因此,可能在散熱方面存在困難。
2018-07-10 14:17:39
5057 
15.3 全差分放大器 — FDA的穩(wěn)定性和相位裕量
2018-08-02 00:11:00
9932 
關(guān)于開關(guān)電源認(rèn)證中遇到的這些電磁兼容問題,都是近年開關(guān)電源業(yè)界討論的熱點(diǎn),其中開關(guān)電源的諧波抑制的話題,在每年都有大量的文章見諸于技術(shù)雜志和書刊。
2018-09-18 17:34:04
11877 
振蕩裕量是指振蕩停止的裕量,這是振蕩電路中最重要的術(shù)語(yǔ)。該裕量是以晶體諧振器電阻為基礎(chǔ)的比值,表明振蕩電路放大能力的大小。
2018-10-23 17:15:51
6821 抑制比(Power Supply Rejection Ratio, PSRR)定義為放大器的電源電壓發(fā)生變化,與所引起放大器輸入誤差變化的比值。以dB為單位,關(guān)系如式2-40。 式中,Vsupply代表放大器電源變化量,對(duì)于雙電源供電的放大器,分別代表正、負(fù)電源的變化量。Ver_PSRR代表
2020-12-06 10:22:00
4961 LT3094演示電路-超低噪聲、超高電源抑制比負(fù)LDO穩(wěn)壓器(-20V至-3.3V@500 mA)
2021-03-23 14:27:09
28 ADM7172:6.5 V,2 A,超低噪聲,高電源抑制比,快速瞬態(tài)響應(yīng)CMOS LDO數(shù)據(jù)表
2021-05-14 17:01:48
6 ADM7170:6.5 V,500 mA,超低噪聲,高電源抑制比,快速瞬態(tài)響應(yīng)CMOS LDO數(shù)據(jù)表
2021-05-21 19:19:34
7 ADM7171:6.5 V,1 A,超低噪聲,高電源抑制比,快速瞬態(tài)響應(yīng)CMOS LDO數(shù)據(jù)表
2021-05-21 19:33:05
12 電源紋波有一個(gè)很正經(jīng)的技術(shù)指標(biāo),叫做電源抑制比(PSRR),用輸入電源變化量與轉(zhuǎn)換器輸出變化量的比值來(lái)表征,通常
2021-10-22 13:06:01
8 低壓差穩(wěn)壓器(LDO)看似簡(jiǎn)單,但可提供重要功能,例如將負(fù)載與不干凈的電源隔離開來(lái)或者構(gòu)建低噪聲電源來(lái)為敏感電路供電。本簡(jiǎn)短教程介紹了一些常用的LDO 相關(guān)術(shù)語(yǔ),以及一些基本概念,如壓差、裕量電壓
2021-11-07 19:06:03
7 LDO線性電源
2021-11-07 20:21:00
17 低壓差穩(wěn)壓器(LDO)看似簡(jiǎn)單,但可提供重要功能,例如將負(fù)載與不干凈的電源隔離開來(lái)或者構(gòu)建低噪聲電源來(lái)為敏感電路供電。本簡(jiǎn)短教程介紹了一些常用的LDO 相關(guān)術(shù)語(yǔ),以及一些基本概念,如壓差、裕量電壓
2021-11-08 09:05:59
13 LDO基礎(chǔ)知識(shí):電源抑制比
2022-11-01 08:26:41
2 LVDS解串器的偏斜裕量是其抖動(dòng)容限的指標(biāo)。應(yīng)用筆記3821:4通道(3個(gè)數(shù)據(jù)通道加時(shí)鐘通道)LVDS串行器/解串器的偏斜裕量測(cè)量展示了一種利用串行器和LVDS互連來(lái)測(cè)量偏斜裕量的方法。本應(yīng)用筆記描述了如何僅使用解串器測(cè)量偏斜裕量。概述的過程幾乎可用于任何LVDS解串器。
2023-01-10 09:20:05
1496 
脈寬調(diào)制(PWM)裕量調(diào)節(jié)是一種調(diào)節(jié)電源輸出電壓的簡(jiǎn)單技術(shù)。本應(yīng)用筆記討論了PWM對(duì)電源輸出電壓噪聲的影響、PWM的使能和禁用以及PWM低通濾波器的影響。本文使用MAX34451系統(tǒng)管理器和MAX15041評(píng)估(EV)板。
2023-01-13 14:35:52
1512 
和增加系統(tǒng)熱負(fù)荷的問題。為了盡量減少這些問題,LDO可以在輸入和輸出電壓之間的較小差值(裕量電壓)下工作。本文討論低裕量電壓操作對(duì)電源抑制和總輸出噪聲的影響。
2023-02-03 16:30:51
2231 
在便攜式通信中,低壓差線性穩(wěn)壓器(LDO)為RF電路產(chǎn)生電源電壓;為頻率合成器和壓控振蕩器(VCO)供電時(shí),這些電壓必須特別干凈。為穩(wěn)壓器供電的電源通常包括疊加在直流上的寬帶交流紋波。預(yù)計(jì)LDO會(huì)抑制這些偽影。本文介紹了三種提高LDO電源抑制比(PSRR)的方法。
2023-03-13 09:32:37
2242 
低壓差線性穩(wěn)壓器(LDO)最大的優(yōu)點(diǎn)之一是它們能夠衰減開關(guān)模式電源產(chǎn)生的電壓紋波。這對(duì)鎖相環(huán)(PLL)和時(shí)鐘等信號(hào)調(diào)節(jié)器件在內(nèi)的數(shù)據(jù)轉(zhuǎn)換器尤為重要,因?yàn)樵肼?b class="flag-6" style="color: red">電源電壓會(huì)影響性能。電源抑制比(PSRR)仍然通常被誤認(rèn)為單一的靜態(tài)值。在這篇文章中,我將嘗試說(shuō)明什么是PSRR以及影響它的變量有哪些。
2023-04-04 10:25:33
2418 
電源抑制比又叫做電源紋波抑制比(power supply rejection ratio)簡(jiǎn)稱PSRR。不少電源芯片手冊(cè)中有此參數(shù),比如LDO芯片,很多人在閱讀LDO手冊(cè)的時(shí)候忽略了此參數(shù),其實(shí)這個(gè)
2023-04-24 12:57:43
10571 
量控制器 封裝在 8 引腳 MSOP 中。雙 零件提供簡(jiǎn)單準(zhǔn)確的方法 完成板載電源 以最少的設(shè)計(jì)進(jìn)行裕量處理 時(shí)間和電路板空間。
2023-05-09 11:15:18
2944 
在便攜式通信中,低壓差線性穩(wěn)壓器(LDO)為RF電路產(chǎn)生電源電壓;為頻率合成器和壓控振蕩器(VCO)供電時(shí),這些電壓必須特別干凈。為穩(wěn)壓器供電的電源通常包括疊加在直流上的寬帶交流紋波。預(yù)計(jì)LDO會(huì)抑制這些偽影。本文介紹了三種提高LDO電源抑制比(PSRR)的方法。
2023-06-10 11:38:35
2954 
01LDO裕量及其對(duì)輸出噪聲和PSRR的影響基于深亞微米工藝的最新千兆級(jí)模擬電路對(duì)電源電壓的要求越來(lái)越低,在有些情況下,還不到1V。這些高頻電路往往需要較大的供電電流,因此,可能在散熱方面存在困難
2022-11-02 09:34:45
1541 
為了在LDO上執(zhí)行PSRR測(cè)量,需要兩臺(tái)設(shè)備。第一種是直流電源,用于為 LDO 輸入電壓供電。再次使用是德科技 (安捷倫) E3631A 直流電源。第二款也是最重要的設(shè)備是德科技 E5061B
2023-06-30 14:54:48
2555 
LDO的電源抑制比基本概念與應(yīng)用
2023-07-24 16:15:14
3021 
電源抑制比是什么意思?電源抑制比怎么提高? 一、電源抑制比的概念 電源抑制比(PSRR)又稱電源噪聲抑制比,是指在電路中,當(dāng)電源發(fā)生噪聲時(shí),電路輸出端對(duì)電源噪聲的抑制程度,一般使用分貝(dB)單位
2023-09-02 17:50:32
9857 振蕩裕量是指振蕩停止的裕量,這是振蕩電路中最重要的術(shù)語(yǔ)。
2023-10-12 09:50:02
2403 
如何用開環(huán)SPICE仿真來(lái)得到放大電路的閉合速率與相位裕量呢? 放大電路的閉合速率與相位裕量是衡量放大電路性能指標(biāo)的兩個(gè)重要參數(shù)。其中閉合速率是指放大電路達(dá)到穩(wěn)態(tài)的時(shí)間,而相位裕量是指放大電路的輸出
2023-10-29 11:29:50
1390 過沖與相位裕量
2023-12-08 17:22:40
1191 
電子發(fā)燒友網(wǎng)站提供《LDO的運(yùn)行困境:低裕量和最小負(fù)載.pdf》資料免費(fèi)下載
2023-11-24 09:13:50
0 電源抑制比怎么提高? 電源抑制比是衡量電源噪聲抑制效果的重要指標(biāo)。提高電源抑制比可以有效降低電源噪聲對(duì)電子設(shè)備的影響,提升設(shè)備的穩(wěn)定性和性能。本文將從信號(hào)處理、濾波器設(shè)計(jì)、抑制電路、電源線布局等多個(gè)
2023-12-12 14:33:28
1552 LDO電源抑制比(PSRR,Power Supply Rejection Ratio)是衡量線性穩(wěn)壓器(LDO)在電源電壓變化時(shí)對(duì)輸出電壓穩(wěn)定性的影響的一個(gè)重要指標(biāo)。 一、LDO電源抑制比的概念
2024-07-14 10:14:09
2434 電源抑制(Power Supply Rejection)能力是SoC系統(tǒng)中電源模塊很重要的指標(biāo),在當(dāng)今數(shù)字和模擬電路高度集成的趨勢(shì)下,一個(gè)能提供穩(wěn)定輸出電壓的系統(tǒng)模塊顯得尤為重要,而這個(gè)模塊又很容易受到供電電源的噪聲和紋波影響,電源抑制能力描述的就是對(duì)這一類影響的抑制能力。
2024-11-09 17:30:39
2178 :負(fù)載調(diào)整率是指當(dāng)負(fù)載電流變化時(shí)輸出電壓的變化量,需要根據(jù)應(yīng)用選擇合適的負(fù)載調(diào)整率。 電源抑制比(PSRR) :PSRR是衡量LDO抑制輸入電源噪聲能力的重要參數(shù),對(duì)于需要高PSRR的應(yīng)用,如模擬信號(hào)處理,尤為重要。 靜態(tài)電流(Iq) :靜態(tài)電流是LDO在
2024-12-13 09:10:16
1560
評(píng)論